SU635512A2 - Запоминающее устройство микрокоманд - Google Patents

Запоминающее устройство микрокоманд

Info

Publication number
SU635512A2
SU635512A2 SU762418840A SU2418840A SU635512A2 SU 635512 A2 SU635512 A2 SU 635512A2 SU 762418840 A SU762418840 A SU 762418840A SU 2418840 A SU2418840 A SU 2418840A SU 635512 A2 SU635512 A2 SU 635512A2
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
operations
inputs
accumulator
phase
Prior art date
Application number
SU762418840A
Other languages
English (en)
Inventor
Игорь Михайлович Соколов
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU762418840A priority Critical patent/SU635512A2/ru
Application granted granted Critical
Publication of SU635512A2 publication Critical patent/SU635512A2/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

1
Изобретение относитс  к вычислительной технике и предназначено дл  использовани  в микропрограммных устройствах управлени .
Наиболее близким к изобретению техническим решением  вл етс  запоминающее устройство микрокоманд {, содержащее накопитель микрокоманд, дешифратор фаз операций, коммутаторы, формирователь адреса , первые адресные выходы которого соединены с адресным входом накопител  микрокоманд . Первые выходы накопител  микрокоманд соединены с первыми входами коммутаторов, второй и третий выходы накопител  микрокоманд -соответственно с первым и вторым входами формировател  адреса, а выходы дешифратора фаз операций- с вторыми входами коммутаторов. Выходы коммутаторов служат выходами устройства.
Однако в данном устройстве не исключена возможность формировани  запрещенных управл ющих сигналов и нет контрол  правильности выводимой информации, что снижает надежность его работы.
Цель изобретени  - повышение надежности устройства.
Поставленна  цель достигаетс  тем, что устройство дополнительно содержит счетчик
фаз операций и накопитель защиты фазы операции, первые адресные входы которого подсоединены к вторым выходам формировател  адреса, вторые адресные входы - к вторым адресным входам накопител  микрокоманд и к выходам дешифратора фаз операций, входы которого подключены к выходам счетчика фаз операций. Информационные выходы накопител  защиты фазы
операции соединены с третьими входами соответствующих коммутаторов, вход счетчика фаз операций  вл етс  управл ющим входом устройства. На чертеже представлена блок-схема устройства .
Оно содержит накопитель 1 микрокоманд, коммутаторы 2, дешифратор 3 фаз операций , формирователь 4 адреса, счетчик 5 фаз операций, накопитель 6 защиты фазы операции .
Устройство работает следующим образом .
В накопителе 1 микрокоманд и накопителе 6 защиты фазы операции в соответствии
с адресом, поступающим на их входы из формировател  4 адреса и из счетчика 5 фаз операций через дешифратор 3 фаз операций , формируютс  сигналы управлени , контрол , коммутации и переходов.
SU762418840A 1976-11-09 1976-11-09 Запоминающее устройство микрокоманд SU635512A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762418840A SU635512A2 (ru) 1976-11-09 1976-11-09 Запоминающее устройство микрокоманд

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762418840A SU635512A2 (ru) 1976-11-09 1976-11-09 Запоминающее устройство микрокоманд

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU490179 Addition

Publications (1)

Publication Number Publication Date
SU635512A2 true SU635512A2 (ru) 1978-11-30

Family

ID=20682362

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762418840A SU635512A2 (ru) 1976-11-09 1976-11-09 Запоминающее устройство микрокоманд

Country Status (1)

Country Link
SU (1) SU635512A2 (ru)

Similar Documents

Publication Publication Date Title
KR870004366A (ko) 데이터 처리 시스템
KR850005637A (ko) 시스템 투명성이 가변적인 메모리 리프레시 회로
SU635512A2 (ru) Запоминающее устройство микрокоманд
SU490179A1 (ru) Запоминающее устройство
SU746743A1 (ru) Запоминающее устройство с автономным контролем
SU746516A1 (ru) Микропрограммное устройство управлени
KR880014726A (ko) Pwm 제어형 인버어터의 제어장치
SU1113802A1 (ru) Микропрограммное устройство управлени
JPS5789171A (en) Picture processor
SU828197A1 (ru) Логарифмическое вычислительное устройство
SU661607A1 (ru) Запоминающее устройство
SU422082A1 (ru) Резервированный триггер
SU822358A1 (ru) Коммутатор
SU944105A1 (ru) Коммутатор
SU987623A1 (ru) Микропрограммное устройство управлени
JPS55153188A (en) Memory unit
SU488209A1 (ru) Резервированный генератор тактовых импульсов
SU439922A1 (ru) Логическа схема
SU1361631A2 (ru) Посто нное запоминающее устройство
SU669350A1 (ru) Устройство дл ввода информации
SU875382A1 (ru) Устройство дл формировани адресов
SU1057962A1 (ru) Устройство дл делени напр жений
SU530467A1 (ru) Делитель частоты на 2,5
KR920001358Y1 (ko) 마이크로 프로세서 시스템의 리세트용 롬 전환 장치
SU955061A1 (ru) Микропрограммное устройство управлени