SU632090A1 - Аналоговый коммутатор - Google Patents

Аналоговый коммутатор

Info

Publication number
SU632090A1
SU632090A1 SU752179732A SU2179732A SU632090A1 SU 632090 A1 SU632090 A1 SU 632090A1 SU 752179732 A SU752179732 A SU 752179732A SU 2179732 A SU2179732 A SU 2179732A SU 632090 A1 SU632090 A1 SU 632090A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
output
combined
input
pairs
Prior art date
Application number
SU752179732A
Other languages
English (en)
Inventor
Вячеслав Васильевич Шевчук
Original Assignee
Предприятие П/Я Г-4903
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4903 filed Critical Предприятие П/Я Г-4903
Priority to SU752179732A priority Critical patent/SU632090A1/ru
Application granted granted Critical
Publication of SU632090A1 publication Critical patent/SU632090A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) АНАЛОГОВЫЙ КОММУТАТОР
Изобретение относитс  к информационпоиэмерительной технике, может быть использовано дл  быстродействующей высокоточной коммутации электрических сигналов.
Известны аналоговые коммутаторы, содержащие операционный усилитель   коммутирующие элементы 1.
В открытом cocTOHHiBf эти устройства обладают высоким переходным сопротивлением.
Наиболее близок к предлагаемому аналоговый коммутатор, содержащий операцнонтлй усилитель и первые и вторые коммутирующие элементы, например МОП- транзисторы образующие входные и выходные пары, причем истоки транзисторов каждой входной пары объединены и подключены к соответствующей вход ной ишне, а затворы объединены и св заны с соответствующей шиной управлени , стоки первых транзисторов всех входиых пар объединены и подключены к инвертирующему входу операционного усилител , выход которого св за с объединенными стоками вторых транзисторов всех входных пар 2.
У этого устройства тот же недостаток, что и у предыдущих.
Цель изобретени  - уменьшение переходного сопротивлени  схемы в открытом состо HHf

Claims (2)

  1. Указанна  цель достигаетс  тем, что в аналоговом коммутаторе, содержащем операционный усилитель и первые и вторые коммутирующие элемеш ы, например МОП-транзисторы, образующие вхощоые и выходные пары, причем истоки : транзисторов каждой входнсж пары объединены и подключены, к соответствующей вхошой шине, а затворы объединены и св заны с соответствуюо шиной управлени , стоки первых транзисторов всех входиых пар объединены и подключены к инвертирующему входу операцион}юго усилител , выход которого св зан с объединенными стоками вторых транзисторов всех входных пар, истоки 1 транзисторов каждой выходной пары объединены н подключены к соответствующей выходной шине, а затворы объединены н св заны с соответствующей щнной управлени , стоки первых транзисторов всех выходных пар объединены и подключены к неинвертирующему входу операционного усилнтед , обща  точка питани  которого св зана с объединенными стсжами вторых транзисторов всех выходнах п. 3 Принципиальна  схема аналогового коммутатора представлена на чертеже. Коммутатор содержит операционный усилитель 1, первые МОП-транзисторы 2, вторые МО транзисторы 3, входные пары 4, выхо;дные пары 5, входные шины 6, выходные шины 7, шины управлени  8. Истоки транзисторов 2 и 3 каж дой входной пары 4 объединены и подключены ко входной шине 6, а затворы объединены и св заны с шиной управлени  8. Стоки транзисторов 2 всех входных пар 4 объединены и подключены к инвертируюшему входу операционного усилител  1, выход которого св зан с объединенными стоками транзисторов 3 всех входных пар 4, Истоки транзисторов 2 и 3 каждой выходной пары 5 объединены и подключены к выходной шине 7, а затворы объединены и св заны с шиной управлени  8. Стоки транзисторов 2 всех выходных пар 5 объединены и подключены к неинвертирующему входу усилител , обща  точка питани  которого соединена с объединенными стоками транзисторов 3 всех выходных пар 5. 1 нкцнонирует коммутатор следующим об разом. На одну из шин управлени  8 входных пар 4 и на одну из шин управлени  выходаых пар 5 подаютс  управл ющие потенциалы, в результате чего открываютс  соответствующие входна  4 и выходна  5 пары. Коммутируемый ток протекает от соответствующей входной шины 6 через сопротивление открытых транзисторов 2 и выходное сопротивление усилител  к соответствующей выходной шине 7. При зтрм выходное напр жение усилител , соответствующее входному, противофазно падению напр жени  на указанных сопротивлени х и равно ему с высокой точностью, благодар  0 чему уменьшаетс  переходное сопротивление аналогового коммутатора. Формула изобретени  Аналоговый коммутатор, содержащий операционный усилитель и первые и вторые коммутирующие элементы, например МОП-транзисторы , образующие входные и выходные пары, причем истоки транзисторов каждой входной пары объединены и подключены к соответствующей входной шине, а затворы объединены и св заны с соответствующей шиной управлени , стоки первых транзисторов всех входных пар объединены и подключены к инвертирующему входу операционного усилител , выход которого св зан с объединенными стоками вторых транзисторов всех входных пар, отличающийс  тем, что, с целью уменьшени  переходного сопротивлени  в открытом состо нии , истоки транзисторов каждой выходной пары объединены и подключены к соответствующей выходной шине, а затворы объединены и св заны с соответствующей шиной управлени , стоки первых транзисторов всех выходных пар объединены и подключены к неинвертирующему входу операционного усилител , обща  точка питани  которого св зана с объединенными стоками вторых транзисторов всех выходных пар. Источники информации, прин тые во внимание при экспертизе: 1.Авторское свидетельство СССР № 417905, Н 03 К 17/60, 15.06.72.
  2. 2.Экспресс-информаци , Контрольно-измерительна  техника, № 14, 1970, Прецизионный цифровой потенциометр с высоким быстродействием .
    mtiK
SU752179732A 1975-10-14 1975-10-14 Аналоговый коммутатор SU632090A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752179732A SU632090A1 (ru) 1975-10-14 1975-10-14 Аналоговый коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752179732A SU632090A1 (ru) 1975-10-14 1975-10-14 Аналоговый коммутатор

Publications (1)

Publication Number Publication Date
SU632090A1 true SU632090A1 (ru) 1978-11-05

Family

ID=20634096

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752179732A SU632090A1 (ru) 1975-10-14 1975-10-14 Аналоговый коммутатор

Country Status (1)

Country Link
SU (1) SU632090A1 (ru)

Similar Documents

Publication Publication Date Title
US4677323A (en) Field-effect transistor current switching circuit
SE8105183L (sv) Elektronisk analog omkopplingsanordning
SU632090A1 (ru) Аналоговый коммутатор
US4408094A (en) Output circuit
SU427473A1 (ru) Компенсированный ключ
SU962987A1 (ru) Масштабный усилитель
SU632050A1 (ru) Электрометрический усилитель
SU896636A1 (ru) Логарифмический усилитель
SU1059664A1 (ru) Дифференциальный усилитель
SU1176347A1 (ru) Множительно-делительное устройство
SU725222A1 (ru) Многоразр дный управл емый магазин сопротивлений
SU536598A1 (ru) Многоканальный коммутатор аналоговых сигналов
SU849233A1 (ru) Резисторный делитель напр жени
SU1030810A1 (ru) Множительно-делительное устройство
SU1360454A1 (ru) Аналоговое запоминающее устройство
SU1539668A1 (ru) Потенциометр
SU1363264A1 (ru) Логарифмический преобразователь
SU923005A1 (ru) Генератор тока и его варианты
SU830582A1 (ru) Аналоговое запоминающее устройство
SU591879A1 (ru) Функциональный цифро-аналоговый преобразователь
SU1236556A1 (ru) Аналоговое запоминающее устройство
SU808969A1 (ru) Имитатор электрического сопротив-лЕНи
SU691874A1 (ru) Множительно-делительное устройство
SU613336A1 (ru) Функциональный преобразователь трех переменных
SU978200A1 (ru) Аналоговое запоминающее устройство