SU625319A1 - Phase-modulated signal receiver - Google Patents
Phase-modulated signal receiverInfo
- Publication number
- SU625319A1 SU625319A1 SU762359973A SU2359973A SU625319A1 SU 625319 A1 SU625319 A1 SU 625319A1 SU 762359973 A SU762359973 A SU 762359973A SU 2359973 A SU2359973 A SU 2359973A SU 625319 A1 SU625319 A1 SU 625319A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- key
- decoder
- phase
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
Description
Изобретение относитс к телеграфии.The invention relates to telegraphy.
Известно устройство дл приема сигналов с фазовой модул цией, содержащее регистр сдвига, выходы которого подключены к входам блока фазировани , и последовательно соединенные декодер и элемент Запрет , к второму входу которого подключен выход блока фазировани , соответствующий вход которого соединен с вторым выходом декодера 1.A device for receiving signals with phase modulation is known, which contains a shift register, the outputs of which are connected to the inputs of the phasing unit, and a serially connected decoder and the Barring element, to the second input of which the output of the phasing unit is connected, the corresponding input of which is connected to the second output of the decoder 1.
Однако такое устройство имеет недостаточную помехоустойчивость.However, this device has a low noise immunity.
Цель изобретени - повыщение помехоустойчивости приема.The purpose of the invention is to increase the noise immunity of the reception.
Дл этого в устройство дл приема сигналов с фазовой модул цией, содержащее регистр сдвига, выходы которого подключены к входам блока фазировани , и последовательно соединенные декодер и элемент Запрет , к второму входу которого, подключен выход блока фазировани , соответствующий вход которого соединен с вторым выходом декодера, введены первый ключ и последовательно соединенные инвертор, второй ключ и элемент ИЛИ, к второму входу которого подключен выход первого ключа, сигнальный и управл ющий входы которого соединены соответственно с дополнительными выходами регистра сдвига и блока фазировани , соответствующий выход которого подключен к управл ющему входу второго .ключа, при этом выход элемента ИЛИ подключен к входу декодера, а дополнительный выход регистра сдвига соединен с входом инвертора.For this purpose, a phase-modulated signal receiving device containing a shift register, the outputs of which are connected to the inputs of the phase unit, and a serially connected decoder and the Ban element, to the second input of which the output of the phase unit is connected, the corresponding input of which is connected to the second output of the decoder , the first key and the inverter connected in series are introduced, the second key and the OR element, to the second input of which the output of the first key is connected, the signal and control inputs of which are connected respectively A with additional outputs of the shift register and the phasing unit, the corresponding output of which is connected to the control input of the second switch, while the output of the OR element is connected to the input of the decoder, and the additional output of the shift register is connected to the input of the inverter.
На чертеже изображена структурна электрическа схема предлагаемого устройства .The drawing shows a structural electrical circuit of the proposed device.
Устройство дл приема сигналов с фазовой модул цией содержит регистр сдвига 1, блок фазировани 2, декодер 3, элемент Запрет 4, первый ключ 5, инвертор 6, второй ключ 7, элемент ИЛИ 8.A device for receiving signals with phase modulation contains a shift register 1, a phasing unit 2, a decoder 3, a bar 4, a first key 5, an inverter 6, a second key 7, an OR element 8.
Устройство работает следующим образом .The device works as follows.
Дискретна информаци поступает на Discrete information arrives on
5 регистр сдвига 1, который соединен с блоком фазировани 2 пр мыми и инверсными выходами; с третьего выхода регистра сдвига 1 информаци поступает на вход элемента ИЛИ 8 либо в пр мом коде через ключ 5, 5 shift register 1, which is connected to the phasing unit 2 direct and inverse outputs; from the third output of the shift register 1 information is fed to the input of the element OR 8 or in the direct code through the key 5,
0 либо после инверсии через инвертор 6 и второй ключ 7. С выхода элемента ИЛИ 8 информаци подаетс на декодер 3, где она декодируетс , и выдаетс абоненту через Запрет 4. Декодер 3 управл ет блоком0 or after inversion through the inverter 6 and the second key 7. From the output of the element OR 8, information is fed to the decoder 3, where it is decoded, and outputted to the subscriber through Ban 4. The decoder 3 controls the block
3 фазировани 2,-, a последний в режиме циклового фазировани осуществл ет через элемент Запрет 4 выдачу информации абоненту . В режиме циклового фазировани на приемкое устройство поступает специальна фазова комбинаци , котора дешифрируетс блоком фазировани 2. Если фазова комбинаци не в фазе с приемным распределителем , то блок фазировани 2 не сработает, и следующа прин та фазова комбинаци будет сдвинута в регистре сдвига 1 на один разр д. Следующа фазова комбинаци будет сдвинута еще на один разр д и так далее до тех пор, пока фазы приемного распределител и фазовой комбинации не совпадут. При этом на декодер 3 будет поступать информаци в основной пол рности . Если под действием помехи фаза опорного напр жени скачком изменитс на 180°, т. е, будет иметь место «обратна работа, то устройство перейдет в режим циклового фазировани . Блок фазировани 2 по фазовой комбинации, прин той с инверсного выхода регистра сдвига 1, выдаст управл ющий сигнал «Инверсна комбинаци в соответствии с которым принимаетс информаци будет поступать на декодер 3 через инвертор 6 и второй ключ 7. Таким образом, в предложенном устройст ве повышаетс помехоустойчивость.3 phasing 2, -, a, the last one in the cyclic phasing mode performs the output of information to the subscriber through the element 4 Prohibiting element. In the cycle phasing mode, a special phase combination enters the receiving device, which is decrypted by the phasing unit 2. If the phase combination is out of phase with the receiving distribution valve, then the phasing unit 2 will not work, and the next received phase combination will be shifted in shift register 1 by one bit e. The next phase combination will be shifted by one more bit, and so on until the phases of the receiving distributor and the phase combination match. In this case, the decoder 3 will receive information in the main polarity. If the phase of the reference voltage abruptly changes by 180 °, i.e. the reverse operation occurs, the device will go into a cycle phasing mode. Phase unit 2 according to the phase combination received from the inverse output of shift register 1, will issue a control signal "Inverse combination in accordance with which information is received will be fed to decoder 3 via inverter 6 and second key 7. Thus, in the proposed device, noise immunity.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762359973A SU625319A1 (en) | 1976-05-13 | 1976-05-13 | Phase-modulated signal receiver |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762359973A SU625319A1 (en) | 1976-05-13 | 1976-05-13 | Phase-modulated signal receiver |
Publications (1)
Publication Number | Publication Date |
---|---|
SU625319A1 true SU625319A1 (en) | 1978-09-25 |
Family
ID=20661237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762359973A SU625319A1 (en) | 1976-05-13 | 1976-05-13 | Phase-modulated signal receiver |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU625319A1 (en) |
-
1976
- 1976-05-13 SU SU762359973A patent/SU625319A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU625319A1 (en) | Phase-modulated signal receiver | |
SU558658A3 (en) | Device for transmitting digital information | |
US4088957A (en) | Method and apparatus for synchronously detecting a differentially encoded carrier signal | |
JPS6135041A (en) | Digital signal transmitter | |
SU576671A1 (en) | Device for phase starting by recurrent sequencies | |
SU1282184A1 (en) | Device for reception and gradient decoding of redundant signals | |
SU1117848A1 (en) | Binary cyclic code decoder | |
SU1019655A1 (en) | Device for receiving binary signals | |
SU658786A1 (en) | Address call receiving device | |
SU1392622A1 (en) | Device for receiving signals in multichannel coherent communication system | |
SU366570A1 (en) | OUOPALPASH ^ t: O-VK:; n ..,. ^ J, Oiol ^ steak fViSAB. G. Kolosov and V.N. TisenkoLeningrad Order of Lenin Polytechnic Institute MI Kalinina'-M. Cl. H 03k 13 / 00УДК 681.325.53 (088.8) _V P T? ^ "Onda.10PERT0 || | |
SU498751A1 (en) | Frame sync device for group codes | |
SU703920A1 (en) | Device for receiving address call | |
SU1660193A1 (en) | Block synchronizer | |
SU661836A1 (en) | Cycle synchronization device | |
SU1361555A1 (en) | Signature analyzer | |
SU646453A1 (en) | Group clock synchronization apparatus | |
SU512596A1 (en) | Phase telegraphy signal demodulator | |
SU1181572A3 (en) | Device for calling ground station from aircraft | |
SU843215A1 (en) | Decoding storage | |
SU566369A1 (en) | Coded information transmission system | |
SU467466A1 (en) | Team Encryptor | |
SU915276A1 (en) | Device for receiving relative phase modulated signals | |
SU788412A1 (en) | Device for synchronizing timing generators of digital switching units | |
SU1091358A1 (en) | Address information transmission device |