SU625203A1 - Преобразователь параллельного двоичного кода в число-импульсный код - Google Patents

Преобразователь параллельного двоичного кода в число-импульсный код

Info

Publication number
SU625203A1
SU625203A1 SU772481127A SU2481127A SU625203A1 SU 625203 A1 SU625203 A1 SU 625203A1 SU 772481127 A SU772481127 A SU 772481127A SU 2481127 A SU2481127 A SU 2481127A SU 625203 A1 SU625203 A1 SU 625203A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
pulse
converter
output
code
Prior art date
Application number
SU772481127A
Other languages
English (en)
Inventor
Василий Андреевич Китаев
Рудольф Павлович Михайлов
Original Assignee
Опытное Производственно-Техническое Предприятие По Созданию, Наладке И Внедрению Средств И Систем Автоматизации Прокатного И Трубного Производства
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Опытное Производственно-Техническое Предприятие По Созданию, Наладке И Внедрению Средств И Систем Автоматизации Прокатного И Трубного Производства filed Critical Опытное Производственно-Техническое Предприятие По Созданию, Наладке И Внедрению Средств И Систем Автоматизации Прокатного И Трубного Производства
Priority to SU772481127A priority Critical patent/SU625203A1/ru
Application granted granted Critical
Publication of SU625203A1 publication Critical patent/SU625203A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и предназначено дп  преобразовани  данных без изменени  объема информации.
Известны преобразователи параллельных двоичных кодов в число-импупьсный код ij. Эти гфеобразователи имеют сложную конструкцию.
Наиболее близким по технической сущности к изобретеншо  вл етс  преобразоватепь параллельното двоичного кода в число-импульсный код, содержащий регист счетчики, логические элементы Г2. В схеме такого преобразовател  равномерность следовани  выходных им1ульсов достигаетс  за счет выбора максимальной разр дности счетчиков.
Однако и этот преобразователь отличаетс  конструктивной сложностью, что снижает его надежность.
Цепью изобретени   вл етс  упрощение преобразовател .
Это достигаетс  введением в преобразователь блока формирователей импульсов и элемента задержки, причем выходы
счетчика через блок формирователей импульсов соединены с входами элемента ИЛИ, выход которого через элемент за«epjfcKH подключен к выходу преобразовател  н к счетному входу счетчика, разр дные входы которого  вл ютс  информационными входами преобразовател .
На чертеже представлена блок-схема преобразовател  параллельного двоичного кода в число-имгульсный код.
Предлагаемый преобразователь содержит счетчик 1, информационные входы 2, блок 3 формирователей импульсов, элемент ИЛИ 4, элемент 5 задержки.
Блок 3 предназначен дл  формировани  коротких импульсов от перепада потенциала в соответствующих разр дах счетчика 1 при переходе а состо ние , и в простейщем случае может быть реализован в виде дифференцир ших цепочек , пропускающих импульсы одной пол рности.

Claims (1)

  1. Величина задержки элемента 5 выбиретс  из расчета длительности переходных процессов в элементах 1, 3 и 4, 6 которые должны закончитьс  до момента выдачи с выхода элемента 5 задержки очередного импульса. При необходимоспги величиной задержки элемента 5 можно задавать частоту импульсов число импульсного кода. Преобразователь работает следующим образом. При нулевом состо нии всех разр дов счетчика 1, формирователи блока 3, элемент ИЛИ 4 и элемент 5 задержки наход тс  в исходном состо нии. Входный параллельный код по шинам 2 записываетс  в счетчик 1 в виде дополнительного двоичного кода. При записи параллельного кода в счетчик 1 формирователи трех разр дов, в которые записаны 1, возбуждаютс  и вырабаты ваютс  короткие импульсы, которые HP выходе элемента ИЛИ 4 в виде одного сигнала поступают на вход элемента 5, обеспечива  его зацуск. Через врем  задержки импульс с выхода элемента 5 подаетс  на счетный вход счетчика 1. При этом один из разр дов счетчика 1 изменит состо ние О в i, обеспечив запуск соответствующего формировател  блока 3 и прохождение импульса через элементы 4 и 5 на счетный вход сч чика 1. Поскольку с приходом на счетный вход каждого имгульса в счетчике 1 все да будет им;еть место переход из О в 1, рассмотренный выше процесс стане циклическим и на выходе преобразовател  будет вырабатыватьс  число-импульсный код, период которого будет зависеть в осаовном от величины 3af№p KKH элемен1 а 5, Преобразователь закончит выработку чисио-имиуиьсного кода при переполнени счетчика 1, когда нотеициалы всех разр дов его будут иметь переход из I в О (нет сигналов запуска на входах бло34 ка 3 формирователей импульсов). Счетчик 1, таким образом, установитс  в исходное нулевое состо ние, а преобразователь будет подготовлен к приему нового значени  параллельного кода. Разр дность счетчика 1 может быть вз та заведомо большей, что сделает преобразователь универсальным, так как на выдаваемый результат емкость счетчика 1 не вли ет - в старшие разр ды будут записаны 1, не требующие дополнительных счетных импульсов. Предлагаемый преобразователь, выгодно отлича сь от известного простотой и надежностью конструкции, обеспечивает равномерное распределение импульсов в число-импульсном коде с возможностью регулировани  частоты их следовани . Формула изобретени  Преобразователь параллельного двоичного кода в число-импульсный код, содержащий счетчик и элемент ИЛИ, отличающийс  тем, что, с целыо уп- .рощени  преобразовател  ,в него введены блок формирователей импульсов и элемент задержки, причем выходы счетчика Через блок формирователей импульсов соединены со входами элемента ИЛИ, выход которого через элемент задержки подключен к выходу преобразовател  и к счетному входу счетчика, разр дные входы которого  вл ютс  информационными входами преобразовател . Источники информации, прин тые во внимание при экспертизе: , 1. Авторское свидетельство СССР № 38736О, М. Об Р 5/04, 1971. 2, Авторское свидетельство СССР № 343264, М. Об F, 5/О4, 1971.
    « е
    о 6
SU772481127A 1977-05-03 1977-05-03 Преобразователь параллельного двоичного кода в число-импульсный код SU625203A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772481127A SU625203A1 (ru) 1977-05-03 1977-05-03 Преобразователь параллельного двоичного кода в число-импульсный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772481127A SU625203A1 (ru) 1977-05-03 1977-05-03 Преобразователь параллельного двоичного кода в число-импульсный код

Publications (1)

Publication Number Publication Date
SU625203A1 true SU625203A1 (ru) 1978-09-25

Family

ID=20706998

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772481127A SU625203A1 (ru) 1977-05-03 1977-05-03 Преобразователь параллельного двоичного кода в число-импульсный код

Country Status (1)

Country Link
SU (1) SU625203A1 (ru)

Similar Documents

Publication Publication Date Title
SU625203A1 (ru) Преобразователь параллельного двоичного кода в число-импульсный код
SU881735A1 (ru) Устройство дл сортировки чисел
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU1003315A1 (ru) Устройство дл управлени периодом следовани импульсов
SU993263A1 (ru) Устройство дл выделени последнего значащего разр да из последовательного кода
SU1363214A1 (ru) Устройство дл формировани остатка по произвольному модулю от числа
SU938413A1 (ru) Делитель частоты
SU875608A1 (ru) Устройство программируемой задержки импульсов
SU1061128A1 (ru) Устройство дл ввода-вывода информации
SU769720A1 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU993460A1 (ru) Пересчетное устройство
SU1451842A2 (ru) Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке
SU430368A1 (ru) Устройство для генерирования случайных чисел с задан'ными законами распределения
SU382146A1 (ru) Устройство для сдвига чисел
SU839060A1 (ru) Устройство дл контрол -разр д-НОгО СчЕТчиКА
SU1363232A1 (ru) Устройство дл перебора сочетаний,размещений и перестановок
SU1603360A1 (ru) Генератор систем базисных функций Аристова
SU1538170A1 (ru) Генератор базисных функций Аристова
SU331498A1 (ru) Формирователь кода морзе
SU788104A1 (ru) Преобразователь кода гре в параллельный двоичный код
SU849468A1 (ru) Пересчетное устройство
SU836633A1 (ru) Датчик случайных чисел
SU932602A1 (ru) Генератор случайной импульсной последовательности
SU938274A1 (ru) Устройство дл ввода информации
SU828391A1 (ru) Устройство управл емой задержкииМпульСОВ