SU612257A1 - Square rooting arrangement - Google Patents

Square rooting arrangement

Info

Publication number
SU612257A1
SU612257A1 SU752176042A SU2176042A SU612257A1 SU 612257 A1 SU612257 A1 SU 612257A1 SU 752176042 A SU752176042 A SU 752176042A SU 2176042 A SU2176042 A SU 2176042A SU 612257 A1 SU612257 A1 SU 612257A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
digital
output
arrangement
square rooting
Prior art date
Application number
SU752176042A
Other languages
Russian (ru)
Inventor
Василий Семенович Тверезовский
Дмитрий Григорьевич Гуцман
Original Assignee
Предприятие П/Я Г-4618
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4618 filed Critical Предприятие П/Я Г-4618
Priority to SU752176042A priority Critical patent/SU612257A1/en
Application granted granted Critical
Publication of SU612257A1 publication Critical patent/SU612257A1/en

Links

Landscapes

  • Processing Of Solid Wastes (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ИЗВЛЕЧЕНИЯ КВАДРАТНОГО КОРНЯ ответственно подсоединены к входу устройства , к выходу генератора импульсов 3 и к шине сброса, а выходы первого цифро-ана логового преобразовател  6 и счетчика импульсов 4 соответственно подключены к первому и второму входам устройства. Устройство работает следующим образом . При поступлении входного сигнала U блок сравнени  1 разрешает прохождение счетных импульсов генератора импульсой 3 через элемент И 2 на счетный вход счет чика импульсов 4, предварительно обнуленного по шине сброса, Получаемый при этом код, равный N пр образуетс  на цифро-аналогоЕых преобразова тел х б и 7 в аналоговый сигнал, причем цифро-аналоговый преобрааователь кван туетс  от аналогового эталонного напр жени  А и I тогда на его выходе форкла руетс  напр жение, равное l «N-&U y которое  вл етс  квантующим дл  второго цифро-аналогового преобразовател , на выходе которого формируетс  напр жение, про порциональное lT2«(K..ABj. Преобразование производитс  до тех по пока сигнал на выходе второго цифро-аналогового преобразовател  7 не станет рав ным входному, т.е. , %- тогда на первом цифро-аналоговом преоб разователе 6 зафиксируетс  аналоговый си нал N А и , а на с тчике 4 - цифровой пропорциональные подкоренному пьViWражению Формул.а- изобретени  Устройство дл  извлечени  квадратного корн , содержащее блок сравнени , элемент И, генератор импульсов, счетчик импульсов, два цифро-аналоговых преобразовател , вход первого из них соединен с выходом источника эталонного напр жени , а выход первого цифро-аналогового преобразовател  соединен с первым выходом устройства и входом второго цифро-аналогового преобразовател , выход которого соединен с первым входом блока сравнени , выход которого подключен к первому входу элемента (4 выход которого соединен со счетным входом счетчика импульсов, установочный вход которого соединен с шиной сброса, вторые входы блока сравнени  и элемента И соответственно соединены с входом устройства и выходом генератора импульсов, выходы счетчика импульсов поразр дно соединены j: входами первого цифро-аналогового преобразовател  и вторым входом устройства, отлич аюшеес  тем, что, с целью упрощени  устройства, выходы счетчика импульсов поразр дно соединены с соответствующими входами второго цифроаналогового преобразовател . Источники информации, прин тые во внимание при экспертизе: 1.Авторское свидетельство СССР кго 294150, q Об G, 7/2О, О1.12.69. 2,Авторское свидетельство СССР № 42S4O1, q. 06 Gr7/2O, 09.1О.72.(54) A DEVICE FOR EXTRACTING SQUARE ROOT is responsibly connected to the input of the device, to the output of the pulse generator 3 and to the reset bus, and the outputs of the first digital-analog converter 6 and the pulse counter 4 are respectively connected to the first and second inputs of the device. The device works as follows. When the input signal U is received, the comparison unit 1 permits the passage of the counting pulses of the generator by the pulse 3 through the element I 2 to the counting input of the pulse counter 4, which has been previously reset to zero on the reset bus. A code equal to N ape is formed on the digital-analogue body converter and 7 to an analog signal, the digital-to-analog converter being quantized from the analog reference voltage A and I, then a voltage equal to l "N- & U U which is quantizing for the second digital-analogue signal The generator, at the output of which a voltage is formed, is proportional to lT2 "(K..ABj. The conversion is performed until the signal at the output of the second D / A converter 7 becomes equal to the input, i.e.,% - then the digital-analog converter 6 will fix the analogue signal N A and, and on stage 4, digital proportional to the Wi-Fi root formula Formulas - the invention The device for extracting the square root, containing the comparison unit, the element And, a pulse generator, a pulse counter, two digital -analo the first converter is connected to the output of the reference voltage source, and the output of the first digital-analog converter is connected to the first output of the device and the input of the second digital-analog converter, the output of which is connected to the first input of the comparator, the output of which is connected to the first input element (the 4th output of which is connected to the counting input of the pulse counter, the setup input of which is connected to the reset bus, the second inputs of the comparator unit and the And element respectively are connected to the input y troystva and the output of the pulse generator, a pulse counter connected to outputs of bitwise j: inputs of said first digital to analog converter and a second input device, the difference ayushees in that, in order to simplify the device outputs porazr bottom pulse counter are connected to respective inputs of the second DAC. Sources of information taken into account in the examination: 1. USSR author's certificate kgo 294150, q About G, 7 / 2O, O1.12.69. 2, USSR Author's Certificate No. 42S4O1, q. 06 Gr7 / 2O, 09.1O.72.

fpocfpoc

SU752176042A 1975-09-29 1975-09-29 Square rooting arrangement SU612257A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752176042A SU612257A1 (en) 1975-09-29 1975-09-29 Square rooting arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752176042A SU612257A1 (en) 1975-09-29 1975-09-29 Square rooting arrangement

Publications (1)

Publication Number Publication Date
SU612257A1 true SU612257A1 (en) 1978-06-25

Family

ID=20632963

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752176042A SU612257A1 (en) 1975-09-29 1975-09-29 Square rooting arrangement

Country Status (1)

Country Link
SU (1) SU612257A1 (en)

Similar Documents

Publication Publication Date Title
GB1371413A (en) High speed analogue-to-digital converter
EP0078687A3 (en) Analog to digital converter
SU612257A1 (en) Square rooting arrangement
GB1407475A (en) Circuit arrangement for analogue-digital conversion of magnitudes or signals in electrical form
GB1390064A (en) Methods and apparatus for use in analogue-digital conversion
GB1190631A (en) Error Correction Circuits for Analog Signal Processing.
SU888144A1 (en) Device for square rooting of voltage
SU718914A1 (en) Bipolar analogue-digital converter
SU991602A1 (en) Follow-up analogue-digital device
SU970683A2 (en) Device for pulse-time conversion of dc voltage into number
SU578645A1 (en) Analogue-digital integrator
SU1005300A1 (en) Analog-digital converter
SU1392618A1 (en) Code-to-permanent signal converter
SU750535A1 (en) Multichannel voltage-to-code converter
SU632078A1 (en) Method and apparatus for analogue-digital conversion
SU951697A1 (en) Frequency to code converter
SU815907A1 (en) Delta-modulator
SU711682A1 (en) Analogue-digital converter
SU984033A1 (en) Analogue-digital converter
SU1310855A1 (en) Function analog-to-digital generator
SU949508A1 (en) Signal recorder
SU1001436A1 (en) Master generator of multi-step three-phase voltage
SU809157A1 (en) Converter of binary code to degrees,minutes and seconds bcd values
JPS58107721A (en) Analog-to-digital converter
SU822354A1 (en) Converter of compounded delta-flow into pulse-code modulated signal