SU599266A1 - Pulse multiplying device - Google Patents

Pulse multiplying device

Info

Publication number
SU599266A1
SU599266A1 SU762394394A SU2394394A SU599266A1 SU 599266 A1 SU599266 A1 SU 599266A1 SU 762394394 A SU762394394 A SU 762394394A SU 2394394 A SU2394394 A SU 2394394A SU 599266 A1 SU599266 A1 SU 599266A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
output
counter
pulses
Prior art date
Application number
SU762394394A
Other languages
Russian (ru)
Inventor
Виктор Васильевич Куликов
Виктор Васильевич Петров
Original Assignee
Специальное Конструкторское Бюро Главного Управления Заказов, Испытаний И Внедрения Новой Техники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Главного Управления Заказов, Испытаний И Внедрения Новой Техники filed Critical Специальное Конструкторское Бюро Главного Управления Заказов, Испытаний И Внедрения Новой Техники
Priority to SU762394394A priority Critical patent/SU599266A1/en
Application granted granted Critical
Publication of SU599266A1 publication Critical patent/SU599266A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ ИМПУЛЬСОВ(54) DEVICE FOR MULTIPLICATION OF PULSES

Изобретение относитс  к вычислительной технике, а бопее конкретно, к устройствам преобразовани  частоты импульсов с посто нной скважностью, в частности, дп  повьтшени  точности измерений при диагностиke и контроле машин и механизмов в динамических режимах работы.The invention relates to computing, and more specifically, to pulse frequency conversion devices with a constant duty cycle, in particular, by measuring accuracy in the diagnosis and control of machines and mechanisms in dynamic operating modes.

Известен умножитель частоты, используемый в вычислительной технике l.Known frequency multiplier used in computing l.

Такой умножитель частоты имеет невысокую точность преобразовани . Кроме того, этот умножитель не позвол ет получить дробного коэффициента умножени , атак.как коэффициент умножени  этого устройства св зан с емкостью счетчика, увеличение (или изменение) коэффициента умножени  приводит к усложнению конструкции.Such a frequency multiplier has a low conversion accuracy. In addition, this multiplier does not allow obtaining a fractional multiplication factor, attacks. As the multiplication factor of this device is related to the counter capacity, an increase (or change) in the multiplication factor leads to a complication of the design.

Наиболее близкое к предлагаемому изобретению устройство содержит суммирующий счетчик, вычитающий счетчик, блок фиксации нул , первую и вторую группы элементов И, регистр, элемент И,первый и второй генераторы импульсов, блок дифференцировани  причем выход первого генератора импульсов соединен с первым входом элемента И, выход которого соединен с первым вхх:)дом суммирующего счетчика, второй вход которого соединен с первым выходом блока дифференцировани , выход суммирующего счетчика соединен с первой группой входов элементов И первой группы втора  группа входов которого соединена со Вторым выходом блока дифференцировани , выходы элементов И первой группы соединены со входами регистра , выходы которого соединены с первой группой входов элементов И второй группы, втора  группа входов которых соединена с выходной шиной устройства, выходы элементов И второй группы соединены с первой группой входов вычитающего счетчика, втора  группа входов которого соединена с выходом второго генератора импульсов, выходы вычитающего счетчика соединены со входами блока фиксации нул , выход которого соединен с выходной щиной устройства Г27The device closest to the invention contains a summing counter, a subtracting counter, a zero fixing unit, first and second groups of elements AND, a register, an element AND, a first and second pulse generator, a differentiation unit with the output of the first pulse generator connected to the first input of the element AND, output which is connected to the first inlet:) the house of the summing counter, the second input of which is connected to the first output of the differentiation unit, the output of the summing counter is connected to the first group of inputs of the elements AND the first groups of the second group of inputs of which are connected to the second output of the differentiation unit, outputs of elements AND of the first group are connected to inputs of the register, outputs of which are connected to the first group of inputs of elements AND of the second group, second group of inputs of which are connected to the output bus of the device, outputs of elements of the second group are connected with the first group of inputs of the detracting counter, the second group of inputs of which is connected to the output of the second pulse generator, the outputs of the deducting counter are connected to the inputs of the zero-fixing unit Whose output is connected to the G27 output device schinoy

Claims (2)

Цель изобретени  - упрощение устройства и увеличение его быстродействи  путем использовани  длительности импульса дл  умножени  частоты импульсов с посто нной скважностью. Лп  этого входна  шина устройства сое динена со входом блока диффереЕщировани  и первым входом элемента И. На чертеже дана структурна  схема предпагаемого устройства. Оно содержит два генератора 1 и 2 им пульсов, элемент И 3, блок 4 дифференцировани , суммирующий счетчик 5, элементы И первой группы 6, регистр 7, эпементы И второй группы 8, вычитающий счетчик 9, блок 1О фиксации нул . Предлагаемое уст эойство работает следующим образом. Импульсы длительностью Т и с периодом повторени  ТЬх- 0.1 Ц-скважность , поступают на первый вход элемента И. На второй вход элемента И 3 поступаю импульсы с частотой повторени  F от гене ратора импульсов, С выхода элемента И Зна вход суммирующего счетчика 5 проходит числ импупьсов N, равное . В блоке. 4 входной импупьс преобразует с  в два импушьса, соответствующие его переднему и заднему фронтам. Первый из этих импупьсов поступает на шину сброса суммирующего счетчика 5 и обнул ет его,а второй - на управл ющий вход элементов И первой группы б дл  перевода накопленного в суммирующем сче ч ке 5 чиспа W в регистр 7, Импульсы с частотой следовани  Рл гене ратора 2 импупьсов непрерывно поступают на счетный вход вычитающего счетчика 9, который считывает ранее записанное в него регистра 7 число. В моменты обнулени  вычитающего счет чика 9 в блоке 10 фиксации нул  образуют с  импульсы, которые поступают на выход устройства и одновременно через элементы И второй группы 8 записывают в вы читающий счетчик 9 новое число из регист ра 7. Частота импульсов на выходе устрой ства в этом случае равна 11 Так как скважность импульсов Q. посто  на, коэффициент умножени  К равен к а--. Ис 1опьзова 1не длительности импульспв дл  умножени  частоты их следовани  улучшает динамические характеристики умножител , увеличи1;ает его быстродействие. Исключение из известного умножител  частоты таких элел ентов как формирователь, триггер управлени , вспомогательный счетчик и соответствующий ему ключ, упрощает конструкцию устройства. Формула изобретени  Устройство дл  умножени  импульсов, содержащее суммирующий счетчик, вычитающий счетчик, блок фиксации нул , первую и вторую группы элементов И, регистр, . элемент И, первый и второй генераторы импульсов, блок дифференцировани , П1эичем выход первого генератора импульсов соединён с первым входом элемента И, выход которого соединен с первым входом суммирующего счетчика, второй вход которого соединен с первым выходом блока дифференцировани , выход суммирующего счетчика соединен I с первой группой входов элементов И первой группы, втора  группа входов которого соединена со вторым выходом блока дифференцировани , выходы эпементов И Первой группы соединены со входами регистра , выходы которого соединены спервой группой входов элементов И второй группы, втора  группа входов которых соединена с выходной шиной устройства, выходы эпементов И второй группы соединены с первой группой входов вычитающего счетчика, втора  группа входов которого соединена с выходом второго генератора импульсов, выходы вычитающего счетчика соединены со входами блока фиксации нул , выход которого соединен с выходной щиной устройства, отличающеес  тем, что, с целью упрощени  устройства и повышени  быстродействи , в нем входна  шина устройства соединена со входом блока дифференцировани  иПервым входом элемента И. Источники информации, прин тые во внимание при экспертизе;. 1.Авторское свидетельство СССР № 346721, кл. & 06 F 7/52, 1972. The purpose of the invention is to simplify the device and increase its speed by using the pulse duration to multiply the frequency of the pulses with a constant duty cycle. Lp of this input bus of the device is connected to the input of the Differential Receiver unit and the first input of the element I. The drawing shows the block diagram of the device being predicted. It contains two oscillators 1 and 2 pulses, element 3, differentiation unit 4, summing counter 5, elements of the first group 6, register 7, and elements of the second group 8, subtracting counter 9, block 1O of zero fixation. The proposed mouth of the realm works as follows. The pulses of duration T and a repetition period Tbx - 0.1 D-duty cycle, arrive at the first input of the element I. The second input of the element I 3 receives pulses with a repetition frequency F from the generator of the pulses. From the output of the element I Zna the input of the summing counter 5 passes the number of impulses N equal to. In the block. 4 input impuses converts with into two impulses corresponding to its front and rear edges. The first of these impulses goes to the reset bus of the summing counter 5 and zeroes it, and the second goes to the control input of the AND elements of the first group b to transfer accumulated in the summing count 5 of the W number to the register 7, Pulses with the tracking frequency of the generator. 2 impulses are continuously fed to the counting input of the detracting counter 9, which reads the 7 number previously recorded in it. In the moments of zeroing of the subtracting counter 9, in block 10 of fixation, zero is formed from the pulses that arrive at the output of the device and at the same time through the elements of the second group 8 write to the reading counter 9 a new number from the register 7. The frequency of the pulses at the output of the device case is equal to 11 Since the duty cycle of Q. pulses is constant, the multiplication factor K is equal to a--. Using a 1-time pulse-width for multiplying their frequency improves the dynamic characteristics of the multiplier, increasing its speed. The exception from the well-known frequency multiplier of such elements as a driver, a control trigger, an auxiliary meter and its corresponding key simplifies the design of the device. Claims An apparatus for multiplying pulses, comprising a sum counter, a subtract counter, a zero fixation unit, a first and a second group of elements, And, a register,. element I, the first and second pulse generators, differentiation unit, P1eich output of the first pulse generator is connected to the first input of element I, the output of which is connected to the first input of a summing counter, the second input of which is connected to the first output of the differentiation unit, the output of the summing counter is connected to I with the first the group of inputs of the elements of the first group, the second group of inputs of which is connected to the second output of the differentiation unit, the outputs of the elements of the first group are connected to the inputs of the register, the outputs of which It is connected with the first group of inputs of the elements of the second group, the second group of inputs of which are connected to the output bus of the device, the outputs of the second group and the second group of inputs of the subtracting counter, the second group of inputs of which are connected to the output of the second pulse generator, the outputs of the subtractive counter are connected to the inputs the fixing unit zero, the output of which is connected to the output width of the device, characterized in that, in order to simplify the device and improve speed, in it the input bus of the device connects nena with the input of the differentiation unit and the first input of the element I. Sources of information taken into account during the examination ;. 1. USSR author's certificate number 346721, cl. & 06 F 7/52, 1972. 2.Авторское свидете 1ьствоСССР №503238, кл. Ст-06 F 7/52, 1976.2.Avtorskoe you will see the USSR SSSR No. 503238, cl. St-06 F 7/52, 1976.
SU762394394A 1976-07-28 1976-07-28 Pulse multiplying device SU599266A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762394394A SU599266A1 (en) 1976-07-28 1976-07-28 Pulse multiplying device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762394394A SU599266A1 (en) 1976-07-28 1976-07-28 Pulse multiplying device

Publications (1)

Publication Number Publication Date
SU599266A1 true SU599266A1 (en) 1978-03-25

Family

ID=20673434

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762394394A SU599266A1 (en) 1976-07-28 1976-07-28 Pulse multiplying device

Country Status (1)

Country Link
SU (1) SU599266A1 (en)

Similar Documents

Publication Publication Date Title
SU599266A1 (en) Pulse multiplying device
RU2255340C1 (en) Device for measuring accelerations
SU886891A1 (en) Arithmy meauring device
SU798831A1 (en) Frequency multiplier
SU705263A1 (en) Flow meter
SU661249A1 (en) Digital level meter
SU741186A1 (en) Phase shift meter
SU746514A1 (en) Discrete pulse repetition frequency multiplier
SU456293A1 (en) Device for smoothing compressed telemetry information
SU928353A1 (en) Digital frequency multiplier
SU905871A1 (en) Digital decimal meter of pulse mean frequency
SU723493A1 (en) Pulse duration measuring device
SU809224A1 (en) Frequency multiplier
SU559218A1 (en) Selective time meter
SU842693A1 (en) Time interval meter
SU794635A1 (en) Computing device
SU630748A1 (en) Digital integrating voltmeter
SU550590A1 (en) Device for determining the ratio of the two pulse frequencies
SU892334A1 (en) Low frequency digital meter
SU1182429A1 (en) Digital frequency meter
SU788018A1 (en) Method and device for measuring harmonic signal frequency and period
SU834408A1 (en) Device for measuring non-staionary temperatures
SU542338A1 (en) Periodic pulse frequency multiplier
SU615429A1 (en) Period duration digital meter
SU905980A1 (en) Frequency multiplier