SU599161A1 - Information recording arrangement - Google Patents

Information recording arrangement

Info

Publication number
SU599161A1
SU599161A1 SU762425303A SU2425303A SU599161A1 SU 599161 A1 SU599161 A1 SU 599161A1 SU 762425303 A SU762425303 A SU 762425303A SU 2425303 A SU2425303 A SU 2425303A SU 599161 A1 SU599161 A1 SU 599161A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
counters
information recording
pulse
analog
Prior art date
Application number
SU762425303A
Other languages
Russian (ru)
Inventor
Вячеслав Михайлович Суслов
Евгений Александрович Дерденков
Александр Геннадьевич Годнев
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU762425303A priority Critical patent/SU599161A1/en
Application granted granted Critical
Publication of SU599161A1 publication Critical patent/SU599161A1/en

Links

Description

Оно содержит аналого-цифровой преобрагзоьйтель 1, элемент ИЛИ 2, блок 3 иалапа блок Д управлени , генератор 5 частоты, (Основной 6 и дополнительные 7-9 счетчики импульсов, дешифратор 10, распре делитель И импульсов, элементна И 12г-15 и согласующие элементы 16-19. Выходы счетчиков 6-9 импульсов соеди нены через соответствующие элементы. И 12-15 с входами дешифратора 10. Выходы счетчиков 6-9 импульсов соединены с одними из входов согласующих элементов 1619 , другие входы которых подключены к вы ходу дешифратора 10 через распределитель 11 импульсов, который через 6n(jiE 4 управ лени  соединен с блоком 3 пам ти. Согласующие элементы 16-19 через элемент ИЛИ 2 соединены соответственно с аналогоцифровым преобразователем 1 и блоком 3 пам ти. Блок 4 управлени  соединен с аналого-цифровым преобразователем 1 и в-ходной шнной. Входной аналоговый сигнал в аналогоцифровом преобразователе 1 преобразуетс  в последовательность цифровых отсчетов. Одновременно, сигнал с генератора 5 этало ной частоты поступает на входы счетчиков 6-9 импульсов, наход щихс  в -режиме подсчета числа импульсов в заданном временном интервале. По команде с блока 4 управлени , который осуществл ет поиск регистрируемых импульсов и к. характерной точки (заданного уровн  переднего фронта, пикового значени , последовательности ординат в заданном районе нлшульса и т.п.), двоичный код или последовательность кодов поступает через элемент ИЛИ 2 в блок 3 пам ти где происходит запись по выбран ным адресам. Одновременно команда с блока 4 управлени  запускает распределитель 11 и лпyльcoв, который управл ет через согласующие элементы 16-19 записью кода информации, поступающей со счетчиков импульсов 6-9 ьблок 3 пам ти. Число тактов, вырабать ваемых распреде- лйтелем 11 импульсов, зависит от состо ни  счетчиков импульсов 6-9, которые анализируютс  элементами И 12-15. Каждый элемент И срабатывает только в том случае, если все разр ды счетчика наход тс  в нулевом, т.е. исходном состо нии Определенна  комбинаци  сигналов на выхо- : дах элемента И 12-15 поступает на дешиф ратор 10, который запускает определенную дл  этой комбинации программу переноса ко доз со счетчиков 6-9 импульсов через со- гласующие элементы 16-19 в блок 3 пам ти . Если сработает элемент И 15, а элемен И 14 не сработает, то дешифратор 10 за- пустит распределитель 11 импульсов по про|Грамме , пр  которой импульсы последовательно поступ т на согласующие элементы 16-18 и перенесут код счетчиков 6-8 импульсов в блок 3 пам ти. При этом информаци  со счетчика 9 в блок 3 пам ти не переноситс , так как она  вл етс  избыточной . Аналогичным образом в блоке 3 пам ти будет регистрироватьс  только состо ние счетчиков 6 и 7 импульсов в случае, если сработают элементы И 14 и 15, а элемент И 13 не срабатывает и т.д. Предлагаемое устройство обеспечивает сокращение избыточной информации при регистрации измер емых имп льсов в определенном интервале времени. Oднoвp8 eннo за счет увеличени  числа счетчиков импульсов повышаетс  точность измерени  и расшир етс  временной- интервал регистр иpyeMbtx импульсов. Формул-а изобретение Устройство дл  регистрации информации содержащее аналогог-цифроаой преобразователь , соединенный через блок управлени  с блоком пам ти, генератор этаданной частоты , соединенный с основным счетчиком импульсов и входные шины, о т л и ч а ющ е е с   тем, что, с целью повышени  точности-устройства путем сокращени  избьггочности информации, оно содержит распределитель импульсов, последовательно соединенные с основным дополнительные счетчики импульсов, элементы И, согласующие элементы, элемент ИЛИ и дешифратор, соединенный через элементы И и распределитель имцульсов соответственно со счетчиКами импульсов , блоком управлени  и согласующими элементами, иодключеннымн к соответствующим счетчикам и элементу ИЛИ, ОШ1Н из входов которого соединен с аналогоцифровым преобразователем, а выход - с бло- ком пам ти. Источники информации, прин тые во внимание при экспертизе: 1.Цифровой регистратор однократных событий. -Реферативный журнал Метрологи  и измерительна  техника 1972 , .NO 8, реф. 8.32.123, с. 18. 2.Авторское свидетельство СССР № 436288, .кл. q 01 R 19/ОО, G 06 F 15/36, : 13.10.71. 3.Автооское свидетельство СССР № 419813,,-. кл. G, 01 Т 29/02, 06.12.71.It contains an analog-to-digital converter 1, an element OR 2, a block 3 and an analog block D control unit, a frequency generator 5, (Primary 6 and additional 7-9 pulse counters, a decoder 10, an I-distributor, AND 12g-15 element and matching elements 16-19. The outputs of the counters 6-9 pulses are connected through the corresponding elements. And 12-15 with the inputs of the decoder 10. The outputs of the counters 6-9 pulses are connected to one of the inputs of the matching elements 1619, the other inputs of which are connected to the output of the decoder 10 through dispenser 11 pulses which is black 3n (jiE 4 controls are connected to memory block 3. The matching elements 16-19 are connected via the OR 2 element to the analog-digital converter 1 and the memory block 3, respectively. The control block 4 is connected to the analog-to-digital converter 1 and the in-pin The analog input signal in the analog-to-digital converter 1 is converted into a sequence of digital samples. At the same time, the signal from the generator 5 of the reference frequency is fed to the inputs of counters 6 to 9 pulses that are in the pulse count mode in a given time interval. shaft. On command from control unit 4, which searches for recorded pulses and a characteristic point (specified front edge level, peak value, sequence of ordinates in a given area of the pulse, etc.), a binary code or sequence of codes is received through the element OR 2 in memory block 3 where the recording occurs at the selected addresses. At the same time, a command from the control unit 4 starts the distributor 11 and the module, which controls, via matching elements 16-19, the recording of the information code received from the pulse counters 6-9 of the block 3 of the memory. The number of cycles generated by the distributor 11 pulses depends on the state of the pulse counters 6-9, which are analyzed by AND 12-15 elements. Each element And works only if all the bits of the counter are in zero, i.e. the initial state A certain combination of signals at the outputs of the element I 12-15 enters the decoder 10, which runs the program for transferring doses from 6–9 pulses through matching elements 16–19 defined in this combination to memory block 3 ti. If the element And 15 works, and the element 14 does not work, the decoder 10 will start the distributor 11 pulses through the Gram, where the pulses successively arrive at the matching elements 16-18 and transfer the code of the counters 6-8 pulses to block 3 memory In this case, the information from counter 9 to memory block 3 is not transferred, since it is redundant. Similarly, in memory block 3, only the state of the counters 6 and 7 of the pulses will be recorded in case the AND elements 14 and 15 are triggered, and the Element 13 does not work, etc. The proposed device provides redundancy of redundant information during registration of measured impulses in a certain time interval. A single 8 enn due to an increase in the number of pulse counters increases the accuracy of measurement and extends the time interval of the register and pyeMbtx pulses. Formula-invention Invention A device for registering information containing an analog-to-digital converter connected via a control unit to a memory unit, a generator of this frequency, connected to a main pulse counter and input buses, which means in order to increase the accuracy of the device by reducing the information biasedness, it contains a pulse distributor serially connected to the main additional pulse counters, AND elements, matching elements, the OR element and a decoder, enny through the AND and distributor imtsulsov respectively with a pulse counter, the control unit and matching elements iodklyuchennymn to respective counters and OR element, OSH1N input of which is connected to analog-converter, and output - with the memory unit. Sources of information taken into account in the examination: 1. Digital recorder of one-time events. - Review Journal of Metrology and Measuring Technology 1972, .NO 8, ref. 8.32.123, p. 18. 2. USSR author's certificate number 436288, .kl. q 01 R 19 / OO, G 06 F 15/36,: 13.10.71. 3. USSR auto certificate USSR No. 419813 ,, -. cl. G, 01 T 29/02, 06.12.71.

SU762425303A 1976-09-30 1976-09-30 Information recording arrangement SU599161A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762425303A SU599161A1 (en) 1976-09-30 1976-09-30 Information recording arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762425303A SU599161A1 (en) 1976-09-30 1976-09-30 Information recording arrangement

Publications (1)

Publication Number Publication Date
SU599161A1 true SU599161A1 (en) 1978-03-25

Family

ID=20684832

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762425303A SU599161A1 (en) 1976-09-30 1976-09-30 Information recording arrangement

Country Status (1)

Country Link
SU (1) SU599161A1 (en)

Similar Documents

Publication Publication Date Title
US5347277A (en) Dual phase resolver to digital converter
US3828347A (en) Error correction for an integrating analog to digital converter
SU599161A1 (en) Information recording arrangement
SU1571454A1 (en) Stroboscopic pressure regulator
SU554626A2 (en) Device for decoding cyclic codes
SU1661653A1 (en) Meter
SU718916A1 (en) Two-channel analogue-digital converter
SU964981A1 (en) Method and apparatus for analogue-digital conversion
SU799119A1 (en) Discriminator of signal time position
RU2012036C1 (en) Device for input of analog data
SU1688108A1 (en) Analog-digital indicator
SU799143A1 (en) Pulse distributor
SU1088111A1 (en) Information measuring device
SU496675A1 (en) Analog-to-digital converter
SU1459456A1 (en) Device for selecting signals of changing amplitude with time
SU1307442A1 (en) Device for determining time position of signal
SU1589078A1 (en) Device for measuring temperature
SU805490A1 (en) Analogue-digital converter with automatic zero correction
SU1267618A1 (en) Adaptive multichannel tracking analog-to-digital converter
SU1620835A1 (en) Optronic device for measuring linear displacements
SU1654657A1 (en) Device for measurement errors correction
SU1328762A1 (en) Digital phase meter of instantaneous values
SU788374A1 (en) Analogue-digital converter with digital correction for errors
RU1492952C (en) Device for count loss compensation in spectrometer
JP2727660B2 (en) A / D converter