SU595725A1 - Адаптивное устройство дл сбора и обработки информации - Google Patents

Адаптивное устройство дл сбора и обработки информации

Info

Publication number
SU595725A1
SU595725A1 SU762369071A SU2369071A SU595725A1 SU 595725 A1 SU595725 A1 SU 595725A1 SU 762369071 A SU762369071 A SU 762369071A SU 2369071 A SU2369071 A SU 2369071A SU 595725 A1 SU595725 A1 SU 595725A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
block
input
unit
buffer
Prior art date
Application number
SU762369071A
Other languages
English (en)
Inventor
Владимир Петрович Грибок
Виктор Пантелеймонович Яхонтов
Владимир Павлович Сумский
Леонид Григорьевич Смирнов
Валерий Александрович Победоносцев
Станислав Викторович Солецкий
Борис Николаевич Куликов
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU762369071A priority Critical patent/SU595725A1/ru
Application granted granted Critical
Publication of SU595725A1 publication Critical patent/SU595725A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

Устройство относитс  к области информационно-измерительной техники и может быть использовано в системах сбора и передачи измерительной информации.
Известно адаптивное информационное устройство , содержащее блок сжати  информации , информационные входы которого подключены к измерительиым датчикам, буферный запоминающий блок, выходы которого соединены соответственно с блоком контрол  и выходным блоком, который представл ет собой старт-стопный магнитофон 1.
Недостатком устройства  вл етс  мала  экоиомичность, поскольку на включенный выходной блок поступает одно и то же количество данных вне зависимости от активности изменени  измер емого ироцесса. Таким образом , магнитный носитель выходного блока расходуетс  неэффективно.
Ближайшим по техиической сущности к данному устройству  вл етс  адантивное устройство дл  сбора и обработки ииформации, содержащее блок сжати  информации, информационные входы которого подключены к датчикам и задатчику времеии, уиравл ющие входы соединены соответственно с первым выходом блока контрол  и с выходом синхронизатора , который через носледовательно соединенные делитель частоты и элемеит заирета подключеи к уиравл ющему входу буферного
2
запоминающего блока, вход которого соединен с выходом блока сжатн  информации, выход буферного запоминающего блока соединен с выходным регнстром, выходы адресных счетчиков записи и считывани  буферного запоминающего блока подключены к соотвегствующим входам блока контрол , второй, третий и четвертый выходы которого соединены соответственно с управл ющим входом элемеита заирета. с инверсным и пр мым входами иервого триггера, пр мо выход которого подключен к входу блока, выход которого с выходом хстройства 2.
Б устройстве на участках слабого 3менени  параметров выходной блок ир И мает меиьшее чис.то данных, чем на участках акт вного изменени , то есть тех, ;оторые как раз 1 необход мо анализ ровать на стороне. Однако нолность о участк малого 1зменен   параметров в устройстве е удаете , поскольку в иротивиом тер етс  временна  р в зка параметров.
Это знач ггельно сн 1жает функц оиальные возможност устройства.
Целью 13обретени   вл ете  фуикц ональных возможностей устройства.
Цел1) дост гаетс  тем, что в устройство дл  сбора н обработк нформа U n введены де Н фратор, элемент задержкн,
ключи, триггер и регистр адреса времени, выход которого подключен через первый ключ к адресномз счетчику считывани  буферного запоминающего блока, вход управлени  первого ключа соединен с выходом включени  выходного блока и пр мым входом второго триггера, инверсный вход которого подключен к выходу выключенн  выходного б,:1ока, -ipsiмой выход второго трнггера еоединен с нервым унравл ющнм входом второго ключа, информационный вход которого подключен к выходу выходного регистра, а выход - к входу выходного блока, второй унравл ющий вход второго ключа соединен с пр мым выходом первого трнггера н входом элемента задержкн , выход которого соедннен с первым управл ющим входом третьего ключа, выходы адресных счетчиков запнсп и счптыванп  буферного запоминающего блока подключены соответственно к входам третьего и четвертого ключей, выходы когорых соедпнепв со входамп регистра адреса временн, вв1ход блока слчатп  информации через дешифратор подключен к первому управл ющему входу четвертого ключа, второн унравл  ощпй вход которого нодключен к инверсному выходу первого трпггсра, третий выход блока контрол  соедннен с вторым управл ющим входом третьего ключа.
На чертеже представлена блок-схема устройетва .
Схема содерж1гг i - блок сжагн  информации , 2 - синхронизатор, о - буферный заномпнающнп блок, 4 - адресньи счетипс запнсп буферного запомппающсго блока, 5- адресный счетчпк ечнтывани  буфериого заномннающего блока, 6 - выходной perjicip, 7 - блок контрол , 8 - управл гощнн вход буферного заноминающего блока, 9--делнтель частоты, 10-элемент занрета, И-задатчнк времепп, 12 - дешифратор, i3--nepВЫ11 трщгер, 14 - второй грпггер, 15 --второ: ключ, 16 - вход режпма, 1/ - выходной блок, 18 - выход включепп , 19 - четвертый ключ,. 20 - регистр адреса времепп, 21 - первый ключ, 22 - третий ключ, 23 - элемент задержки , 24 - выход выключени .
Работа адаптпвного уетройства нронсходнт следуЮЩ|НМ образом.
На пнформационные входы блока 1 сжатн  нпформацпн поступают сигналы датчнков. Г1снользу  унравл ющне енгпалы синхронизатора 2, блок 1 сжатн  ннформацнп онредел ет сущеетвениость нлн пзоыточность сигналов датчнков. Существенные сигналы нередаюте  в б)чрерный запоМ1П-1ающий блок 3 и записываютс  поеледовательпо в его  чейки. Соетавными част ми буферного заномпнающего блока должны  вл тьс  адресный счетчик занпси 4 и адресный счетчик считывани  5. Адресный счетчик записи 4 указывает помер  че11ки буферного заноминающего блока 3, куда нронзводнтс  заннсь еущественпого енгнала . При каждой записи содержимое адресного счетчика заппеи 4 увеличиваетс  на единицу . Адресный счетчпк счптыванн  5 указывает номер  чейки буферного запомииающего блока 3, из которой записанные ранее еущеCTBCHHBie данные ечитываютс  на спениальный выходной рс1истр 6. Такнм образом, чтобы онределнт) cGnteo количество  чеек в буферном зaпoм ;I;;иoнle : блоке 3 зан тых суидеетвеииым дапиымн д;.)ст;:точпо вычесть нз содержимого счегчнка 4 содержимое ечетчика 5, то есть блок контрол  7, онредел ющнй количество заполненных в буферном запоминающем блоке 3 существеппых еигпалов, мо}кет быть вынолпеп по схеме вычитател . Считываиие из буферного заномннающего блока 3 на выходной региетр 6 производитс  при иоетуплепни импульса на специальный управл ющий вход 8 буферного запоминающего блока 3. На вход 8 нодаюте  импульсы сиихроннзатора 2, частота которых умепьщена делителем 9 в необходнмое число раз. Еслн в буферном заномннаюш.ем блоке 3 считана информаци  нз всех  чеек, то блок контрол  7, воздейетву  на спецнал1Я1ый элемент запрета 10, запрещает поступление имнульеов на у:фавл ющий вход 8, ц считывание из буферного заномннающего блока 3 не производитс .
Блок контрол  7 , воздействовать и на блок 1 сжати  информации, чтобы не допуетнть режима заипси ji буферный запоминающий блок 3, в KoTOpoii все  чейкн зан ты сундеетвеннымн дапиымп, ожндающи:мп счнтыв;1ни .
Одннм из датчиков, подключенных к блоку 1 сжати  информации,  вл етс  задатчпк времеип 11. Информаци  па его выходе меи етс  ОЛ1П1 раз в секуп;,у (n;iii за другой выбранный нромежуток вре.гени) п выражает собой врем  измерепи . Когда еигнал задатчпка ;ремепн 11 измен етс , сн етановитс  сущеeiTseniibiM н попадает па выход блока 1 сжати  ии.рормап,;, где tn-o выделнть, ()-;деп1Н(ррпровав, i;anpH: Up, адрееную часть. Згой ivjjiii слу ;-лг1 дстнпсЬратор 12.
В состав адант ;вного стройства вход т первый 13 п второй 14 триггеры. Нри включс1;ип уетройстиа оба orni паход тс  в пулек ) еостс пни. Низкий е1Нпал па еднннчном В1)1ходе первого триггера 13 закрывает ключ 15 и, попада  :ia вход ре -льма 16 выходного блока 17, обеслсч1П5ает его выключешше сос-1Ч ).
Нервьн триггер 13 перекидываетс  в едиппн нри |1ахождепни в буферном запомппглоп ем б;юке 3 оиределен1ЮГо числа еундеегиенпых еигпа;1ов, ожидающ1 х считывани , а eiOBa в пуль устаиавлппаетс  при пекотором мепьнюм заполпепип буферпого запомппающего бло1:а 3. TpniTep 13 переключает нмиульсь: , выдаваемые блоком контрол  7. Носкольку малым занолнени .м буферного, запомипа ОП ,его блока 3 соответетвуют моменты малой aKTi.iBHOCTH комплекса измер е.мых параметров , то можпо сделать вывод, что соетойние трпггера 13 указывает на то, как измен ютс  входные параметры. Однако при этом существует временна  задержка; вначале наступает режим активного изменени  входных сигналов, который необходимо передать в выходной блок 17, затем в буферном запоминающем блоке 3 скапливаетс  достаточно больщое число существенных сигналов и триггер 13 переходит в единичное состо ние , при котором выходной блок начинает выходить на режим, обеспечивающий возможность записи. При выходе на этот режим на выходе включени  18 по вл етс  импульс, который перебрасывает в единицу триггер 14, после чего на обоих управл ющих входах ключа 15 оказываютс  единичные потенциалы , и на блок 17 осуществл етс  передача существенных сигналов.
Дл 1 того чтобы с больщой веро тностью захватить начало участка активного изменени  входных параметров и обеспечить правильную временную прив зку, примен етс  следующий метод,
В устройство введен ключ 19, соедин ющий адресный счетчик записи 4 со специальным регистром 20 адреса времени. К управл ющим входам ключа 19 подключены иулевой выход первого триггера 13 и выход дешифратора 12. Таким образом, в регистр 20 в периоды низкой активности входных процессов записываетс  адрес  чейки буферного запоминающего блока 3, в котором хранитс  слово с информацией о Бремер и - с секундной информацией. В момент включени  выходного блока 17 на его выходе 18 включени  выдел етс  импульс. Он открывает ключ 21 - и в адресный счетчик считывани  5 nepenncoiваетс  содержимое регистра 20 адреса времени , то есть первым словом, которое поступит на включенный выходной блок 17, будет слово с информацией о номере последней секунды, в начале которой измерительные параметры еще не вышли на участок активиого изменени . Далее в выходной блок поступает измерительна  информаци , записанна  на той же секунде и следующих за ней, пока разность содержимого адресиых счетчиков записи 4 и считывани  5, определ ема  блоком 7 контрол , не достигнет уровн , выбранного в качестие показател  возраста к невысокой активности измер емых процессов. При этом блок 7 выдает импульс, иереключающий в нуль триггер 13 и иоетупающий на управл ющий вход ключа 22. На другом управл ющем входе ключа 22 при переключении триггера 13 также присутствует высокий сигнал, обеспечивающийс  наличием элемента 23 задержки на врем  импульса (если триггер 13 обладает свойством устанавливатьс  в нуль задиим фронтом установочного имиульса, иаличпе элемента 23 не об зательно). При открывании ключа 22 на регистр 20 адреса времени иоступает содержимое адресного счетчика считывани  5. После переключени  триггера 13 в нуль, запись на выходной блок 17 прекращаетс , ПОСКОЛЬКУ запираетс  ключ 15. Затем выходной блок 17 переходит в режим
выключени , которьи заканчиваетс  по влением импульса на выходе выключени  24, переключающего в нуль триггер 14. Если следующий выход нараметров на участок активного из.меиени  ироизошел до момента начала новой после выключени  выходного блока 17 секунды, то в адресный счетчик 5 будет при включении переписано его нрежнее содержимое. При этом запись данных в
выходной блок будет просто продолжена.
Применение предлагаемого адаптивного устройства дл  сбора и обработки информации позволит снизить требовани  ио быетродействию выходного блока и в случае использовани  на передающей стороне магнитофона в 2-f-3 раза уменьшить расход носител .

Claims (2)

1.Степанов В. С. и Черкасов В. В. Устройство согласовани  дл  записи случайного потока сообщений на стартстопный магнитофон .- «Вопросы радиоэлектроники. Сери  «Теори  радиосв зи, вып. 1, 1972, с. 73-79.
2.Авторское свидетельство СССР №504226, кл. G 08С 19/16, 25.02.76 (прототип).
SU762369071A 1976-06-07 1976-06-07 Адаптивное устройство дл сбора и обработки информации SU595725A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762369071A SU595725A1 (ru) 1976-06-07 1976-06-07 Адаптивное устройство дл сбора и обработки информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762369071A SU595725A1 (ru) 1976-06-07 1976-06-07 Адаптивное устройство дл сбора и обработки информации

Publications (1)

Publication Number Publication Date
SU595725A1 true SU595725A1 (ru) 1978-02-28

Family

ID=20664437

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762369071A SU595725A1 (ru) 1976-06-07 1976-06-07 Адаптивное устройство дл сбора и обработки информации

Country Status (1)

Country Link
SU (1) SU595725A1 (ru)

Similar Documents

Publication Publication Date Title
US4665497A (en) Electronic odometer
WO1984004415A1 (en) An apparatus for recording the speed of a vehicle
GB2081909A (en) Digital tachograph
JPS56129886A (en) Alarm clock
SU595725A1 (ru) Адаптивное устройство дл сбора и обработки информации
GB1207022A (en) Data processor profitability monitoring apparatus
US5379416A (en) State tracer system
SU1012230A1 (ru) Устройство дл сбора и предварительной обработки информации
SU1608633A1 (ru) Устройство дл сопр жени ЭВМ с дискретными датчиками
JPS5793209A (en) Odometer for automobile
SU690531A1 (ru) Устройство дл приема кодовой информации
RU1815664C (ru) Устройство дл контрол времени работы оборудовани
SU1267433A1 (ru) Статистический анализатор распределени временных интервалов
SU1238753A1 (ru) Цифровой измеритель частоты случайной последовательности импульсов
RU1793388C (ru) Способ измерени частоты электрического сигнала и устройство дл его осуществлени
JPH0217060B2 (ru)
SU1273936A2 (ru) Многоканальное устройство ввода информации
SU1290191A1 (ru) Измеритель частоты
SU1163359A1 (ru) Буферное запоминающее устройство
SU1084901A1 (ru) Устройство дл контрол блоков пам ти
SU1374140A1 (ru) Устройство дл измерени сдвига фаз моностабильных частот
SU720736A1 (ru) Согласованный фильтр сложных сигналов
SU807184A1 (ru) Коррел тор сложных сигналов
SU917845A1 (ru) Система контрол при метании в цель
SU1196935A1 (ru) Устройство дл сжати импульсных сигналов