SU595721A1 - Устройство дл сопр жени вычислительноой машины с телеграфными каналами св зи - Google Patents

Устройство дл сопр жени вычислительноой машины с телеграфными каналами св зи

Info

Publication number
SU595721A1
SU595721A1 SU752306055A SU2306055A SU595721A1 SU 595721 A1 SU595721 A1 SU 595721A1 SU 752306055 A SU752306055 A SU 752306055A SU 2306055 A SU2306055 A SU 2306055A SU 595721 A1 SU595721 A1 SU 595721A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
control
elements
Prior art date
Application number
SU752306055A
Other languages
English (en)
Inventor
Юрий Михайлович Волков
Эдуард Владимирович Евреинов
Юрий Федорович Ерофеев
Валерий Иванович Жиратков
Александр Антонович Малявко
Валерий Константинович Мищенко
Original Assignee
Новосибирский электротехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Новосибирский электротехнический институт filed Critical Новосибирский электротехнический институт
Priority to SU752306055A priority Critical patent/SU595721A1/ru
Application granted granted Critical
Publication of SU595721A1 publication Critical patent/SU595721A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

лигельной машины с телеграфным каналом св зи дополнительно введены второй триггер, два элемента И, элемент ИЛР, при этом перВ1з1е входы обоих элементов И соединены с пусковым выходом вычислительной машины, второй вход первого элемента И соединен с нулевым выходом второго триггера, единичный выход которого подключен ко второмувходу второго элемента И, выход которого соединен со вторым управл ющим входом вычислительной машины, выход первого элемента И подключен к единичному входу первого триггера, второй вход которого соединен со вторым управл ющим выходом электронного приемопередатчика и единичным входом второго триггера, нулевой вход которого подключен к выходу элемента ИЛИ, первый вход которого соединен с третьим управл ющим выходом электропного приемопередатчика, четвертый управл ющий выход которого соединен со вторым входом элемента ИЛИ и третьим управл ющим входом вычислительной машины.
Блок-схема предлагаемого устройства представлена на чертеже.
Устройство содержит вычислительную мащину 1, первую группу элементов И 2, электронный приемопередатчик 3, первый триггер 4, первый элемент И 5, второй триггер 6, элемент ИЛИ 7, второй элемент И 8, вторую грзппу элементов И 9, элемент задержки 0, канал св зи 11.
Устройство работает следующим образом. В исходном состо нии с выходов вычислительной машины 1 сигналы не поступают. При этом триггер 4 запрещает прохождепие импульсов параллельного кода через первую группу элементов И 2, а второй триггер 6 своим единичным выходом разрешает прохождепие импульса с пускового выхода вычпслительпой машнпы 1 через первьи элемент И о па вход первого триггера 4 и п левылч выходом запрещает прохождепие этого импульса на второй унравл ющий вход вычислительной машины. На выходе элемента задержки 10 и на выходах второй группы элементов И 9 сигналы отсутствуют.
При приходе сигналов параллельного кода с выходов вычислительной машины 1 на входы первой группы элементов И 2 «Пуск поступает на вход элемента И 5 и через него на вход триггера 4. Триггер 4 переключаетс  и разрешает запись имиул сов параллельного кода через грунпу элементов И 2 в электронный приемопередатчпк 3 до тех пор, пока сигналом со второго управл юш,его выхода электронного приемопередатчика 3 триггер 4 не будет переключен в исходное состо ние .
Одновременно с этим переключаетс  триггер 6, запреща  прохождение «пускового импульса через элемент И 5 в триггер 4 до окончани  вывода кода в канал св зи 11. Если же в это врем  придет сигнал «пуск, то он пройдет через элемент И 8 па второй
управл ющий вход вычислительной машины 1, извеща  последнюю о неправильном обращении с ycTpoiiCTBOM. По окончании вывода информации электроиньн приемопередатчик 3 сигналом по своему четвертому управл ющему выходу установит триггер 6 через элемент ИЛИ 7 в исходное состо ние; кроме того , по четвертому управл ющему выходу приемопередатчика сигнал поступает па третий
управл ющпй вход вычислительной машины, извеща  ее о готовности устройства к прием из машины следующей порции информации.
При приеме информации из капала св зи 11 электронный приемопередатчик по своему
третьему уиравл юще.му выходу переключает триггер 6 через элемент ИЛИ 7, а если вычислительна  машина 1 попытаетс  обратитьс  к устройству на вывод, то «пусковой сигнал через элемент И 8 пройдет на второй управл ющий вход вычислительной машины 1.
После окончани  приема информации из канала св зи 11 электронный нриемоиередатчик сигналом по своему третьему управл ющему выходу через элемент ИЛИ 7 установит
триггер 6 в исходное состо ппе, и сигналом по своему первому управл ющему выходу запустит элемент задержки 10, который формирует стробирующий сигнал необходимой длительности на входах второй группы элементов И 9. При этом информаци  из приемопередатчика через вторую группу элементов 9 поступает на входы вычислительной маш1И1Ы. Предлагаемое устройство иозвол ет повысить падежпость взаимодействи  вычислительпой машппы с каналом св зи.
Фор м у л а и 3 о б р с т е а и  
Устройство дл  соир женп  вычислите.чьной машппы с телеграфными каналами св зи , содержащее элсктроппый приемопс-рсдаччик , входы которого соедпиеьы с выходами элементов И первой 1руппь, первые входы которых подкл очеиы к выходам вычислптельпой машины, а вторые входы - к единичному выходу первого триггера, выходы электронного приемопередатчика соединены с первыми входами элементов И второй группы, вторые входы которых подключены к первому упра;;-л юи;ему входу вычислительной .машины и через элемент задержки - к первому управл ющему выходу электроппого ирпемоиередатчика , а выходы элсметоз И Biopoii грулпы соедипепы с входами вычислител1,пой машины,
отличающеес  тем, что, с целью повышепи  надежиости, в пего дополпптельно введены два элемента И, элемент ИЛИ и второй триггер, причем первые входы обоих элементов И сосдмпеиы с j CKOBbni выходом вычислительной машипы, второй вход первого элемента PI соедииеп с палевым выходом второго триггера, едгшичный выход которого подключен ко второму вхо.ду второго элемента И, выход которого соедипеп со вторым управл ющим входом вычислгггельпой машпиы, выход первого элемента И подключен к единичному входу первого триггера, второй вход которого соединен со вторым управл ющим выходом электронного приемопередатчика н единичным входом второго триггера, нулевой вход которого подключен к выходу элемента
ИЛИ, первый вход которого соединен с третьим управл ющим выходом электронного приемопередатчика, четвертый управл ющий выход которого соединен со вторым входом элемента ИЛИ и третьим управл ющим входом вычислительной мащины.
SU752306055A 1975-12-30 1975-12-30 Устройство дл сопр жени вычислительноой машины с телеграфными каналами св зи SU595721A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752306055A SU595721A1 (ru) 1975-12-30 1975-12-30 Устройство дл сопр жени вычислительноой машины с телеграфными каналами св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752306055A SU595721A1 (ru) 1975-12-30 1975-12-30 Устройство дл сопр жени вычислительноой машины с телеграфными каналами св зи

Publications (1)

Publication Number Publication Date
SU595721A1 true SU595721A1 (ru) 1978-02-28

Family

ID=20642862

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752306055A SU595721A1 (ru) 1975-12-30 1975-12-30 Устройство дл сопр жени вычислительноой машины с телеграфными каналами св зи

Country Status (1)

Country Link
SU (1) SU595721A1 (ru)

Similar Documents

Publication Publication Date Title
SU595721A1 (ru) Устройство дл сопр жени вычислительноой машины с телеграфными каналами св зи
GB907100A (en) Improvements in or relating to data processing systems
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU562934A1 (ru) Устройство дл фазового пуска приемопередатчика
SU540264A1 (ru) Устройство дл синхронизации сигналов
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU786040A1 (ru) Приемник дискретной информации
SU864497A1 (ru) Генератор пр моугольных импульсов
SU888164A1 (ru) Устройство дл передачи информации
SU1462493A1 (ru) Устройство дл контрол последовательности сигналов
SU477547A1 (ru) Устройство дл контрол тракта передачи данных
SU907846A1 (ru) Декодирующее устройство
SU710054A1 (ru) Устройство дл распознавани двоичных знаков
SU1042198A1 (ru) Регенератор импульсных сигналов многоканальной системы св зи
SU1156111A1 (ru) Устройство телеуправлени
SU1051551A1 (ru) Устройство дл регистрации информации
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем
SU788365A1 (ru) Преобразователь код-временной интервал
SU720829A1 (ru) Устройство дл вызова абонентов
SU1442997A1 (ru) Устройство дл сопр жени ЭВМ с абонентом по последовательному каналу св зи
SU697979A1 (ru) Устройство дл контрол параметров объекта
SU588648A1 (ru) Устройство синхронизации дл стартостопных систем передачи дискретной информации
SU1168957A1 (ru) Устройство дл ввода информации
SU1348809A1 (ru) Многоканальное устройство дл ввода информации
SU1076936A1 (ru) Система дл передачи информации с временным разделением каналов