SU583431A1 - Device for computing - Google Patents

Device for computing

Info

Publication number
SU583431A1
SU583431A1 SU7602343140A SU2343140A SU583431A1 SU 583431 A1 SU583431 A1 SU 583431A1 SU 7602343140 A SU7602343140 A SU 7602343140A SU 2343140 A SU2343140 A SU 2343140A SU 583431 A1 SU583431 A1 SU 583431A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
registers
subtractor
numbers
Prior art date
Application number
SU7602343140A
Other languages
Russian (ru)
Inventor
Анатолий Алексеевич Скобликов
Original Assignee
Предприятие П/Я В-2556
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2556 filed Critical Предприятие П/Я В-2556
Priority to SU7602343140A priority Critical patent/SU583431A1/en
Application granted granted Critical
Publication of SU583431A1 publication Critical patent/SU583431A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ РАЗНОСТИ(54) DEVICE FOR CALCULATION OF DIFFERENCE

Изобретение относитс  к области автоматики и вычислительной техники и может быть, в частности, использовано цр  вычис пени  разности межоу статическим и текущим временем, представленным в цвоичном коде со смешанным основанием. Известны вычитающие устройства, обрабатывающие информацию о времени в часах, минутах или в часах, минутах и секундах в системе счислени  со смешанным основание в этим устройстве при вычислении разности используютс  все разр ды чисел, что нерационально при вычислении близких по величине чисел. Наиболее близким по технической сущности к изобретению  вл етс  устройство дл  вычислени  разности, содержащее два числовых регистра и вычитатель, входы которого соединены с выходами младших разр дов числовых регистров 2, Это устройство содержит большое количество оборудовани , что особеннот о вл етс  при вычитании близких по величине чисел Целью изобретени   вл етс  упрощение устройства при вычитании близких по величине чисел. Дл  достижени  этой цели предложенное устройство содержит блок сравнени  и блок элементов И. Выходы вычитател  соединены с первыми входами элементов И блока, вторые входы которых соединены с выходом блока сравнени , входы которого подключены К выходам старших разр дов числовых регистров и к выходу переноса из старшего разр да вычитател . На чертеже представлена структурна  схема устройства. Статическое врем  хранитс  в числовом регистре 1, а значение текущего времени -. в числовом регистре 2. Выходы младших разр дов (сек-, мин) регистров 1 и 2 сое динены со входами вычитател  3. Выходы старших разр дов (сек, мин) регистров 1 и 2 соединены со входами вычитател  3, выходы старших, разр дов (часов) регистров 1 и 2 - с входами блрка сравнени  4, на управл ющий вход которого поступает сигнал переноса с выхода переноса вычита-The invention relates to the field of automation and computer technology and, in particular, can be used to calculate the difference between the inter-static and current time, presented in the code with a mixed base. Subtractors are known that process time information in hours, minutes, or hours, minutes, and seconds in a number system with a mixed base in this device when calculating the difference all the bits of the numbers are used, which is irrational when calculating numbers that are close in magnitude. The closest in technical essence to the invention is a device for calculating a difference, containing two numeric registers and a subtractor, the inputs of which are connected to the outputs of the lower bits of the numeric registers 2. This device contains a large amount of equipment, which is special when subtracting similar values Numbers The aim of the invention is to simplify the device when subtracting numbers closest in magnitude. To achieve this goal, the proposed device contains a comparison block and a block of elements I. The outputs of the subtractor are connected to the first inputs of the elements AND of the block, the second inputs of which are connected to the output of the comparison block, whose inputs are connected to the outputs of the higher digit numbers of the registers yes subtractor. The drawing shows a block diagram of the device. The static time is stored in the numeric register 1, and the current time value is. in the numeric register 2. The outputs of the lower bits (sec, min) of registers 1 and 2 are connected to the inputs of the subtractor 3. The outputs of the higher bits (sec, min) of registers 1 and 2 are connected to the inputs of the subtractor 3, the outputs of the high, bits (hours) of registers 1 and 2 - with the inputs of comparison 4, the control input of which receives the transfer signal from the transfer output of the subtraction

SU7602343140A 1976-04-02 1976-04-02 Device for computing SU583431A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602343140A SU583431A1 (en) 1976-04-02 1976-04-02 Device for computing

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602343140A SU583431A1 (en) 1976-04-02 1976-04-02 Device for computing

Publications (1)

Publication Number Publication Date
SU583431A1 true SU583431A1 (en) 1977-12-05

Family

ID=20655333

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602343140A SU583431A1 (en) 1976-04-02 1976-04-02 Device for computing

Country Status (1)

Country Link
SU (1) SU583431A1 (en)

Similar Documents

Publication Publication Date Title
GB1101969A (en) Bipolar analog to digital converter
JPS54159831A (en) Adder and subtractor for numbers different in data length using counter circuit
SU583431A1 (en) Device for computing
GB913605A (en) Improvements in or relating to electronic calculating apparatus
GB990557A (en) Electronic adding system
US3937941A (en) Method and apparatus for packed BCD sign arithmetic employing a two's complement binary adder
US3557348A (en) Digital arithmetic system for computation of square roots and squares employing a rate multiplier
US3806719A (en) Calculator for selectively calculating in decimal and time systems
GB925392A (en) Parallel coded digit adder
SU435523A1 (en) DEVICE DEVELOPMENT
SU593211A1 (en) Digital computer
SU754413A1 (en) Computing device in redundancy notation
GB871477A (en) Improvements in or relating to electric digital computers
SU756624A1 (en) Voltage-to-code converter
SU470820A1 (en) Functional converter
SU1108441A1 (en) Digital function generator
GB840545A (en) Electric borrowing circuit suitable for use in a binary subtractive circuit
GB847996A (en) Arithmetic circuitry
SU1383345A1 (en) Logarithmic converter
GB909441A (en) Improvements relating to digital computers
SU788109A1 (en) Device for computing difference of two numbers
SU1161964A1 (en) Logarithmic function generator
SU147031A1 (en) Single bit ferrite core adder
SU588543A1 (en) Device for adding binary numbers
SU1270757A1 (en) Device for taking sum of binary numbers