SU571897A1 - Device for converting pulse repetition period to voltage - Google Patents

Device for converting pulse repetition period to voltage

Info

Publication number
SU571897A1
SU571897A1 SU2356340A SU2356340A SU571897A1 SU 571897 A1 SU571897 A1 SU 571897A1 SU 2356340 A SU2356340 A SU 2356340A SU 2356340 A SU2356340 A SU 2356340A SU 571897 A1 SU571897 A1 SU 571897A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
input
integrator
triangular
diodes
Prior art date
Application number
SU2356340A
Other languages
Russian (ru)
Inventor
Анатолий Кириллович Климков
Алексей Васильевич Кулешов
Original Assignee
Предприятие П/Я Г-4444
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4444 filed Critical Предприятие П/Я Г-4444
Priority to SU2356340A priority Critical patent/SU571897A1/en
Application granted granted Critical
Publication of SU571897A1 publication Critical patent/SU571897A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

тор постойкной составл ющей, в каждый канал формировани  дйнейного изл ен юшегос  напр жени  введены сгетный триггер, выкоц koTojToro подкдю ен к управл ющему вккду юаоча, и инвертор, вход которого подключен . S выходу вагтегратора, причем выходы витегратора и иН1в©ртора каждого канала соедшены через д оды с входом аналогового суммато, а входы с гетных трйггерой оборх кавшю  подключены к выходам вкодного счетйого т|щггврв. На чертеже федстаэ ена фзгнащаональва  элект р ческа  схома прес бразоветел . К выходам входного счетного триггера 1 пойкточвта зходь счетнык триггеров 2 а 3, выходы которых, в сзсю очередь, подсоединены к  ч ийошвм аходам ключей 41 5, Кйючи е ед1Ш5к т йстойг;«л раз опол рных ©талопг г. Harcpa33i©HBfi + U и I BXi дамй интеграторов в и 7 имешвднх комп幫 сатсрь noeiOjnmoS составлзгощей 8 и 8. К Выхадам интеграторе нодклгочэны ш В8рто- рьз на опервйиоикых усилител х iO а 11. Выходы интеграторов и инверторов ЧЕвреЗ диоды подклдачеиы ко ахшам зналогового суммвтора на операщшйногХ усйли теле 16, а1йгЕйенты 2, 4, 9, 8, 3.0, 13, IS обр&вук т лервьай Еагшп.. © емокты 3, 5, 7, 0, 11,. 14, JS - второй канал формйр1 Bairas линейно йзмек юиэгос  иалрйнсени , Работает нреобрааоаатель , .образом. Ш счетный вход триггера 2. поступает среобраауомый свгна  .ПФреж/йочаюЕш Й триг Гер. ймиуйьсы с eaflH cioro efo выхода постуйгаот 1Ш счетный .ехрд триггера 2 и иереклгочают .его, a-.-SMjty SKjia.-O:.нулевого (в выхода  окшдают, sza. счётггый -йхсй .триггера ;3 и переключат его. Поскэльку пр моуголь вые йм ульсы на нулевом п едй1«гчном . ходай три.ггера 3. ввиаимно сдвинуты по фазе иа 18О , .на нулевых выходах триггеров 2, 3 импульсы сдадауты по отношенгоо друг к другу ва 9О°.1 Эти импульсы поступают на управ ж щвв аходы двухпо;эдШ1онных в ектронных ключей 4, 5, Ключи понеремен но подключают ко входам йптеграторов 6, 7 входные эталонные разнопол рные . жен   - XT g и и э . В результате интегрировани  полученных пр моугольных имг4ульсов па выходах 1ште граторов 6, 7 образуетс  треугольное напр жение со сдвигом по ф.азе на 90 и с амплитудой, пропорциональной периоду следовани  импульсов на входе триггера Х.т.е.A torus component, a trigger trigger is inserted into each channel of the formation of a single distorted voltage, a trigger koTojToro connects to the control unit, and an inverter whose input is connected. S output of the integrator, with the outputs of the vitrerator and IN1r of the rhotor of each channel connected via inputs to the input of the analog totalizer, and the inputs from the trigger circuit are connected to the outputs of the code counting terminal. In the drawing, fedstae ene fzgnasonalva elektricheskogo skom pres brazovetel. The outputs of the input counting trigger 1 are poktachvta go counting triggers 2 and 3, the outputs of which, in turn, are connected to the keys of the keys 41 5, Kyyuchi e1SH5k t ystoyg; “l times since“ © talg of Harcpa33i © HBi5i And I BXi integrator in and 7 iMaNdCompeNoSatra noeiOjnmoS is 8 and 8. By Exiting the integrator nodklocheny w V8rtoroz on iO and 11. The outputs of the integrators and inverters are searching for and finding and finding the program in the page and making an order and searching and finding and looking for a page; 16, a1gents 2, 4, 9, 8, 3.0, 13, IS arr & w t levvy Eagsh .. © emokty 3, 5, 7, 0, 11 ,. 14, JS - the second channel of the Bairas formi1 linear yzmek yuegos ilayrsensen, works as a moderator. The counting input of the trigger 2. enters with the matchmaker. Emiws with eaflH cioro efo exit posyugaot 1Sh countable .techr trigger 2 and deregkgochoyut him, a -.- SMjty SKjia.-O: .nulu triangle pulses on the zero ground drive. go threes. 3. are mutually shifted in phase 18A, on the zero outputs of flip-flops 2, 3 pulses are delivered relative to each other at 9 ° .1 These pulses are applied to control The double-edged keys in the electronic keys 4, 5, Keys are connected by wires to the inputs of the integrators 6, 7, the reference reference signals of different polarities. -. XT g and e, and a result obtained by integrating rectangular img4ulsov pas outputs 1shte gratorov 6, 7 is formed with a triangular voltage shift f.aze 90 and with amplitude proportional to the pulse repetition period of the inlet trigger H.t.e.

входных импульсов.input pulses.

Claims (1)

триггера. С интеграторов 6, 7 треугольное напр женив поступает на инверторы 10, 11, а затем с интеграторов и инверторов ..четыре треугольных сигнала поступают на диоды 12«3.5. С помощью этих диодов отрицательна  часть полупериода треугольного напр жени  отсекаетс , и на аналоговый сумматор 16 поступают только положительные полу периоды треугольных напр жений. В результате их сложени  на выходе сумматора об- сигнал в виде посто нного напр г жен  , величина которого равна амплитуде треугольного напр жени , т. е, пропорди« нальна периоду следовани  входных импульсов , а знак определ етс  пол рностью вклю-, ченй  диодов . Так как на выходах интеграторов 6, 7 посто ннай срставл юща  может накапливатьс  от дрейфа нул  ;и Б переходных режимах работы прёобразоеатеа  кагвдмй интегратор имеет элемент .к.омйе11сациил0ст0 нной составл ющей 8, 9. .. Выходной сигнал огшсанного. устройства образуетс  как сумма линейно нарастбшщего 25 i и линеЪю свшкающегос  напр нсений,и вв№ ду ©того интегратор не должен работать в режиме запоминани , что имело. место в прототипе . Благодар  этому исключаетс  погрешность повышаетс  точность запоминани , т. е, преобразовани . Формула изобретени  Преобразователь периода следовани  импульсов в напр  сение, содержащий входной счетный триггер, аналоговый сумматор и два канала формировани  линейно измен ю:Щегос  напр жени , кааодый из которых со держат источники разнопол рного эталонного напр5шени , соединенные через ключ со входом интегратора с компенсатором посто Н ной составл ющей, отличающий с   тем, что, с целью повышени  точности преобразовани , в каждый канал формироваКи  линейно измен ющегос  напр жени  введены счетный триггер, выход .которого подключен к управл ющему вхоДу ключа, и инвертор , вход которого подключен к выходу интегратора; причем выходы интегратора и инвертора каладого. канала соединены через диоды со входом аналогового сумматора, а входы счетных триггеров обоих каналов подключены к выходам входного счетногоtrigger From the integrators 6, 7, the triangular voltage is fed to the inverters 10, 11, and then from the integrators and the inverters. Four triangular signals are fed to the diodes 12 "3.5. By means of these diodes, the negative part of the half-period of the triangular voltage is cut off, and only positive half periods of the triangular voltages are fed to the analog adder 16. As a result of their addition, at the output of the adder, the signal is in the form of a constant voltage, the value of which is equal to the amplitude of the triangular voltage, i.e., is proportional to the follow-up period of the input pulses, and the sign is determined by the polarity of the diodes. Since at the outputs of the integrators 6, 7, the constant can accumulate from the drift of zero, and in the transient operating modes of the preformatterer, the integrator has an element of .kommy11asatsiiltoystnoy component 8, 9. .. The output signal of the scrolled. The device is formed as a sum of a linearly increasing 25 i and a linear aggregate, and in addition, the integrator should not work in the memory mode that it had. place in the prototype. Due to this, the accuracy of the memory, i.e., the conversion, is eliminated. Claims of the Inverter Pulse-to-Voltage Period Converter, containing an input counting trigger, an analog adder and two channels of linear variation: The voltage of the voltage, each of which contains sources of different polarity of the reference voltage, connected through a key with the integrator input to the compensator H component, characterized in that, in order to improve the accuracy of the conversion, a counting trigger is introduced into each channel of the shaping of the linearly varying voltage, the output of which is li ne to control input keys, and an inverter having an input connected to the output of the integrator; moreover, the outputs of the integrator and inverter caladic. channels are connected via diodes to the input of an analog adder, and the inputs of the counting triggers of both channels are connected to the outputs of the input counting
SU2356340A 1976-05-11 1976-05-11 Device for converting pulse repetition period to voltage SU571897A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2356340A SU571897A1 (en) 1976-05-11 1976-05-11 Device for converting pulse repetition period to voltage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2356340A SU571897A1 (en) 1976-05-11 1976-05-11 Device for converting pulse repetition period to voltage

Publications (1)

Publication Number Publication Date
SU571897A1 true SU571897A1 (en) 1977-09-05

Family

ID=48228187

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2356340A SU571897A1 (en) 1976-05-11 1976-05-11 Device for converting pulse repetition period to voltage

Country Status (1)

Country Link
SU (1) SU571897A1 (en)

Similar Documents

Publication Publication Date Title
SU571897A1 (en) Device for converting pulse repetition period to voltage
US3622770A (en) Straight line segment function generator
SU712950A1 (en) Pulse repetition period-to-voltage converter
SU661377A1 (en) Measuring convereter
SU661775A1 (en) Pulse recurrence period to voltage converter
SU1088113A1 (en) Phase-shift-to-time interval converter
SU720716A1 (en) Functional code to frequency-time signal converter
SU888145A1 (en) Device for raising to the power
SU418973A1 (en)
SU1277399A1 (en) Device for converting sine signals to digital code
RU1812619C (en) Device for generation of delta-shaped signals
SU557379A1 (en) Four quad replicator
SU542340A1 (en) Time-pulse modulator
SU509990A1 (en) Voltage converter in time interval
SU732952A1 (en) Shaft rotation angle to code converter
SU1092422A2 (en) Digital power meter
SU619928A1 (en) Device for logarithmation of two electric signals ratio
SU782143A1 (en) Pulse repetition frequency-to-voltage converter
SU375665A1 (en) CORNER CONVERTER - CODE
SU1429135A1 (en) Device for shaping sine signals
SU1151995A2 (en) Multiplying device
SU1706019A1 (en) Generator of stepped saw-tooth voltage
SU1179536A2 (en) Shaft turn angle encoder
SU905842A1 (en) Shaft angular position-to-code converter
SU750384A1 (en) Arrangement for converting phase shift into digital code