Поставленна цель достигаетс тем, что в известный стабилизатор, содержащий два последовательно включенных усилительных каскада, каждый из которых включает управл ющий и нагрузочный полевые транзисторы, причем затворы нагрузочных транзисторе подключены к их стокам и входному выводу, а их стоки соединены со стоками соогвет ствующих управл ющих транзисторов, при этом затвор управл ющего транзистора первого каскада подключен к его стоку и к затвору управл ющего транзистора второго каскада, дополнительно введены два полевых транзистора, истсаси которых подключены. к общей шине, затворы транзисторов соединены с их стеками, и стсжи подкгаочены к истсжу управл ющего транзистора соответствующего усилительного каскада, кроме того, в него допопнитепьно введены еше, по крайней мере, два полевых транзистора , у каждого из которых затаор подключен к его стоку и к истсасу управл ю щего транзистора соответствующего усилительного каскада, а истоки этюс транзисторов подключены к стекам первых дополнительно введенных транзисторов. На чертеже приведена электрическа схема стабилизатора посто нного напр жени . Первый усилительный каскад состоит из нагрузочного транзистора i, упраалзющего транзистора 2 н дополнительной цепоч . ки последсеательно соединенных транзисторов с пор дковыми номерами от й| до Второй усилительный каскад состоит из нагрузочного транзистора 3, управл ющего 4 и дополнительной цепочки последсьвателъно соединенных транзисторой с пор д ксвыми номерами от 4 до Af, Стабилизатор работает следующим обраНапр жение на выходе первого каскада сетредел етс количеством дополнительно введенных в этот каскад транзисторов. Допсшнительно введенные во второй кас кад транзисторы обеспечивают ему требуем режим работы и коэффициент усилени . Изменение напр жени питани приводит к изменению напр жени на выходах первого и второго усилительных каскадов, однако, поскольку напр жени на выходе первого каскада усиЛийаетс вторым каскад см и вьгчгатаегс из изменени напр жени на его выходе, -вызванного изменени напр жени питани , то при определенном соотношении коэффициентов усилени обоих каскадов получаетс полна компенсаци изменений напр жени на выходе устройства , т.е. стабильное выхсдное напр жение. Рассмотрим требование к коэффициентам усилени каскадов на примере стабилизатора , содержащего по одному дополнительно введенному транзистору в каждом каскаде (П 1). В этом случае, первый каскад содержит транзисторы 1,2,2 , второй - 3,4,4i . Уравнени токов стока транзисторов пе вого каскада имеют следующий вид: а 3, --5(Е„-и,-Ц:,) а За --y(t/ci-Lfca, -Uo) r - (li:,, - V,f 1 - г - Зг, Эз Э( Э| Зп - ток стсжа транзистора п . Uffi- напр жение на стоке транзистора п, Uo - пороговое напр жение МОП транзистора , одинаковое дл всех транзисторов интегральной схемы. В - напр жение источника питани . Jjn- коэффициент, определ ющий усилительные свойстба транзистора. Цвй- выходное напр жение стабилизатора. еща совместно уравнени (l) (g) сйтельнйЦвых получаем-. fri Ai ЖГЖУ ЕП - Uo . , , If,, fEn-3Uc)(9) словием стабильности выходного напр и при изменении питани вл етс 1 О те. / А-А. :Ж.. R 0(1( R: бразу (iO) получаем, что {/tr Подставл (11) в (9) находим значение бильного выходного напр жени U вмг таб вых. стаб, - aUo. Таким же образом можно псжазать, что п дополнительно введенных транзисторов овием стабильного выходного напр жени етс 2 ЕКа При этом значение выходного стабильного напр жени UBOjx.cra6, « (Л + 1- )Uo Предложенный стабилизатор посто нного напр жени позвол ет получать р д значений стабильного выходного напр жени , что расшир ет возможные области его применени и упрощает построение некоторых узлов интегральных схем, например позвол ет уменьшить плошадь, занимаемузр генераторами посто нного тока на кристалл, и таким образом повысить степень интеграции. Формула изобретени 1. Стабилизатор посто нного напр жени , содержащий два последовательно включенных усилительных каскада, каждый из которых включает управл ющий н нагрузочный полевые транзисторы, причем затаены нагрузочных транзисторов подключены к их стс сам 25 30 и к входному выводу, а их истоки соединены со стоками соответствующих управл ющих гранзисторов, при этом затвор управл ющего транзистора первого каскада подключен к его стоку и к затвору управл ющего транзистора второго каскада, отличающийс тем, что, с целью расширени диапазона выходного напр жени стабилизатора , в него дополнительно введены два полевых транзистора, истсжн которых подключены к общей щине, затвсфы транз юторов соединены с их стоками, и стчжи подключены к истеку управл ющего транзистора соответствующего усилительного каскада. 2. Стабилизатор по п. 1, о т л и ч а ющ и и с тем, что в него дополнительно введены еще, по крайн мере, два полевых транзистора, у каждого из которых затвор подключен к его стоку и к истоку управл ющего транзистора соответствующего усилительного каскада, а истоки этих транзисторов подключены к первых дополнительно введенных транзистс ов. Источники информации, прин тые во внимание при экспертизе: . 1.Карпов В. И. Полупроводниковые ксж пенсационные стабилизаторы, напр жени и тока .Энерги 1967 г., стр. 11