SU570059A1 - Адаптивный временной дискретизатор - Google Patents

Адаптивный временной дискретизатор

Info

Publication number
SU570059A1
SU570059A1 SU7602356043A SU2356043A SU570059A1 SU 570059 A1 SU570059 A1 SU 570059A1 SU 7602356043 A SU7602356043 A SU 7602356043A SU 2356043 A SU2356043 A SU 2356043A SU 570059 A1 SU570059 A1 SU 570059A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
divider
integrator
trigger
Prior art date
Application number
SU7602356043A
Other languages
English (en)
Inventor
Владимир Андреевич Виттих
Владимир Романович Панин
Николай Михайлович Шлыков
Виктор Петрович Якимаха
Original Assignee
Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Академика С.П.Королева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Академика С.П.Королева filed Critical Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Академика С.П.Королева
Priority to SU7602356043A priority Critical patent/SU570059A1/ru
Application granted granted Critical
Publication of SU570059A1 publication Critical patent/SU570059A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Claims (2)

  1. (54) АДАПТИВНЫЙ ВРЕМЕННОЙ ДИСКРЕТИЗАТОР ческий эпементИЛИ 10, генератор 11 пилообразного напр жени , пороговый элемент 12. На вход 13 подан входной сигнал, выход ной сигнал снимаетс  с вьрсода 14. Принцип работы дискретизатора заключае с  в следующем. С начального момента времени ( t 0) разность между текущим значением сигнала S {t) и начальным дл  данного интервала дискретизации значением сигнала S (О) с блока пам ти 2 поступает через вычитагель 3 на делитель 4, где реализуетс  операци  делени  на текущее врем  t ; S{t)-s(o) -7 ) после чего через ограничитель 5 и интегратор 6 поступает на вычитатель 7. В результате такого,преобразовани  исходного сигнала получаем на вьрсоде вы- читател  7-оценку погрешности кусочно линейной аппроксимации 5 : (t)-sco)-fMblMlidr , о где t - переменна , интегрировани . При этом дискретнзатор работает в основ ном режиме интерпол тора первого пор дка. Далее величина & поступает на блок сравнени  8 а в качестве обратной св зи на делитель 4 через вычнтатель 3. При достижениии заданной в блоке сравнени  8 величины допустимой погрешности аппроксимации на его выходе по вл етс  CHrHaflf который поступает на второй вход ключа 1 и на аходы блока 2, делитель 4, интегратор 6, триггер 9 и элемент 10. На выходе ключа 1 по вл етс  отсчетное значение сигнала, после чего начинаетс  новый цикл измерени  погрешности аппроксимации. Если величина )) , - . . t достигает порога ограничени  ограничител  5, что соответствует быстрому изменению 5 (О. то на вход интегратора начинает поступать посто нное напр жени  Cfg-j и в дальнейшем величина о определ етс  как разность между S(t)S(0)H пилообразным напр жением с интегратора т.а. схема переходйт в режим предсказател  первого пор дка. Если же оценка погрешности не успе вает достичь отсчетного уровн , что возможно при посто нном или медленномен юшемс  5 { t), до того, как напр жение генер тора 11 достигает уровн  срабатывани  поро гового элемента 12, то импульс последнего перебрасывает триггер 9, при этом генератор 11 запираетс  через элемент ИЛИ 1О напр жением с триггера 9, что соответствует максимальному )фициенту усилени  делител  4. Интегратор охватываетс  глубокой отридательной обратной св зью, напр жение на его выходе стремитьс  к нулю, при этом S определ етс  как разность 9 3(1)-5(0), устройство переходит в режим предсказаал  нулевого пор дка. При по влении очередного отсчетного имульса триггер принимает исходное состо ние , перевод  устройство в его основной режим интерпол тора первого пор дка. В предлагаемом дискретизаторе увеличиваетс  точность при работе в основном режиме интерпол тора первого пор дка благодар  возможности уменьшени  кратности делени  делител ,увеличиваетс  коэффициент сжати  системы, т.е. ее эффективность на посто нных или медленно измен ющихс  сигналах . Формула изобретени  Адаптивный временной дискретизлтор, содержащий управл емый ключ, первый вход которого соединен с первым входом блока пам ти и источником входного сигнала, элэ; мент сравнени , выход которого соединен со ; вторыми входами управл емого ключа и блока пам ти, генератор пилообразного напр жени , выход которого через пороговый элемент соединен с одним входом триггера, второй вход которого подключен к выходу элемента сравнени , отличающийс  тем, что, с целью повышени  точности временной дискретизации , в него введены два вьгчитател , делитель , ограничитель, интегратор и элемент. ИЛИ, причем первые входы вычитателей под-ключены к выходу блока пам ти, выход первого вычитател  соединен через последовательно включенные делитель, ограничитель и интегратор со вторым входом второго вьгчитател , выход которого соединен со вторым входом первого вь итател  и входом элемента сравнени , при этом первьтйвход элемента ИЛИ и вторые входы делител  и интегратора соедине- ныс выходом элемента сравнени , а третий вход делител  соединен с вьгходом генератора пилообразного напр жени , причем второй вход элемента ИЛИ подсоединен с выходом триггера , а выход элемента ИЛИ подключен-ко входу генератора пилообразного напр жени . Источники информации, прин тые во внимание при экспертизе: 1.Авторское свидетельство № 394800, кл. G 06, G- 7/02, 1973.
  2. 2.Патент Японии 20904, кл. 11ОК12, 1967.
SU7602356043A 1976-04-28 1976-04-28 Адаптивный временной дискретизатор SU570059A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602356043A SU570059A1 (ru) 1976-04-28 1976-04-28 Адаптивный временной дискретизатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602356043A SU570059A1 (ru) 1976-04-28 1976-04-28 Адаптивный временной дискретизатор

Publications (1)

Publication Number Publication Date
SU570059A1 true SU570059A1 (ru) 1977-08-25

Family

ID=20659878

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602356043A SU570059A1 (ru) 1976-04-28 1976-04-28 Адаптивный временной дискретизатор

Country Status (1)

Country Link
SU (1) SU570059A1 (ru)

Similar Documents

Publication Publication Date Title
SU570059A1 (ru) Адаптивный временной дискретизатор
US4751381A (en) Fast dither detector for fiber optic sensor
SU1234972A1 (ru) Аналого-цифровой преобразователь
SU922658A1 (ru) Способ измерени фазового сдвига гармонических сигналов
RU2738877C1 (ru) Компенсационный акселерометр
SU940298A2 (ru) Интегрирующий преобразователь "аналог-код
SU721826A1 (ru) Адаптивный временной дискретизатор
SU523415A1 (ru) Масштабный преобразователь напр жени
SU653732A1 (ru) Гребенчатый фильтр-накопитель
SU628605A1 (ru) Автоматически перестраиваемый фильтр
RU2042148C1 (ru) Временной дискриминатор
SU771554A1 (ru) След щее цифровое измерительное стробоскопическое устройство
SU1427570A2 (ru) Измеритель временных характеристик переходных процессов
SU801239A1 (ru) Преобразователь напр жени в интервалВРЕМЕНи
SU930252A1 (ru) Устройство дл определени экстремальных значений управл ющего сигнала
SU775747A1 (ru) Аналого-цифровой преобразователь дл магнитного регистратора
SU815864A1 (ru) Способ циклического усилени медлен-HO изМЕН ющиХС СигНАлОВ
SU1520453A1 (ru) Способ регистрации максимальной загрузки электрической сети и устройство дл его осуществлени
JPS5723377A (en) Signal receiving system
SU953590A1 (ru) Преобразователь фазового сдвига в напр жение
SU1597762A1 (ru) Способ измерени частоты
SU568467A1 (ru) Электродинамический вибратор
SU838659A1 (ru) Устройство дл измерени интервалаВРЕМЕНи МЕжду дВуМ СигНАлАМи
SU752782A1 (ru) Фазовый детектор
SU993039A1 (ru) Устройство дл взвешивани движущихс объектов