SU568176A1 - Приемное устройство с циклической синхронизацией - Google Patents

Приемное устройство с циклической синхронизацией

Info

Publication number
SU568176A1
SU568176A1 SU7402089683A SU2089683A SU568176A1 SU 568176 A1 SU568176 A1 SU 568176A1 SU 7402089683 A SU7402089683 A SU 7402089683A SU 2089683 A SU2089683 A SU 2089683A SU 568176 A1 SU568176 A1 SU 568176A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
discriminator
inputs
Prior art date
Application number
SU7402089683A
Other languages
English (en)
Inventor
Виктор Александрович Гельбрас
Витольд Михайлович Райкин
Владимир Дмитриевич Шошенков
Original Assignee
Предприятие П/Я А-7306
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7306 filed Critical Предприятие П/Я А-7306
Priority to SU7402089683A priority Critical patent/SU568176A1/ru
Application granted granted Critical
Publication of SU568176A1 publication Critical patent/SU568176A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к дискретным ристемам св зи, может использоватьс  в аппаратуре телеуправлени  .v и телесигнализации радиорелейных линий св зи.
Известно приемное устройство с циклической синхронизацией, содержащее дискриминатор и последовательно соединенные бл(Ж запуска, делитель частоты, ко втор{ му входу которого подключен I задающий генератор , распределитель, последний выход которого подключен ко второму входу блока запуска, а промежуточные - к  чейкам регистратора, информационные входы которого подключены к выходам сигналов и О дискриминатора .1.
Однако в известном устройстве дл  синхронизации используютс  удлиненные импульсы, которые необходимо передавать в одной определенной пол рности.
Наиболее близко к предлагаемому  вл етс устройствус циклической синхронизацией, удлиненным импульсом, содержащее последовательно соединенные блок запуска, делиг тель частоты, ко второму входу которого подключен задающий генератор, распределитель , последний выход которого подключен ко второму входу блсжа запуска, а промеж;уточные выходы - к стробирующим Йходам регистратора, ит1формациочные входы которого подключены к выходам сигналов и О дискриминатора 2..
Однако это устройство ке может обеспечить .приема дополнительной информаЦИИ .
Цель изобретени  - обеспечение приема дополнительной информации.
Дл  этого в устройство, содержащее последовательно соединенные блсж запуска, делитель частоты, ко второму входу кото .рого подключен задающий генератор, распре ,мелитель, последний выход которого подключен ко второму входу блсжа запуска, а промежуточные выходы - к стробирующим входам регистратора, информационные входы которого подключены к выходам сигналов и О дискриминатора, введены три триггера два элемента И, а также последсвательно соединенные дифференциатор, входы которого подкшочены к выходам сигналов и О дискриминатора, и реле времени, ко второ3
му входу которого подключен задшощнй i weparop, а к выхо.оу первый вход перБого триггера, второй вход которого соединен с выжодом сигнала О дкскри акнагора , и первый вход второго триггера, выход которого подключен к первому входу перво го элемента И, второй вход которого подключен к выходу сигнала .0° дискримннагора , а выход к первому входу третьего тригг-ера, второй вход которого соединен
со вторыми .входами эторого тригт ра и блока запуска, а выход - с первымв.од ом второго элемента И, второй вход которого подключен k выходу сигнапа I дискриминатора , а выход - к первому входу .а запуска.
На чертеже представлена структурна  электрическа  схема приемного устройства с циклической синхронизацией.
Устройство содержит последовательно) соединенные блок запуска 1, делитель чаототы 2, ко второму BXOAV которого подключен задающий генератор 3, распределитедь 4, псюледний выход которого подключен ко второму входу блока запуска Ij а промежуточиые выходы - к стробируюш.им входам регистрадгора 5 информационные входы кг торого подключены к выходам 6,7 сигналов 1 и.О дискриминатора 8, триггеры 9-1 алеменгы И 12,13, а также последовагель но соединенные диффере щиатор i4j входы которого подключены к выходам дискриминатора 8, и репе времени 1.5. Ко входу реле времени подключен-задающий генратор 3, Q к выходу - первый вход триггера 9, второй вход которого соединен с выходом дискриминатора 8, и первый вход триггера 10 Выход триггера 1О подключен к первому вхо элемента И 12, второй вход которого под клгочан квыходу 7 дискриминатора, а выход .ому входу триггера 11, Второ вход триггера 11 соединен со вторыми входами триггера 10 и блока запуска 1, а выход - с первым входом элемеата И 13, второй вход которого подключен к выходу 6 дискриминатора, а выход- к первому входу блока запуска 1,
Устройство работает следующим образом
Дискриминатор 8 преобразует прин тые сигна.пы в последовательность импульсов с противоположной пол рностью на выходах 6,7. Во врем  приема нкформацнонных П1х:ы лок дифференциатор 14 формирует импульсы при каждой смене поглрности принимаемых двоичных налов. Эти -мпупьсы уставамлизают реле времени J.5 в исходное состо ние . Врем  накоплени  реле выбрано большим , чем максимальный интервал, в течение которого икформациоикые посылки. не мен ют своей пол рнсх;ти, и меньшем, чем дли
ys.r/bKCCiLs удли 1енного импульсвв раздел ющего «уклк. Потому оно не может сработать во врем  приема информационных посылок, tjo врем  приема не искаженного помехами удлиненнот-о импульса, раадел иощего циклы, реле срабатывает независимо от пол рности итого импульса., При э7Ом включаетс;  тригге lOj который разрешает элемента И 12. После этого элемент И 12 срабатыва тог.да, когда на вход приемника поступают посылки с выхода 7 дискриминатора. Первый же подготсвите.пьный импульс с элек1ента И 12 включает триггер 11. Когда после ВТОГО на вход дискриминатора 8 поступает стартовал посыл.ка5 срабатывает элемент И 13, ко-торый включает блок запуска 1. Блов: запуска при этом вк/вочает задающий генератор 3, который с помощью делител  частоты 2 обеспечивает синхронизацию распределиил  4 на врем  очередного цикла. Распределитель 4 обеспечивает работу регистратора 5, а также возвращение суемы в исходное состо ние после оконча ни  приема информационных посылсж.
При приеме удлинекного импульса, раздел ющего циклы, с выхода 7 дискриминатора срабатывани  реле времени 15 и триггвра 10 элемент И 12 включает триггер 11 без згдержки. Одновременно реле времени 15 включает триггер 9, который выдел ет аварийный сигнал. В остальном приемное устройство работает так же, как и в случае приема удлиненной посылки с вьхода 6.
Таким образом, если в. момент срабатывани  реле .времени 15 принимаетс  удлиненный импул.ьс с выхода 7, триггер 9 выдел ет и запоминает аварийный сигнал. ЕСЛИ же в момент срабатывани  реле принимает с  удлиненный импульс с выхода 6, триггер 9 не срабатывает, и аварийный сигна.  не формирует  .
Применение предлагаемого устройства обеспечивает синхронную работу приемного устройства с циклической синхронизацией удлиненным импульсом при произвольной пол рности удлиненных импулы-ов, раздел ющих цикаы. При этом становитс  возможным использовать по.го рность удлиненного импульса в качестве отличительного признака дл  передачи .дополнительной информации (налри- мер, обобщенного аварийного сигнала), а га .же вьще  гь эту информацию.

Claims (2)

1.Шл поберский В, И. Основы техники передачи дискретных сообщений, М.,Св зь 1973, с. 454-457.
2.Новицкий В. М. н др. Телемеханика, М., Высща  школа, 1967, с.221-224.
SU7402089683A 1974-12-30 1974-12-30 Приемное устройство с циклической синхронизацией SU568176A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7402089683A SU568176A1 (ru) 1974-12-30 1974-12-30 Приемное устройство с циклической синхронизацией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7402089683A SU568176A1 (ru) 1974-12-30 1974-12-30 Приемное устройство с циклической синхронизацией

Publications (1)

Publication Number Publication Date
SU568176A1 true SU568176A1 (ru) 1977-08-05

Family

ID=20605254

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7402089683A SU568176A1 (ru) 1974-12-30 1974-12-30 Приемное устройство с циклической синхронизацией

Country Status (1)

Country Link
SU (1) SU568176A1 (ru)

Similar Documents

Publication Publication Date Title
US3376384A (en) Receiver to teletypewriter converter
SU568176A1 (ru) Приемное устройство с циклической синхронизацией
SU540390A1 (ru) Устройство дл выбора цикла повторени информации
SU1424127A1 (ru) Устройство дл определени потери достоверности дискретной информации
SU1035595A1 (ru) Система синхронизации
US3381087A (en) Teletypewriter to transmitter converter
SU1751797A1 (ru) Устройство дл приема информации
SU1658413A1 (ru) Импульсна система св зи
SU455499A1 (ru) Устройство фазового пуска
SU841001A1 (ru) Система телесигнализации с временнымРАздЕлЕНиЕМ СигНАлОВ
SU1488971A1 (ru) Устройство фазирования тактовых импульсов
SU1083392A1 (ru) Устройство синхронизации
SU843301A1 (ru) Устройство формировани сигнала кадровойСиНХРОНизАции
RU2109406C1 (ru) Передатчик сигналов типа частотно-временной матрицы
SU1476453A1 (ru) Устройство дл синхронизации приема асинхронных сигналов
SU1376256A1 (ru) Устройство тактовой синхронизации
RU2012143C1 (ru) Система передачи данных с множественным доступом с временным разделением корреспондентов
SU1141583A1 (ru) Стартстопное приемное устройство
SU128042A1 (ru) Способ согласовани работы синхронных многократных телеграфных аппаратов и устройство дл его осуществлени .
SU375811A1 (ru) Устройство фазирования и регистрации стартстопного элекгронного буквопечатающего телеграфного аппарата
RU1811003C (ru) Устройство дл разделени импульсов
SU1525922A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU1133681A1 (ru) Устройство сопр жени абонентской аппаратуры с однонаправленной кольцевой магистралью
SU987835A1 (ru) Устройство дл формировани дальномерного синхронизирующего кода
SU843273A1 (ru) Устройство цикловой синхронизации