SU562811A1 - Устройство дл обмена информацией - Google Patents

Устройство дл обмена информацией

Info

Publication number
SU562811A1
SU562811A1 SU2135884A SU2135884A SU562811A1 SU 562811 A1 SU562811 A1 SU 562811A1 SU 2135884 A SU2135884 A SU 2135884A SU 2135884 A SU2135884 A SU 2135884A SU 562811 A1 SU562811 A1 SU 562811A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
information
output
switch
Prior art date
Application number
SU2135884A
Other languages
English (en)
Inventor
Виталий Николаевич Ивлиев
Геннадий Алексеевич Быстров
Игнатий Игнатьевич Малыш
Original Assignee
Войсковая часть 51105
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 51105 filed Critical Войсковая часть 51105
Priority to SU2135884A priority Critical patent/SU562811A1/ru
Application granted granted Critical
Publication of SU562811A1 publication Critical patent/SU562811A1/ru

Links

Landscapes

  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Description

Изобретение относитс  к вычислительно технике, в частности, к устройствам обмена информацией, и может быть использовано при построении вычислительных систем.
Известно устройство обмена информацией, содержащее буферный блок, блок управлени , элементы И, ИЛИ, блок пам ти с регистрами числа и адреса, сдвигатель 1.
Однако в этом устройстве отсутствует одновременна  св зь с несколькими вычислительными машинами, объединенными в вычислительную систему. Св зь с одной вычислительной машиной в системе приводит к снижению эффективности работы всего вычислительного комплекса в целом, так как дл  св зи вычислительной машины, не св занной с внешними устройствами устройством св зи, необходимо осуществить дополнительную передачу информации в ЦВМ, имеющую св зь с внешними устройствами, а в случае отказа последней ставит под сомнение работу всей вычислительной системы.
Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  обмена информацией, содержащее блок внепь ней пам ти, блок буферной пам ти, первый информационный вход-выход которого соединен с входо.м-выхо ом релистр а числа, блок приоритета, первый выход которого соединен с управл ющим входом коммутатора ввода,
коммутатор вывода, информационный вход которого соединен с выходом регистра числа, блок управлени  обменом, первый, второй, третий выходы и первый вход-выход которо5 ГС го соединены с управл ющими входами соответственно блока внешней пам ти, коммутатора вывода, с опросным входом блока приоритета и управл ющим входом-выходом блока буферной пам ти; элементы И, первые
0 входы и выходы которых соединены соответственно с информационным выходом коммутатора ввода и входами регистра числа, а вход-выход блока приоритета, вход-выход блока управлени  обменом, информационный вход
5 коммутатора ввода и информационный выход коммутатора вывода  вл ютс  соответственно первым, вторым входам И--выходам1И, агнформационНыми входом ai выходод устройства 2.
В этом устройстве блок внешней пам ти св зан лишь с оцной ЦВМ, что .не позвол ет обр.ащатьо  другим ЦВМ системы ,к общему пар:ку внещцих устройств,И, следозательпо, сужают функциональные возможности устройства .
5
Блок буферной пам ти устройства разбит на секторы (зоны), в которые записываютс  сообщени  от равных устройств ввода-вывода , что требует при каждом обмене предварительно расшифровывать управл емую инО формацию (управл ющее слово) дл  определеии  сектора, в который будет записыватьс  или 113 которого будет считыватьс  информаци . Это привод т к значительным затратам .
Цель изобретени  - сокращеиие оборудовани  и расширение функцио11альиг 1х возможностей устройства.
Это достигаетс  тем, что устройство содержит дополиитсльный коммутнтор, блок управлени  коммутацней и блок управлени  преобразованием информации, причем первый н1К.Ьорман,ноиный вход-выход дополнительного комлгутатора соедннеи с входом-зыходо.м блока внешней пам ти, второй информационный Гзход-выход и управл ющий вход дополиитс .льиого коммутатора соединены соответственно с вторым информационным входомвыходом блока буферной пам ти и с выходом бл1С:ка Пр 5лени  ком мутацней, кодовый и управл клпий входы и выходы блока управлени  иреобразоваппем информации соединены соответственно с выходом блока приоритета , с третьим входом-выходом блока управлеии  обменом и с вторыми входами элементов И, четвертый выход блока управлени  обмеиом соедииен с заиускающнм входом блока управлени  коммутацией, группа входов которого, группа информационных входов-выходов и второй информационный входвыход дополнительиого коммутатора  вл ютс  соответственно грунпой занросных, грунпой информационных входов-выходов и третьим входом-выходом устройства.
На чертеже приведена блок-схема устройства .
Устройство обмена инфО|рМацией содержит блок / буферной пам ти, блок 2 управлени  коммутацией, коммутатор 5, блок 4 внешней пам ти, коммутатор 5 ввода, коммутатор 6 вывода, блок 7 нр;иаритета, блок 8 управлени  обменом, блок 9 управлени  иреобразователем информации, регистр 10 числа , элементы И /), управл ющие входы 12-15 коммутатора, блока внешней пам ти, коммутатора ввода, коммутатора вывода, управл ющие входы-выходы 16, 17 соответствеппо блока буферной пам ти и блока управлени  преобразованием информации, запускающий вход 18 блока управлени  коммутацией , опросный вход 19 блока приоритета , кодовый вход 20 блока управлени  преобразованием информации, вход-выход 21 устройства, группу 22 информационных входов-выходов , группу 23 запросных входов. Позицией 24 обозначены внещиие устройства.
Устройство работает следующим образом. Сигналы запросов внещних устройств 24 поступают в блок 7, который регул рно опрашиваетс  по вхоау 19 блоком 8. Блок 7 выбирает внешнее устройство из числа, запросивших ввода, обладающее высщим приоритетом , и подает сигнал на коммутатор 5 ввода , по которому коммутатор 5 ввода организует .ннфармациоганую св зь iBbii6tpiaiHiHioro влешнего устройства с блоком 1 через элементы
И 1 и регистр числа 10. Кроме того. 6;iOK 7 передает на вход 20 блока 9 номер выбранного внешнего устройства и организует ответ о разрешении передачи ииформации выбранному виоишему устройству. По иоследнему сигналу внешнее устройство начинает передачу ннформаинн. «отора  через коммутатор 5 ввода постунает на входы элементов К //. По другим входам элементы Pi 11 унравл 10ТС5 блоком 9 по сигналам, ностунающим на вход 20 из блока прнорнтета и на вход 17 из блока 6. В нростейшем случае блок .9 организует преобразование нарал;1ельно-иоследопательного кода внегннсго устпойства и
параллельный код. Более сложные нреобразоваии  осуществл ютс  по сигналам от центрального процессора (ЦП), поступающим па вход-выход 21. По этим сигналал; в процессе приема информации онределенные элементы И // могут закрыватьс  илн открыватьс , что обеснечивает либо запрет на передачу определенных символов, либо на многск .ратную згпнсь одного и ТОГО же силиюла, поступающего от виешнмх уст1ройств. После
заполнени  информацией регистра 10 числа организуетс  запись его содержимого з очередную  чейку блока /. В блоке / организована естественна  запись чисел, т. с. очередное слово записываетс  в  чейку, следующую
за уже заиисаннойПередача ииформации от вненл1сго устройства происходит до полного заполнени  информацией блока /. После заполнени  блока / вырабатываетс  унравл юнд,г1й сигнал , который по ступает в 5. Блок 8 через блок 7 сигнализирует внешним устройствам 24 об окончании ввода и отключает коммутатор 5 ввода. Кроме того, блок 8 посылает сигнал по входу-выходу 21 о заполиенни блока /. В зависимости от стратегии обслуживани  ЦП считывает информацию из блока / и сигнализирует об этом в блок 8 или, пе считыва  информацию, дает команду на запись информации из блока / в блок

Claims (2)

1.Авторское свидетельство СССР 15 N9 309357, М. Кл.2 G 06 F 3/04 от 1972 г.
2.Авторское свидетельство СССР Х° 356646, М. Кл.2 G 06 F 9/18 от 1974 г.
SU2135884A 1975-05-19 1975-05-19 Устройство дл обмена информацией SU562811A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2135884A SU562811A1 (ru) 1975-05-19 1975-05-19 Устройство дл обмена информацией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2135884A SU562811A1 (ru) 1975-05-19 1975-05-19 Устройство дл обмена информацией

Publications (1)

Publication Number Publication Date
SU562811A1 true SU562811A1 (ru) 1977-06-25

Family

ID=20619970

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2135884A SU562811A1 (ru) 1975-05-19 1975-05-19 Устройство дл обмена информацией

Country Status (1)

Country Link
SU (1) SU562811A1 (ru)

Similar Documents

Publication Publication Date Title
US4041472A (en) Data processing internal communications system having plural time-shared intercommunication buses and inter-bus communication means
GB1172494A (en) Improvements in and relating to digital computer systems
US4050059A (en) Data processing read and hold facility
JPH029063A (ja) ディスク制御装置
GB1492610A (en) Data equipment for the execution of maintenance operations in an information processing system
US3763472A (en) Distributing and collecting memory array and transfer system
SU562811A1 (ru) Устройство дл обмена информацией
US3482214A (en) Buffering of control word and data word system memory transfers in a communications control module
ES457007A1 (es) Un sistema de elaboracion de datos.
GB1087576A (en) Communications accumulation and distribution
US5822766A (en) Main memory interface for high speed data transfer
SU693364A1 (ru) Устройство сопр жени с магистралью
SU559234A1 (ru) Устройство дл сопр жени каналов ввода-вывода
SU903849A1 (ru) Устройство сопр жени с пам тью
KR890702154A (ko) 컴퓨터 주변장치 제어기
SU962905A1 (ru) Устройство дл сопр жени электронных вычислительных машин
SU1702381A1 (ru) Устройство дл межмашинного обмена информацией
SU521559A1 (ru) Мультиплексный канал многопроцессорной вычислительной системы
SU798834A1 (ru) Устройство дл управлени резерви-РОВАНиЕМ иНфОРМАции B ВычиСлиТЕль-НыХ КОМплЕКСАХ
JP2687679B2 (ja) プログラム開発装置
SU1280626A1 (ru) Устройство дл управлени пам тью
SU822168A1 (ru) Устройство дл сопр жени каналовВВОдА-ВыВОдА C уСТРОйСТВОМ упРАВлЕНи ОпЕРАТиВНОй пАМ Тью МНОгОпРОцЕССОР-НОй ВычиСлиТЕльНОй МАшиНы
SU503231A1 (ru) Устройство обмена
SU951315A1 (ru) Устройство дл сопр жени процессора с многоблочной пам тью
SU1167613A1 (ru) Мультиплексный канал