SU549890A1 - Switch - Google Patents

Switch

Info

Publication number
SU549890A1
SU549890A1 SU2302811A SU2302811A SU549890A1 SU 549890 A1 SU549890 A1 SU 549890A1 SU 2302811 A SU2302811 A SU 2302811A SU 2302811 A SU2302811 A SU 2302811A SU 549890 A1 SU549890 A1 SU 549890A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
information
input
inputs
switch
Prior art date
Application number
SU2302811A
Other languages
Russian (ru)
Inventor
Валерий Федорович Антоневич
Александр Иванович Евтихов
Владимир Семенович Каханович
Альгис Ионович Сабаляускас
Original Assignee
Белорусский Филиал Государственного Научно-Исследовательского Энергетического Института Имени Г.М.Крижижановского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Белорусский Филиал Государственного Научно-Исследовательского Энергетического Института Имени Г.М.Крижижановского filed Critical Белорусский Филиал Государственного Научно-Исследовательского Энергетического Института Имени Г.М.Крижижановского
Priority to SU2302811A priority Critical patent/SU549890A1/en
Application granted granted Critical
Publication of SU549890A1 publication Critical patent/SU549890A1/en

Links

Landscapes

  • Medicines Containing Antibodies Or Antigens For Use As Internal Diagnostic Agents (AREA)

Description

(54) КОММУТАТОР(54) SWITCH

соединены соответственно с единичным и нулевым входами триггера выдачи информации, единичный выход которого подключен к одному нз входов третьего элемента И-НЕ, причем нервый выход двухразр дного распределител  соединен с третьим входом первого элемента И-НЕ и с другим входом второго элемента И-НЕ всех каналов, а второй выход - с другИМ в-ходом третьего элемента первого канала, выходы третьих элементов И-НЕ иодключены ко входам элемента НЛИ, выход которого соединен с выходом коммутатора, нулевой выход триггера выдачи информации подключен к одному из входов соответствующего элемента И, выход которого соединен с другими входал1И третьего элемента И-НЕ и элемента И последующего канала, причем другой вход элемента Н первого канала соединен со вторым входом двухразр дного распределител .connected to the single and zero inputs of the information release trigger, the single output of which is connected to one of the inputs of the third AND-NOT element, and the nerve output of the two-bit distributor is connected to the third input of the first AND-NOT element and to the other input of the second AND-NOT element of all channels, and the second output is different with the IM in the course of the third element of the first channel, the outputs of the third element are NOT AND connected to the inputs of the NLI element, the output of which is connected to the switch output, zero output of the information output trigger It is equal to one of the inputs of the corresponding AND element, the output of which is connected to the others of the third NAND element and the AND element of the subsequent channel, and the other input of the H element of the first channel is connected to the second input of the two-bit distributor.

Функциональна  схема коммутатора представлена на чертеже.Functional diagram of the switch is shown in the drawing.

Коммутатор содержит генератор импульсов /, выход которого подключен ко входу двухразр дного распределител  2, элемент НЛИ 3, триггеры приема информации 4, триггеры выдачи информации 5, соответственно первый, второй и третий элементы И-НЕ 6-8, элемент И 9.The switchboard contains a pulse generator /, the output of which is connected to the input of the two-bit distributor 2, element NLI 3, triggers for receiving information 4, triggers for outputting information 5, respectively the first, second and third elements AND NOT 6-8, element 9.

.Каждый из входов 10 коммутатора соединен с единичным входом триггера приема информации 4, нулевым входом триггера выдачи информации 5 и со входом элемента Н-НЕ 6 соответствующего канала. В каждом канале коммутатора единичный и нулевой выходы триггера приема информации 4 подключены соответственно ко входам элементов И-НЕ и 7, а нулевой вход - к выходу элемента И-НЕ 8; выходы элементов И-НЕ 5 и 7 соединены соответственно с единичным и нулевым входами триггера выдачи информадии 5, единичный и нулевой выходы которого соединены соответственно со входами элементов Н-НЕ S и PI 5. Нервый выход двухразр дного распределител  2 соединен со входами элементов Н-НЕ 5 и 7 всех каналов , а второй выход - со входами элементов Н-НЕ 5 и Н Р первого канала. Выходы элементов Н-НЕ 8 подключены ко входам элемента НЛИ 3, выход которого соединен с выходом 11 ком-мутатора. Выход элемента И 9 последующего канала соединен со входами элементов И-НЕ S и И 9 предыдущего.Each of the inputs 10 of the switch is connected to the single input of the information receiving trigger 4, the zero input of the information output trigger 5 and to the input of the H-HE element 6 of the corresponding channel. In each switch channel, the unit and zero outputs of the information receiving trigger 4 are connected to the inputs of the NAND and 7 elements respectively, and the zero input to the output of the NAND element 8; the outputs of the elements AND-NOT 5 and 7 are connected respectively to the single and zero inputs of the trigger for the issuance of information 5, the single and zero outputs of which are connected respectively to the inputs of the elements H-HE S and PI 5. The nervous output of the two-bit distributor 2 is connected to the inputs of the elements H- NOT 5 and 7 of all channels, and the second output - with the inputs of the elements H-HE 5 and H P of the first channel. The outputs of the elements of N-HE 8 are connected to the inputs of the element NLI 3, the output of which is connected to the output of 11 com-mutator. The output of the element And 9 subsequent channel is connected to the inputs of the elements AND NES S and And 9 previous.

Работает коммутатор следующим образом . В исходном состо нии при наличии нулевого логического уровн  на входе 10, например , первого ка.нала коммутатора триггер приема информации 4 устанавливаетс  в единичное состо ние, триггер выдачи информации 5 - в нулевое состо ние и забираетс  элемент И-НЕ 6. Нри подаче на вход указанного канала единичного логического уровн  открываетс  элемент И-НЕ 6, н с приходом импульса с первого выхода двухразр даого распределител  2 триггер выдачи информации 5 устанавливаетс  в единичное состо ние . Далее импульс со второго выхода распределител  2 через элемент Н-НЕ 8 переводит триггер приема информации 4 в нулевое состо ние и через элемент ИЛИ 3 поступает на выход 11 кОМмутатора. Второй имнульс с первого выхода распределител  2 через элемент И-НЕ 7 устанавливает триггер выдачи инфорлгации 5 в нулевое состо ние, и нервыйThe switch works as follows. In the initial state, if there is a zero logic level at the input 10, for example, the first channel of the switch, the information receiving trigger 4 is set to one state, the information output trigger 5 is set to the zero state and the AND-NE element 6 is taken. the input of the specified channel of a single logic level opens an AND-NOT element 6, and with the arrival of a pulse from the first output of the two-bit distributor 2, the trigger of information output 5 is set to one state. Then, the pulse from the second output of the distributor 2 through the H-HE 8 element transfers the trigger for receiving information 4 to the zero state and through the OR 3 element enters the output 11 of the commutator. The second impulse from the first output of the distributor 2 through the element IS-HE 7 sets the trigger for issuing the information system 5 to the zero state, and the nerve

канал коммутатора готов к приему очередной информации от соответствующего входа 10 коммутатора.the switch channel is ready to receive regular information from the corresponding input 10 of the switch.

Пауза .между импульсами информации, поступающими от входа первого канала, позвол ет опросить следующие калалы. При наличии указанной паузы с нулевого выхода триггера выдачи информации 5 на вход соответствующего элемента И 9 поступает единнчный логический уровень, который позвол ет импульсам со второго выхода распределител  2 проходить через элемент И 9 и тем самым опрашивать триггеры выдачи информации 5 последующих каналов. Остальные каналы ком.мутатора функционируют аналогично описаннОМу .A pause between the pulses of information coming from the input of the first channel allows interrogating the following channels. In the presence of the specified pause from the zero output of the trigger for issuing information 5, a single logic level arrives at the input of the corresponding element And 9, which allows the pulses from the second output of the distributor 2 to pass through the element 9 and thus interrogate the triggers for issuing information 5 subsequent channels. The remaining channels of the com.mutator function in the same way as described.

Claims (1)

1. Букреев И. Н. и др. Микроэлектронные схемы цифровых устройств, «Сов. радио, М.., 1975, с. 275, рис. 6, 10.1. Bukreev, IN and others. Microelectronic circuits of digital devices, “Owls. radio, M .., 1975, p. 275, fig. 6, 10. 2 Авторское свидетельство СССР № 249045, НОЗК 17/62, 15.04.68.2 USSR Author's Certificate No. 249045, NOZK 17/62, 15.04.68. WW
SU2302811A 1975-12-25 1975-12-25 Switch SU549890A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2302811A SU549890A1 (en) 1975-12-25 1975-12-25 Switch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2302811A SU549890A1 (en) 1975-12-25 1975-12-25 Switch

Publications (1)

Publication Number Publication Date
SU549890A1 true SU549890A1 (en) 1977-03-05

Family

ID=20641787

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2302811A SU549890A1 (en) 1975-12-25 1975-12-25 Switch

Country Status (1)

Country Link
SU (1) SU549890A1 (en)

Similar Documents

Publication Publication Date Title
GB1076860A (en) Improvements in or relating to time division switching systems
SU549890A1 (en) Switch
US3551888A (en) Pulse distributor for time-sharing systems
GB1591805A (en) Electric signal generators
SU723777A1 (en) Switching device
SU913568A1 (en) Device for shaping pulse trains
SU978357A1 (en) Pulse frequency divider with controllable countdown ratio
SU631920A1 (en) Multichannel priority device
SU798773A2 (en) Time interval shaping device
SU483792A1 (en) Pulse distributor
SU978342A1 (en) Switching device
SU401952A1 (en) DEVICE FOR COMPARING VOLTAGES
RU1787285C (en) Multichannel device for user connection to common bus
SU907872A2 (en) Inductive pulse receiver
SU957436A1 (en) Counting device
SU608147A1 (en) Pulse generating and distributing arrangement
SU869041A2 (en) Pulse distributor
SU511722A1 (en) Pulse distributor
SU811256A1 (en) Multichannel priority device
SU744622A1 (en) Device for determining pulse train repetition frequency deviation from the predetermined frequency
SU1562914A1 (en) Multichannel device for connection of subscribers to common trunk
SU834874A2 (en) Time interval shaper
SU1499455A1 (en) Shaper of paired pulses
SU919141A1 (en) Start-stop transmitter
SU888125A1 (en) Device for correcting failure codes in circular distributor