SU547718A1 - Electronic clock with automatically adjusted time scale - Google Patents

Electronic clock with automatically adjusted time scale

Info

Publication number
SU547718A1
SU547718A1 SU2180749A SU2180749A SU547718A1 SU 547718 A1 SU547718 A1 SU 547718A1 SU 2180749 A SU2180749 A SU 2180749A SU 2180749 A SU2180749 A SU 2180749A SU 547718 A1 SU547718 A1 SU 547718A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
correction
time scale
pulses
automatically adjusted
Prior art date
Application number
SU2180749A
Other languages
Russian (ru)
Inventor
Станислав Петрович Хазов
Владимир Александрович Девяткин
Алексей Михайлович Карачевцев
Алефтина Васильевна Степина
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU2180749A priority Critical patent/SU547718A1/en
Application granted granted Critical
Publication of SU547718A1 publication Critical patent/SU547718A1/en

Links

Landscapes

  • Investigating Or Analyzing Materials By The Use Of Ultrasonic Waves (AREA)

Description

(54) ЭЛЕКТРОННЫЕ ЧАСЫ С АВТОМАТИЧЕСКИ КОРРЕКТИРУЕМОЙ(54) ELECTRONIC CLOCKS WITH AUTOMATICALLY CORRECTABLE

ШКАЛОЙ ВРЕМЕНИSCALE TIME

ние целых секунд до необходилвых величин (минуты , час),индикацию и формирование на промежуточном выходе импульсов автономного времени (например, 1 Гц и 2 Гд) дл  работы блока 4 и 5, которые поступают на один из выходов соотвествующих блоков.whole seconds to the required values (minutes, hours), indication and generation of autonomous time pulses at the intermediate output (for example, 1 Hz and 2 Gd) for operation of block 4 and 5, which are fed to one of the outputs of the corresponding blocks.

На другой вход блока 4 также поступают секундные импульсы точного времени с выхода приемника 3, который выдел ет из всей последовательности импульсов, поступающих на его вход, импульс, отождествл ющий делую секунду, MKnyiy, или час (например, приемное устройство, выдел ющее передний фронт шестого сигнала точного времени , соответствующего целому часу).The second input of block 4 also receives seconds pulses of the exact time from the output of receiver 3, which extracts from the entire sequence of pulses arriving at its input, a pulse identifying doing a second, MKnyiy, or an hour (for example, a receiver separating the leading edge the sixth signal of the exact time corresponding to the whole hour).

Выходные импульсы времени (мкс, мс, сек, мин, час,), формируемые автономными часами, должны быть прив заны по фазе к сигналам единого времени (точного времени). Дл  этого в часах предусмотрена возможность сдвига всех импульсов канала делени  частоты долей секунды по фазе на заранее заданную величину.The output time pulses (ms, ms, sec, min, hour,) generated by an autonomous clock must be out of phase to the signals of a single time (exact time). For this, the clock provides for the possibility of shifting all pulses of the channel dividing the frequency of fractions of a second in phase by a predetermined amount.

Величина фазовой погрешности прив зки импульсов автономного времени по отношению к переднему фронту принимаемых сигналов единого времени определ етс  в блоке 4.The magnitude of the phase error of the coupling of the pulses of an autonomous time relative to the leading edge of the received signals of a single time is determined in block 4.

В качестве блока 4, например, может быть использована система автоматического регулировани  фазы, в которой величина и знак рассогласовани  фазы определ етс  при помощи фазового дискриминатора путем автоматического подсчета импульсов высокой частоты генератора 1 и преобразовани  число-импульсной величины в код (например , двоично-дес тичный) с последующей выдачей этого кода, соотвествующего величине и знаку рассогласовани  фаз между колебани ми генератора 1 и принимаемыми из канала св зи импульсами точного времени, в шифратор 5.As block 4, for example, an automatic phase control system can be used, in which the magnitude and sign of the phase mismatch is determined using a phase discriminator by automatically counting high frequency pulses of the oscillator 1 and converting the number of pulses into a code (for example, binary dec This is followed by the issuance of this code, which corresponds to the magnitude and sign of the phase mismatch between oscillations of the generator 1 and received from the channel of pulses of the exact time, to the encoder 5.

Величина задержки, котора  имеетс  в принимаемых импульсах точного времени за счет распространени  радиоволн и аппаратурной задержки, определ етс  заранее расчетным или экспериментальным путем и вноситс  также в шифратор 5, в качестве поправочного коэффициента необходимой долесекундной поправки дл  отработки команды Упреждение.The delay, which is present in the received time pulses due to radio wave propagation and hardware delay, is determined in advance by calculation or experimentally and is also entered into the encoder 5, as a correction factor, for the necessary pre-second correction for working on the Advance command.

Сдвиг сигналов автономного времени по фазе осуществл етс  устройством введени  упреждающей или задерживающей поправки при помощи шифратора 5 без непосредственного воздействи  на генератор 1. Это достигаетс  за счет того, что шифратор 5 преобразует информацию двоично-дес тичного кода о величине и знаке рассогласовани  автономного и единого времени, поступающую из блока 4, в двоичный код, отождеставл ющий это рассогласование. В качестве шифрующих элементов могут быть использованы логические схемы ИЛИ, И, переключатели и транзисторы.The autonomous time signals are shifted in phase by a forward or delay correction input device using the encoder 5 without directly affecting generator 1. This is achieved due to the fact that the encoder 5 converts the binary decimal information about the magnitude and error sign of the autonomous and single time coming from block 4, to the binary code identifying this mismatch. As the encryption elements can be used logic circuits, OR, AND, switches and transistors.

Код, сформированный на выходе шифратора 5 в виде 1 и О, воздействует на установочные входы делител  частоты долей секущцл блока 2, The code formed at the output of the encoder 5 in the form of 1 and O affects the setting inputs of the frequency divider of the shares of block 2,

устанавлива  двоичные счетчики этого делител  в необходимое состо ние и тем самым измен   смещение фазы выходного импульса (например, 1 Гц или 2 Гц), формируемого блоком 2. При таком способе корректрировани  осуществл етс  как необходима  установка, так и проверка состо ни  двоичных счетчиков делител  блока 2, тем самым устран етс  ошибка накоплени  в этом блоке, причем шаг коррекции имеет переменную величину, соответствующую вводимой долесекундной поправке .Installing the binary counters of this divider to the required state and thereby changing the phase offset of the output pulse (for example, 1 Hz or 2 Hz) generated by block 2. With this method of correction, both the binary splitter counters are necessary and the state of the binary counters is checked 2, thereby eliminating the accumulation error in this block, and the correction step has a variable value corresponding to the input correction second.

Формирование команды Задержка осуществл етс  блоком 4 с задержкой, определ емой поправочным коэффициентом необходимой долесекундной поправки дл  отработки команды Упреждение , внесенной в шифратор 5, что исключает реакцию системы автоматического регулировани  на внесенную поправку.Creation of a command The delay is performed by block 4 with a delay determined by the correction factor of the necessary second-rate correction to test the command Advance entered in the encoder 5, which eliminates the response of the automatic control system to the amendment.

Дл  устранени  неоднозначности в пределах секунды, приемник 3 выдел ет, например, минутный импульс точного времени и фазирует делители частоты долей секунд и минут путем установки их в ноль, что обеспечивает при первоначальной установке прив зку автономных часов в пределах 0,5 сек.To eliminate ambiguity within a second, receiver 3 extracts, for example, a minute pulse of exact time and phases the frequency dividers of fractions of seconds and seconds by setting them to zero, which ensures that during the initial installation, the autonomous clock is locked within 0.5 seconds.

После этого по переднему фронту ближайшего секундного импульса точного времени, выделенного приемником 3 (например, соответствующего целому часу), известными способами определ етс  в блоке 4 величина и 3iiaK рассогласовани , возникающие за врем , прошедщее между двум  сеансами корректировани  блока 2. Эта величина будет характеризовать аппаратную погрешность прив зки импульсов, возникающую при длительной работе электронных часов за счет нестабильности частоты генератора 1.After that, on the leading edge of the nearest second pulse of the exact time allocated by the receiver 3 (for example, corresponding to the whole hour), the magnitude and 3iiaK of the error occurring during the time elapsed between two sessions of the correction of block 2 are determined by known methods in Block 4. This value will characterize the hardware error in the impulse squeezing that occurs during long-term operation of the electronic clock due to the frequency instability of the generator 1.

Так, например, если во врем  проведени  сеанса корректировани  блок 4 вы вит, что импульсы автономных часов отстают на некоторую величину от импульсов точного времени, то он сформирует команду по цепи Упреждение, определ ющую знак рассогласовани  и код, отождествл юпщй величину этого рассогласовани , который поступает на щифратор 5.So, for example, if, during a correction session, block 4 shows that the autonomous clock pulses are some time behind the exact time pulses, then it will form a command along the Alert circuit that determines the mismatch sign and code, identifying the mismatch value enters the encoder 5.

Указанна  величина и знак рассогласовани  запоминаютс  в оперативной пам ти блока 4 на врем  проведени  одного сеанса корректировани . В качестве пам ти, например, могут быть использованы дискретные элементы устройства преобразовани  число-импульсного кода в двоично-дес тичный.The indicated value and the error sign are stored in the RAM of unit 4 for the duration of one correction session. For example, discrete elements of a device converting a number-pulse code into a binary-decimal can be used as a memory.

После этого передним фронтом ближайшего, например, секундного импульса, поступающего с блока 2 на корректирующий вход щифратора 5, происходит корректирование делителей частоты блока 2 упом нутым способом через сксмутированные выходные цепи шифратора 5.After that, the leading edge of the nearest, for example, second pulse coming from block 2 to the correcting input of the tweeter 5, corrects the frequency dividers of the unit 2 by the said method via the output output of the encoder 5.

В результате введеной долесекундной поправки блок 2 формирует ближайший после проведенной коррекции передний фронт, например, секундного выходного импульса, прив занного кAs a result of the introduced second correction, block 2 forms the front edge after correction that has been made, for example, the second output pulse tied to

единой шкале времени с учетом автоматически введенных поправок и устраненных в процессе корректировани  рассогласовани  за счет нестабильности генератора 1.a single time scale, taking into account automatically entered corrections and eliminated in the process of correcting the mismatch due to the instability of the generator 1.

В случае введени  задерживающей поправки блок 4 формирует команду по цепи Задержка в виде дополнительного импульса на счетчик целых секунд, а по цепи Упреждение - величину этой задержки в виде дополнени  до целой секунды. В дальнейшем алгоритм отработки вводимой поправки аналогичен.In the case of the introduction of a delayed correction, block 4 forms a command on the circuit. Delay in the form of an additional pulse on the counter for whole seconds, and on the chain in Advance - the value of this delay in the form of an addition up to a full second. In the future, the algorithm for testing the introduced amendment is similar.

Claims (2)

1.Патент США № 3855785, кл. 58-23 от 09.01.70г.1. US patent number 3855785, cl. 58-23 dated 1/9/70 2.Авторское свидетельство СССР № 356624, М.Кл G04F5/00 от 03.11.1972 г. (прототип).2. Authors certificate of the USSR No. 356624, M.C. G04F5 / 00 dated 03.11.1972 (prototype). ftsfts са sa
SU2180749A 1975-10-16 1975-10-16 Electronic clock with automatically adjusted time scale SU547718A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2180749A SU547718A1 (en) 1975-10-16 1975-10-16 Electronic clock with automatically adjusted time scale

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2180749A SU547718A1 (en) 1975-10-16 1975-10-16 Electronic clock with automatically adjusted time scale

Publications (1)

Publication Number Publication Date
SU547718A1 true SU547718A1 (en) 1977-02-25

Family

ID=20634441

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2180749A SU547718A1 (en) 1975-10-16 1975-10-16 Electronic clock with automatically adjusted time scale

Country Status (1)

Country Link
SU (1) SU547718A1 (en)

Similar Documents

Publication Publication Date Title
US3530663A (en) Automatic and continuous time adjusting device for a clock
US4242639A (en) Digital phase lock circuit
US4739279A (en) Method and a device for rapid adjustment of the phase of a clock signal in rapid phase
SU547718A1 (en) Electronic clock with automatically adjusted time scale
GB1454531A (en) Frequency comparison circuit arrangements
SU1405020A1 (en) Electronic watch with correction of indicatings by standard time signals
US2683873A (en) Sequence testing system
SU919126A2 (en) Device for synchronizing binary signals
US4961207A (en) Synchronization of digital signals with alternating current
SU944133A1 (en) Phase synchronization device
SU1107260A2 (en) Digital frequency synthesizer
SU1354386A2 (en) Digital frequency multiplier with variable multiplication ratio
SU1029403A1 (en) Multichannel pulse generator
SU860296A1 (en) Device for forming pulse sequences
SU758547A2 (en) Device for synchronizing with dicrete control
SU972470A1 (en) Device for forming time marks
SU769482A1 (en) Electronic time-piece with correction
SU809136A1 (en) Sync pulse generator
SU1246047A1 (en) Electronic timepiece
SU991588A1 (en) Time interval shaping device
SU610111A1 (en) Synchronization system monitoring device
SU807487A1 (en) Selector of pulses by duration
SU773513A1 (en) Radio-pulse fill frequency meter
RU2000669C1 (en) Method of and device for discriminating clock frequency for synchronizing self-excited oscillator
SU573897A1 (en) Discrete synchronization device