SU525134A1 - Display device - Google Patents
Display deviceInfo
- Publication number
- SU525134A1 SU525134A1 SU2007197A SU2007197A SU525134A1 SU 525134 A1 SU525134 A1 SU 525134A1 SU 2007197 A SU2007197 A SU 2007197A SU 2007197 A SU2007197 A SU 2007197A SU 525134 A1 SU525134 A1 SU 525134A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- counter
- signal
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Description
II
Изобретение относитс к автоматике и вычислительной технике н может быть использовано как устройство индикации в машинах автоматизированного контрол параметров объекта и других вычислительных н управл ющих машинах.The invention relates to automation and computing technology and can be used as a display device in machines for automated control of object parameters and other computing and control machines.
Известны устройства дл индикации технического состо ни объектов, которые содержат основной и дополнительный счетчики, причем основной счетчик соединен через дешифратор с блоком индикации, и триггер ввода, который подлючен к блоку индикации и шине импульсов отклонени . Наиболее близким к изобретению вл етс устройство , которое содержит первый счетчик, первый вход которого соединен с первым элементом И, второй вход - со вторым злементом И, а. выход через дешифратор с элементом индикации, св занным с первым выходом первого триггера, второй выход которого соеданен с первыми входами первого и второго элементов И, второй счетчик, первый вход которого подключен ко второму входу первого элемента И и первому входу второго триггера, второй вход - к третьему элементу И, первый вход которого соединен со вторым входом элемента И, второй вход второго триггера подключен через элемент НЕ ко второму входу первого Devices are known for indicating the technical condition of objects that contain main and additional counters, the main counter being connected via a decoder to the display unit, and an input trigger, which is connected to the display unit and the deviation pulse bus. Closest to the invention is a device that contains a first counter, the first input of which is connected to the first element AND, the second input to the second element AND, a. output through the decoder with the display element associated with the first output of the first trigger, the second output of which is connected to the first inputs of the first and second elements And, the second counter, the first input of which is connected to the second input of the first element And and the first input of the second trigger, the second input - to the third element And, the first input of which is connected to the second input of the element And, the second input of the second trigger is connected through the element NOT to the second input of the first
триггера. Однако при использовании известных устройств в машинах автоматизированного контрол невозможно обезиечить автоматическую поочередную выборку и индикацию тех каналов, от которых приход т импульсы отклонени , при любых комбинаци х их следовани .trigger However, when using known devices in automated control machines, it is impossible to remove automatic sequential sampling and indication of those channels from which deviation pulses come from, with any combination of them.
Цель изобретени заключаетс в повышении удобства н надежности сщтывани информации за счет последовательной индикации каждого номера канала в течение одного цикла машины, по которому приходит импульс отклонени , т.е. повышении надежности устройства. В описьюаемом устройстве это достигаетс тем, что оно содержит логический блок, первьш вход которого подключен к первому счетчику, второй вход - ко второму счетчику , а выход - ко второму входу первого триггера, четвертый элемент И, соединенный с первым выходом первого триггера, и третий триггер, первый вход которого подключен к выходу четвертого элемента И, второй вход - ко второму входу первого триггера, а выход - ко второму входу третьего элемента И.The purpose of the invention is to improve the convenience and reliability of information scheduling due to the sequential indication of each channel number during one cycle of the machine through which the deviation impulse comes, i.e. increase the reliability of the device. In the device being described, this is achieved by the fact that it contains a logic block, the first input of which is connected to the first counter, the second input to the second counter, and the output to the second input of the first trigger, the fourth And element connected to the first output of the first trigger, and the third a trigger, the first input of which is connected to the output of the fourth element I, the second input to the second input of the first trigger, and the output to the second input of the third element I.
На чертеже показана схема описываемого устройства.The drawing shows a diagram of the described device.
Оно содержит цшну гашени 1, триггеры 2,3 и 4, блок HHiDUHkauHH 5, элементы И 6, 7, 8 и 9, шику начала цикла Ш, счетчики П н 12, шину тактойьюс иьшульсов 13, шину откдонбни 14, логический блок 15, дешифратор 16 н элемент НЕ 17. It contains idle switch 1, triggers 2,3 and 4, block HHiDUHkauHH 5, elements 6, 7, 8 and 9, biceness of the start of cycle W, counters Pn 12, bus 15, bus otdonbni 14, logic block 15, decoder 16 n element NOT 17.
Сигналом по шине гашени 1 устройство дервводитс в сос рйШ1е подготовки, т.е. триггеры 2Д и 4 ускршавливаютс в нулевое состо ние, разрешаетс прохождение сигналов через элешюнт И , запреща 11с высвечиваиие информации на блокб индлпсаи и 5 и прохождение сигналов через лементь И 7,8 И 9. С приходом сигнала по ши е качала цикла 1р, (iiBO переводитс в рабочее состо ние, т.е. счетчики 11 и 12 устанавливаютс В нулевое состодане, а триггер 2 - в единичное, тем самым разрешаетс прохождение шгнази с шмны тактовых имйудьсов В элемеет,И счвтчик И, который гфоизводат счет т: товых имцуДьсов. Цикл заканчива1гтс с приходом спедужицегй сигнала по шине начала Цикла 10, т.е. счетчик 11 устанавливаетс в нулевое состо ние, и циклы иовтордаотс до тех вор цокасшйны отклонени 14 не йоступает сигнал, который устанавливает триггер 3 в единичное состо ше. Триггер 3 запрйцаёт прохо едешйвигвалов через эдеы limлЛ6л лъьц je блок иадикации 5, на котором высввчиваетсй но мер Ьбъекта, вьшюдо егО из |Игро .By a signal on the bus 1, the device is dervided into the preparation state, i.e. triggers 2D and 4 are accelerated to the zero state, signals are allowed to pass through E, and 11c is prohibited from displaying information on the block and 5 and passing through signals 7, 8 and 9. With the arrival of the signal over a wide loop of 1p, (iiBO is transferred to the working state, i.e., the counters 11 and 12 are set to zero, and the trigger 2 is set to one, thereby allowing the passage of the signal from the clock pulses of the clock element to the element, and the output I, which produces the score t: sales of digital data. The cycle ends with the arrival of girls with Ignore on the start of Cycle 10 bus, i.e., the counter 11 is set to the zero state, and the cycles and repeat until the thief has reached the deviation 14 there is no signal that sets the trigger 3 into one state. Trigger 3 will lock the passage of the digits through the limit of 6 seconds. je block iadikatsii 5, which is exaggerated but the measures of the object, above him from | Igro.
ЕСЛИ, например, во вреш работы устройства выходи из стро п тый объект, триггер 4 устанавливаетс в единичное состо ш сигналом, поступившим с айцш начата цикла 10 через эиаиент И 8. Единичное состо ш«гт1«пгера 4 разрешав прохождение сигналов с шины тактовых илшульсов через элемент И 9 на счвтмик 12, который шюлн етс до равенства значений со счетчиком 11. При равенстве двух значений счетчиков 11 и 12 на блоке 15 вырабатываетс сигнал, устанавхшвающий триггеры 3 и 4 в кулевое состо ние, которые заарещают высвечивание информации на блоке индикации 5 н прохождение сигналов через элементы И 6 и 7. Счетчик 11 продолжает счет до с едующегъ сигнала с шИны отклонени 14.IF, for example, when a device fails to operate, a trigger 4 is set to one state by a signal received from an IT cycle of cycle 10 through an EI factor 8. 8. The single state of "GT1" PGER 4 allowing the signals from the bus clock pulses to pass through the element 9 on the controller 12, which is equal to the equality of the values with the counter 11. If the two values of the counters 11 and 12 are equal, on the block 15, a signal is produced that triggers triggers 3 and 4 to the zero state, which will block the display of information on the display unit 5signals passing through the AND gates 6 and 7. The counter 11 continues to count up from eduyuscheg signal with tire 14 deflection.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2007197A SU525134A1 (en) | 1974-03-20 | 1974-03-20 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2007197A SU525134A1 (en) | 1974-03-20 | 1974-03-20 | Display device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU525134A1 true SU525134A1 (en) | 1976-08-15 |
Family
ID=20579214
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2007197A SU525134A1 (en) | 1974-03-20 | 1974-03-20 | Display device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU525134A1 (en) |
-
1974
- 1974-03-20 SU SU2007197A patent/SU525134A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3683345A (en) | Phase-responsive circuits | |
US3602994A (en) | Pulse generator system responsive to spindle motor rotational phase signal for providing digital pulses at rate dependent upon motor speed | |
SU525134A1 (en) | Display device | |
IE43734L (en) | Transition indicator for two-level signal | |
KR900000087B1 (en) | Parallel synchronous operation | |
US3659091A (en) | Method and circuit for continuously evaluating deviations by counting | |
SU383001A1 (en) | SOFTWARE AND TEMPORARY DEVICE | |
SU726521A1 (en) | Pulse train shaper | |
SU474004A1 (en) | Device for dividing binary numbers | |
SU1022206A1 (en) | Indicating unit | |
SU1462493A1 (en) | Device for monitoring signal sequence | |
SU1383359A1 (en) | Multiport signature analyzer | |
SU864182A1 (en) | Digital phase shift meter | |
SU456357A1 (en) | A device for forming a series of pulses | |
SU437220A1 (en) | Contactless switch | |
SU1175031A1 (en) | Pulse repetition frequency divider | |
SU991374A1 (en) | Function interpolator | |
SU485452A1 (en) | Device for determining the number of trees in a graph | |
SU365711A1 (en) | DEVICE FOR SOLVING THE PROBLEM OF ORDERING TECHNOLOGICAL OPERATIONS | |
SU945818A1 (en) | Digital frequency metr | |
SU560185A1 (en) | Digital frequency meter | |
SU372702A1 (en) | ALL-UNION IIAItHiHl] -! LA ^; sri ?: KSH | |
SU447691A1 (en) | Device for controlling electric drive | |
SU736138A1 (en) | Indicator device | |
SU381038A1 (en) | DIGITAL PHASOMETER FOR MEASURING THE AVERAGE VALUE OF SHIFT PHASES |