SU525114A1 - PWM signal multiplier - Google Patents

PWM signal multiplier

Info

Publication number
SU525114A1
SU525114A1 SU2143418A SU2143418A SU525114A1 SU 525114 A1 SU525114 A1 SU 525114A1 SU 2143418 A SU2143418 A SU 2143418A SU 2143418 A SU2143418 A SU 2143418A SU 525114 A1 SU525114 A1 SU 525114A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
multiplier
key
Prior art date
Application number
SU2143418A
Other languages
Russian (ru)
Inventor
Владимир Борисович Смолов
Евгений Павлович Угрюмов
Игорь Владимирович Герасимов
Николай Михайлович Сафьянников
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU2143418A priority Critical patent/SU525114A1/en
Application granted granted Critical
Publication of SU525114A1 publication Critical patent/SU525114A1/en

Links

Landscapes

  • Amplitude Modulation (AREA)

Description

(54) УМНОЖИТЕЛЬ ШИРОТНО-МОДУЛИРОВАННЫХ СИГНАЛОВ(54) MULTIPLAYER OF WIDE-MODULATED SIGNALS

Claims (2)

Изобретение отШсйтс  к ЁычйслйтёлБНой технике и может использоватьс  в вычислительных машинах, Известно, множительно-делительное устрой ство 1, содержащее тактирующий генератор , два операционных усилител , запоминающие конденсаторы.-/(Ключевыеэлементы. Такое устройство обладает сравнительно невы,соким . быстродействием,. Наиболее близким, техническим решением к данному изобретению  вл етс  устройство дл  умнол ени  и делени  широтно-им.пульс; ных сигналов , содержащее широтно -импульсный модул тор, вход которого подключен ;К выходу дифференциального усилител , один ; из входов которого через последовательно включеннъ е .й ограничительный резисто и первый КЛ1О--ЭПОЙ элемент соединен с вы.водом . источ1глк.г, опорного напр жени , а че рез последовательно :;л;люче пгые второй ограничительный резистор и зторой ключевой элемент; - с шиной нулевого гютенциала, дру гой вход дифференциального усилител  через дополнительный огра}н читель;;ьтй резистор подключен к выводу нсточпика опорного на; .пр жени , а через последовательно соед1шев, 1ные третий ограничительный резистор к тр , тий ключевой элемент соединён с шиной ну левого потенциала, входы дифференциального усилител  .через соответствующие::-сглаживаюшие конденсаторы подключены к шшсе н левого потенциала, ; Такое устройство обладает сравкнтепьно i низким. быст1:юдействием., определ емым .временем перезар да сглаживающих конденсаторов при изменении величины, параметров входных сигналов. Целью изобретени   ап етс , повышешГе, быстродействи  устройства. Дл  этого в предлагаехшгй угг.ножитель широтно м.одулированных сигналов введены два элемента ИЛИ, два элемента НЕ и четыре элем.ента И, входы. уд1ножител  подключены к входам, первого элемента ИЛИ, выход которого через пер.вый элемент НЕ соединен с первыии входами второго элемён-i та ИЛИ и второго элемента И, выход которого подключен к унравл югцем.у сходу треть- его ключевого и одному из входов, третьего элемента И, др.утой вход которого соединен с выходом, широтно-им.пупьсно го модул тора, другие входы умножител  подключены к входам первого элемента И, выход которого соединен со вторьши входами второго элем.ента ИЛИ и второго эле мента И, выход третьего элемента И подключен к управл ющему входу второго клю чевого элем.ента и через второй элемент НЕ к одному Входу четвертого элем.ента И, другой Вход которого соединен с выходом , первого элемента И, выход второго эл мента ИЛИ подключен к управл ющему вхо ду первого ключевого элем.ента; выход четвертого элем.ента И соединен с выходом, ум ножител . На чертеже показана функдиональна  схе м.а предлагаемого умножител  широтно-м.одулированных сигналов. Устройство содержит первый ключевой э м.ент 1, второй ключевой элем.ент 2, трети ключевой элемент 3, первы.й ограничите. ьный резистор 4, второй ограничительный резистор 5, третий ограничительный резистор 6, дополнительны.й ограничительный резистор 7, источник 8 опорного напр жени , дифференциальный усилитель 9, широтно-импульсный м.одул тор 10, сглаживающие конденсаторы . 11, 125первы:й элем.ент ИЛИ 13 первый элемент И 14, первый элемент НЕ 15, второй элемент ИЛИ 16, второй элеме И 17, третий элемент И 18, второй элеме НЕ 19, четверты.й элемент И 20, о.цну пару входных клемм. 21,22, другую пару вход ных клемм. 23,24 и выходную кле.м.м.у 25. Таким, образом, устройство состоит из автобалансного , в первое, второе и третье плечи которого включены линейны.е им.пульсно-упр-ав.п емьг.е Т1ро.зодикости, представл ющие собой двухполюсник из последовательно соединенньк к.пючеаог-о элем.ента (1,2,3 cooTBeTCTBeifflo дл  трех плеч м.оста управл емого ШИМ-сигналом. и ограничител ного резистора (4,5,6 соответственно дл  трех плеч моста.), а в четвертое плечо вклю чен дополнительный ограничительный резистор. Нитание моста осуществл етс  от источника опорного напр жени , включенного в диагональ моста. В другую диагональ включена цепь отработки результата, содержаща  дифференциальный усилитель и широтно-им.пульсный модул тор, гфичем. каждыми из входов усилител  соединен с общей точкой схем.ы. через сглаживающие конденсаторы. Устройство работает следующим, образом . На входные клеммы. 21,22 умножител  поступают синхронные по заднему фронту ШИМ-сигналы.- с некоторыми относите льньшл длительност м.И5 а на клеммы. 23, 24 - синхронны.е по переднему фронту с такими же относ ительным.и длительност ми . Входны.е элем.енты 1J ; И 14 aiрабаты .вают соответственно м.аксим.альный и м.иним.альный ШИМ-сигналы. Элемент НЕ 19 инвертирует ШИМ-сигнал, постулающий с выхода элемента ИЛИ 13. Полученный ШИМ-сигнал и ШИМ-сигнал с выхода элемента И 14 обрабатываютс  элементами ИЛИ 16 и PI 17. аналогично входным сигналам, т.е. элем.ент ИЛИ 16 вьрабатывает м.аксим.альный , а элемент И 17 - млним.альный из поступающих на их входы. ШИМ-сигналов. Обработанны .е таким образом входные ШИМ-сигналы . управл ют ключевым.и элементам.и 1 и 3 линейных им.пульсно-управл емых проводимостей плеч моста. При большой емкости сглаживающих конденсаторов 11 и 12 обеспечиваетс  разв зка плеч моста по перем .енном.у току, что дает возможность считать средние значени  линейных импульсно управл емых проводим остей пропорциональными относительным длительност м управл ющих ШИМ-сигналов. Тогда изм.енение длительности управл ющих ШИМ-сигналов приводит к пропорциональному изменению проводим.остей первого и третьего плеч м.оста, что вы.зы.вает изм.енение потенциалов по посто нном.у току в точках подключени  сглаживающих конденсаторов 11 и 12. Дифференииальны.й усилитель, 9, включенны.й в диагональ м.оста , выдел ет и усиливает эту разность напр жений . Выходное напр жение усилител  с пом.ощью щиротно-имлульсного м.одул тора 10 преобразуетс  в периодическую широтно-им .пульснук; последовательность, котора  поступает на схему выделени  м.иниMjnivi .a, т.е. на элем.ент И 18, На этот же элем.ент подаетс  ШИМ-сигнал с выхода элем.ента И 17. Результирующий ШИМ-сигнал с вы.хода элемента И 18, поступа  на управл ющий вход ключевого элем.ента 2 линейной им.пупьсно-управл емой проводим.ости второго плвУа м.оста, обеспечивает автом .атическое сведемте его баланса, т.е. вы.равнивание посто нны.х составл ющих потенциалов на входах усалител  9. Таким, образом, в установившемс  состо нии СХ9М .Ы им.еет м.есто известное уравнение баланса моспа. Функциональна  характеристика ум.ножигэп  получаетс  на выходе устройг ства ЕС. ;ле инвертировани  элементом. НЕ 1.9 .-сигнала, поступающего с выхода элеме.;1 .й И 18 и выделени  элем.ентом. И 20 л:л1им.ального из ШИМ-сигналов, поступающих на его входы. Еьгстродействие умножител  достигаетс  а счет сокращени  времени перезар да глаживающих конденсаторов вследствие реализации логических операций вьздепени  максимальной и минимальной величин как из входных величин устройства, так и из промежуточных величин преобразовани  соответствующих ШИМ-сигналов устройства. Формула изобретени  Умножитель широтно-модулированных сигналов, содержащий ишротно-имлульсный модул тор, вход которого подключен к выходу дифференциального усилител , один из входов которого через последовательно вклю ченные первый ограничительный резистор и пер вый ключевой элемент соединен с выводом источника опорного напр жени , а через последовательно включенные второй ограничительный резистор и второй ключевой элемент с шиной нулевого потенциала, другой вход дифференциального усилител  через дополнительный ограничительный резистор подключен к выводу источника опорного напр жени  , а через последовательно соединенные третий ограничительный резистор и -третий ключевой элемент соединен с шиной нулевого потенциала , входы дифференциального усилител через соответствующие сглаживающие конден ;аторы подключены к шине нулевого потенциала отличающийс  тем, что, с целью повышени  быстродействи , в него введены два элемента ИЛИ, два элемента НЕ и четьре элемента И, входы умножител  подключень: к входам, первого элемента ИЛИ, выход которого через первый элемент НЕ соединен с первыми входам,и второго элемента ИЛИ и второго элемента И, выход которого лодключен к управл ющему входу третьего ключевого элемента и одному из входов третьего элемента И, другой вход которого соединен с выходом широтно-импульсного модул тора, другие входы умножител  подключены к входам первого элемента И, выход которого соединен со вторыми входами второго элемента ИЛИ и второго элемента И, выход третьего элемента И подключен к управл ющемувходувторогоключевогоэлемента и через второй элемент НЕ к одному входу четвертогоэлементаИ ,другойвходкоторогосоединен с выходом первого элемента И, выход второго эле мента ИЛИ подключен к управл ющему входу первого ключевого элемента, выход четвертого элемента И соединен с выходом умножител ,Источники информации, прин тые во внимание при экспертизе: 1.Авт, св. № 444201, кл G06G7/16, от 23. 02. 73. The invention refers to computer technology and can be used in computers. It is known that multiplier-dividing device 1, containing a clocking generator, two operational amplifiers, storage capacitors .- / (Key elements. Such a device has a relatively low, fast,. Most close. The technical solution to this invention is a device for multiplying and dividing a pulse width pulse; a signal containing a pulse width modulator whose input is connected; To the output a differential amplifier, one of whose inputs through a series-connected limiting resistor and the first CL1O - by EPO element is connected to a power source, a source voltage, a reference voltage, and in series:; l; a resistor and the second key element; - with a zero-potential bus, another differential amplifier input through an additional limiter ;; this resistor is connected to the reference terminal; .controlling, and through successively connecting, the 1st ones the third limiting resistor to tr, the key element is connected to the bus of the left potential, the inputs of the differential amplifier through the corresponding :: - smoothing capacitors are connected to the left and the potential of the left; Such a device has a low i. rapid1: operation. determined by the time of recharging smoothing capacitors with a change in the value of the parameters of the input signals. The aim of the invention is to improve the speed of the device. To do this, in the proposed multiplier of width of modulated signals were introduced two elements OR, two elements NOT and four elements of the AND input, inputs. The multiplier is connected to the inputs of the first OR element, the output of which through the first element is NOT connected to the first inputs of the second element i and OR and the second element AND, the output of which is connected to the third key and one of the inputs, the third element And, another input whose input is connected to the output, the width-named ultrasonic modulator, the other inputs of the multiplier are connected to the inputs of the first element And, the output of which is connected to the second inputs of the second element OR and the second element And, the output the third element And connected to the pack equalizing input of the second key element and through the second element NOT to one Input of the fourth element AND, the other Input of which is connected to the output of the first element AND, the output of the second element OR connected to the control input of the first key element ; the output of the fourth elem.enta is connected to the exit, the mind of the knife. The drawing shows a functionaldiagram of the proposed multiplier of the width-modulated signals. The device contains the first key element 1, the second key element 2, a third key element 3, limit the first one. A new resistor 4, a second limiting resistor 5, a third limiting resistor 6, an additional limiting resistor 7, a voltage source 8, a differential amplifier 9, a pulse-width modulator 10, smoothing capacitors. 11, 125 the first: th element. OR 13 the first element AND 14, the first element is NOT 15, the second element is OR 16, the second element is AND 17, the third element is And 18, the second element is NOT 19, the fourth element is And 20, o.tsnu a pair of input terminals. 21.22, another pair of input terminals. 23,24 and the output glue.m. 25. Thus, the device consists of autobalance, in the first, second and third arms of which are included linear.pulno-control-av.p em.p1 T.ro.zodikosti , which are a two-pole device of a series-connected power supply element (1,2,3 cooTBeTCTBeifflo for the three arms of the bridge of the controlled PWM signal and the limiting resistor (4,5.6 respectively for the three arms of the bridge .), and an additional limiting resistor is included in the fourth arm. The bridge is pulled from a voltage source, included wired into the bridge diagonal. The other diagonal includes a result testing circuit containing a differential amplifier and a pulse-width modulator, gfich. Each of the amplifier inputs is connected to a common point of the circuits through smoothing capacitors. The device works as follows. input terminals .21,22 multiplier arrive synchronous on the falling edge of the PWM signals. - with some rela- tively short duration m.I5 and to the terminals. 23, 24 — synchronous on the leading edge with the same relative lengths. Entrance items 1J; And 14 airabaty. Are respectively max. Max. And min. Minimal. PWM signals. The NOT element 19 inverts the PWM signal which is output from the output of the element OR 13. The received PWM signal and the PWM signal from the output of the element AND 14 are processed by the elements OR 16 and PI 17. Similarly to the input signals, i.e. Element OR 16 enters m.max.ialny, and element And 17 - mln.alnogo from entering their inputs. PWM signals. Processed .e thus input PWM signals. control key elements and 1 and 3 linear pulsed-controlled conductances of the shoulders of the bridge. With a large capacitance of smoothing capacitors 11 and 12, the shoulders of the bridge are separated by alternating current, which makes it possible to calculate the average values of linear pulse-controlled conductors proportional to the relative durations of the control PWM signals. Then, the measurement of the duration of the control PWM signals leads to a proportional change in the conductance of the first and third shoulders of the bridge, which results in a measurement of the potential potentials at a constant current at the connection points of the smoothing capacitors 11 and 12. Differential amplifier, 9, included in the diagonal of the bridge, selects and amplifies this voltage difference. The output voltage of the amplifier, with the help of a pulmonary-impulsive modulator 10, is converted into a periodic latitudinal pulse; the sequence that arrives at the allocation circuit of m. miniivi .a, i.e. on the element and 18, on the same element, the PWM signal from the output of the element I appears. 17. The resulting PWM signal from the output of the element I 18 arrives at the control input of the key element 2 of the linear name. the umbilical-controlled conduction of the second square of the bridge, provides an automatic balance of its balance, i.e. you equalize the constant component potentials at the inputs of the enhancer 9. Thus, in the steady state CX9M. They are named after the best known equation of the balance of the mospe. The functional characteristic of the um.ofigap is obtained at the output of the EU device. ; invert element. NOT 1.9.-Signal from the output of the element.; 1. I and 18 and the selection element. And 20 liters: li1.alnogo of the PWM signals at its inputs. The multiplier effect is achieved by reducing the recharge time of ironing capacitors due to the implementation of logical operations for maximizing and minimizing values from both the input values of the device and the intermediate conversion values of the corresponding PWM signals of the device. An inventive multiplier for width-modulated signals, containing an isochrotically-impulse modulator, the input of which is connected to the output of a differential amplifier, one of the inputs of which is connected through the first limiting resistor and the first key element to the reference voltage source and sequentially included a second limiting resistor and a second key element with a zero potential bus, another differential amplifier input through an additional limiting The resistor is connected to the output of the voltage source, and through the third limiting resistor and the third key element connected in series to the zero potential bus, the inputs of the differential amplifier are connected to the zero potential bus, which in order to increase speed, two elements OR are entered into it, two elements are NOT and four elements are AND, the inputs of the multiplier are connected: to the inputs of the first element OR, the output of which is through the first element NOT connected to the first inputs and the second OR element and the second element AND, the output of which is connected to the control input of the third key element and one of the inputs of the third element AND, the other input of which is connected to the output of the pulse-width modulator, the other inputs of the multiplier are connected to the inputs of the first element AND, the output of which is connected to the second inputs of the second element OR and the second element AND, the output of the third element AND is connected to the control input of the second key element and through the second element NOT to one input four togoelementaI, drugoyvhodkotorogosoedinen with the output of the first AND gate, an output of second OR of the element connected to the control input of the first key element, the fourth element and the output connected to the output of the multiplier, information sources, the received note in the examination: 1.Avt, communication. № 444201, CL G06G7 / 16, from 23. 02. 73. 2.Авт.св. № 26О290, кл.О-06G7/16, от 08.12.68 (прототип).2. Avt.Sv. No. 26О290, cl. О-06G7 / 16, dated 08.12.68 (prototype).
SU2143418A 1975-06-04 1975-06-04 PWM signal multiplier SU525114A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2143418A SU525114A1 (en) 1975-06-04 1975-06-04 PWM signal multiplier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2143418A SU525114A1 (en) 1975-06-04 1975-06-04 PWM signal multiplier

Publications (1)

Publication Number Publication Date
SU525114A1 true SU525114A1 (en) 1976-08-15

Family

ID=20622418

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2143418A SU525114A1 (en) 1975-06-04 1975-06-04 PWM signal multiplier

Country Status (1)

Country Link
SU (1) SU525114A1 (en)

Similar Documents

Publication Publication Date Title
SU525114A1 (en) PWM signal multiplier
US3845388A (en) Rms converter
SU1120362A1 (en) Pulse-position device for raising to fractional power
GB911634A (en) Frequency detectors
SU760119A1 (en) Computing device for pulse-width signals
SU641459A1 (en) Multiplier-divider
SU1193771A1 (en) Amplifying device
SU1032459A1 (en) Time-pulse multiplying /dividing device
US3674994A (en) Method and apparatus for multiplying analog electrical quantities
SU1056064A1 (en) Pulsing voltage minimum value pickup
SU1096715A1 (en) Active current relay
SU834718A2 (en) Method of estimating of raw cotton ripeness
KR880003917Y1 (en) Multiplying circuit with continous real multiple number
SU632084A1 (en) Voltage-to-time interval converter
SU1374253A2 (en) Voltage multiplier
SU508755A1 (en) Converter capacitor parameters in the code
SU1231517A1 (en) Device for calculating values of function theta - k times the square root of theta sub one times theta sub three over theta sub two
SU744347A1 (en) Apparatus for measuring extreme values of analogue signal
SU868603A1 (en) Periodic signal swing-to-voltage converter
SU528645A2 (en) Battery Capacity Monitor
SU595678A1 (en) Single-channel sum-subtractive converter of power to dc voltage (current)
SU1150631A1 (en) Pulse-time square-law function generator
SU1043683A1 (en) Device for reproducing dependence of friction coefficient on duration of repose periods and friction pair component motion
SU951161A1 (en) Pulse peak detector
SU661378A1 (en) Digital power meter