SU641459A1 - Multiplier-divider - Google Patents

Multiplier-divider

Info

Publication number
SU641459A1
SU641459A1 SU772506159A SU2506159A SU641459A1 SU 641459 A1 SU641459 A1 SU 641459A1 SU 772506159 A SU772506159 A SU 772506159A SU 2506159 A SU2506159 A SU 2506159A SU 641459 A1 SU641459 A1 SU 641459A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
controlled
resistors
differential amplifier
resistor
Prior art date
Application number
SU772506159A
Other languages
Russian (ru)
Inventor
Игорь Владимирович Герасимов
Original Assignee
Ленинградский Ордена Ленина Электро-Технический Институт Имени В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электро-Технический Институт Имени В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электро-Технический Институт Имени В.И.Ульянова (Ленина)
Priority to SU772506159A priority Critical patent/SU641459A1/en
Application granted granted Critical
Publication of SU641459A1 publication Critical patent/SU641459A1/en

Links

Description

II

Изобретение относитс  к области вычислительной Техники.This invention relates to the field of computer engineering.

Известно устройство дл  суммировани  широтно-модулированных сигналов, содержащее уравновешенный мост l. Однако это устройство не позвол ет выполн ть операции умножени4а и делени .A device for summing width-modulated signals, comprising a balanced bridge l, is known. However, this device does not allow multiply and divide operations.

Наиболее близким техническим решением к изобретению  вл етс  устройство дл  умножени  и делени  широтно-модулированных сигналов содержащее уравновешенный мост с источником посто нного напр жени  в диагонали питани  и четырьм  импульсно-управл емыми резисторами в плечах,управл ющие входы трех из которых  вл ютс  входами устройства, выводы измерительной диагонали уравновешенного моста под- ключены через сглаживаю.щие конденсаторы к шине нулевого потенциала и ко входам дифференциального усилител , подсоединенного вьсхюдом ко входу широтно-импульсноГо модул тора, выход которого подключен к управл ющему входу четвертого импульс1но-управл емого резистора и  вл етс  выходом устройства 2j. Недостатком этого устройства  вл етс  невозможность получени  суммы результатов множительно-делительньгх операций над ШИМ-сигналами и невысока  точность.The closest technical solution to the invention is a device for multiplying and dividing the width-modulated signals containing a balanced bridge with a source of constant voltage in the supply diagonal and four pulse-controlled resistors in the arms, the control inputs of three of which are device inputs The pins of the measuring diagonal of the balanced bridge are connected via smoothing capacitors to the zero potential bus and to the inputs of the differential amplifier connected to This is a pulse-width modulator, the output of which is connected to the control input of the fourth pulse-controlled resistor and is the output of the device 2j. A disadvantage of this device is the impossibility of obtaining the sum of the results of multiplying-divisive operations on PWM signals and low accuracy.

Целью изобретени   вл етс  расширение функциональных возможностей за счет вычислени  суммы частных и произведений входных сигналов.The aim of the invention is to extend the functionality by calculating the sum of the particulars and the products of the input signals.

Claims (1)

Эта цель достигаетс  тем, что предложенное устройство содержит дополнительный дифференциальный усилитель и последовательно соединенные п тый, шестой и седьмой импульсно-управл емые резисто-, ры, которые подключены параллельно чет5 вертому импульсно-управл емому резистору и подсоединены управл ющими входами к соответствующим дополнительным аходам устройства. Неинвертирующнй вход и еыход дополнительного дифференциального усили0 тел  подключены соответственно к инвертирующему входу основного диффвренцибшьного усилител  и узлу соединени  п того и шестого импульсно-управлйемых резисторов . Инвертирующий аход дополнительного дифференциального усилител  подключен к узлу соединени  шестого и седьмого им- пульсно-управл емых резисторов и через дополнительный сглаживающий конденсатор к шине нулевого потенциала. Схема множительно-де ительного устройства приведена на чертеже, Устройство содержит импульсно-управл емые резисторы 1-7| сглаживающие конденсаторы 8-10, источник посто нного напр жени  11, дифференциальные усилители 12 и 13 иширотно-импульсный модул тор 14, Устройствр работает следующим образом. На управл ющие входы резисторов 1-6 поступают входные -ШИМ-величины в вида относительных длительностей© - 0g периодически пов,тор ющи.хс  пр моугольньсс им пульсов. В каждом из периодов Т работы ключ резистора (1-6) замкнут в течение времени Т и разомкнут, в течение времени . Проводимость резистора в среднем пропорциональна относительной длительнооти управл ющего ШИМ-сигнала, РазБЯЗка по переменному току резисторов 1-6 между собой обеспечиваетс  конденсаторами 8-10, Благодар  им на входы усилителей 12, 13 поступают только посто нные составл ющие (средние значени ) напр жений в точках а, б. в, а высшие гармоники подавл ютс . Благодар  отрицательной обратной св зи усилитель 13 обеспечивает равенство потенциалов в точках б и в. При этом среднее значение тока протекающего через резистор 4, оказываетс  пропорционал ным 64 ©/©5. Поскольку ток через резистор 4 втекает в точку б при положитель ной пол рности ее потенциала, то с учетом нулевых входных токов усилителей 12, 13 среднее значение проводимости цепи, состо щей из последовательно соединенных резисторов 4, 5 и 6 по отношению к точК9 б МОЖНО рассматривать как величину, пропорциональную -&4 QC,/ &5 Разность напр жений (J и Uj через усилитель 12 воздействует на модул тор 14, который подбирает выходную величину схемы 0Qjj,TaK, чтобы мост оказалс  урав ковешенным. Условие равновеси  моста имеет вид ,- средние значени  проводимосей соответствующих плеч моста, причем -. 0.-09,, , -и о п -го-/- 4 °6 . Откуда 84-66 вых е, 0. 2Л5 Формула изобретени  Множительно-делительное устройство, содержащее уравновешершый мост с источником посто нного напр жени  в диагонали питани  и четырьм  импульсно-управл емыми резисторами в плечах, управл ющие входы трех из которых  вл ютс  входами устройства, выводы измерительной диагонали уравновешенного моста подключены через сглаживающие конденсаторы к шине нулевого потенциала и ко входам дифференциального усилител , подсоединенного выходом ко входу щиротно-импульсного модул тора , вьссод которого подключен к управл ющему входу четвертого импульсноуправл емого резистора и  вл етс  вькрдом устройства, о тличающеес  тем, что, с целью расширени  функциональных возможностей за счет вычислени  частных и произведений входных сигналов , оно содержит дополнительный дифференциальный усилитель к последовательно соединенные п тый, шестой и седьмой импульсно-управл емые резисторы, которые подключены параллельно четвертому импульсно-управл емому резистору и подсоединены управл ющими входами к соответствующим дополнительным входам устройства; неинвертирующий вход и выход дополнительного дифференциального усилител  подключены соответственно к инвертирующему аходу основного дифференциального усилител  и к узлу соединени  п того и шестого импульсно-упрайл емых резисто- pOBf инвертирующий вход дополнительного дифференциального усилител  подключен к узлу соединени  шестого и седьмого импульс но-управл емых резисторов и черездопопиительный сглажив.ающий конденсатор - к шине нулевого потенциала. Источники информации, прин тые во внимание при экспертизе: 1.Авторское свидетельство СССР № 266374, М.Кл, Q Ов Q 7/14, 1968. 2,Авторское свидетельство СССР №26О29О, М.Кл. а 06 О 7/16, 1968.This goal is achieved by the fact that the proposed device contains an additional differential amplifier and the fifth, sixth, and seventh pulse-controlled resistors connected in series, which are connected in parallel to the fourth pulse-controlled resistor and connected by control inputs to the corresponding additional drives of the device. . The non-inverting input and the output of an additional differential amplifier are connected respectively to the inverting input of the main differential amplifier and the connection node of the fifth and sixth pulse-controlled resistors. The inverting input of the additional differential amplifier is connected to the connection node of the sixth and seventh pulsed-controlled resistors and through an additional smoothing capacitor to the zero potential bus. A diagram of the multiplying device is shown in the drawing. The device contains pulse-controlled resistors 1-7 | smoothing capacitors 8-10, a constant voltage source 11, differential amplifiers 12 and 13 and a pulse width modulator 14, the device operates as follows. The control inputs of the resistors 1-6 receive the input -SIM-values in the form of the relative durations © - 0g periodically rotating, horny squares of pulses. In each of the periods T of operation, the resistor key (1-6) is closed for the time T and is open for the time. The conductivity of the resistor is, on average, proportional to the relative duration of the control PWM signal. AC alternating current of the resistors 1-6 is provided to each other by capacitors 8-10. Thanks to them, only the constant components (average values) of voltages points a, b. c, and the higher harmonics are suppressed. Due to negative feedback, the amplifier 13 ensures that the potentials at points b and c are equal. The average value of the current flowing through the resistor 4 is proportional to 64 ° / 5 °. Since the current through the resistor 4 flows into point b with a positive polarity of its potential, taking into account the zero input currents of the amplifiers 12, 13, the average value of the circuit conductivity consisting of series-connected resistors 4, 5 and 6 with respect to the point Q9 can be considered as a quantity proportional to - & 4 QC, / & 5 The voltage difference (J and Uj through the amplifier 12 affects the modulator 14, which selects the output value of the circuit 0Qjj, TaK, so that the bridge turns out to be balanced. , - average values spend Moses of the respective shoulders of the bridge, and - 0.-09 ,,, -and on the n-th - / - 4 ° 6. Where from 84-66 out e, 0. 2Л5 The invention of the invention Multiplying-dividing device, containing a balanced bridge with a source constant voltage in the power diagonal and four pulse-controlled resistors in the arms, the control inputs of three of which are device inputs, the outputs of the measuring diagonal of the balanced bridge are connected to the zero potential bus and to the inputs of the differential amplifier connected One to the input of the pulse-width modulator, whose output is connected to the control input of the fourth pulse-controlled resistor and is the top of the device, which is characterized by the fact that, in order to extend the functionality by calculating the private and products of the input signals, it contains an additional differential an amplifier to the fifth, sixth and seventh pulse-controlled resistors in series, which are connected in parallel to the fourth pulse-controlled resistor and connected s by control inputs to respective inputs of an additional device; The non-inverting input and output of the additional differential amplifier are connected respectively to the inverting output of the main differential amplifier and to the connection node of the fifth and sixth pulse-controlled resistive pOBfs the inverting input of the additional differential amplifier is connected to the connection node of the sixth and seventh pulse-controlled resistors and through a remote control smoothing capacitor - to the potential zero bus. Sources of information taken into account in the examination: 1. USSR author's certificate No. 266374, M.C., Q. OO Q 7/14, 1968. 2, USSR author's certificate No. 26О29О, M.C. a 06 O 7/16, 1968.
SU772506159A 1977-07-11 1977-07-11 Multiplier-divider SU641459A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772506159A SU641459A1 (en) 1977-07-11 1977-07-11 Multiplier-divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772506159A SU641459A1 (en) 1977-07-11 1977-07-11 Multiplier-divider

Publications (1)

Publication Number Publication Date
SU641459A1 true SU641459A1 (en) 1979-01-05

Family

ID=20717420

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772506159A SU641459A1 (en) 1977-07-11 1977-07-11 Multiplier-divider

Country Status (1)

Country Link
SU (1) SU641459A1 (en)

Similar Documents

Publication Publication Date Title
PL94854B1 (en)
SU641459A1 (en) Multiplier-divider
RU187664U1 (en) HARMONIC FREQUENCY METER
RU195861U1 (en) AC / DC TRANSMITTER
SU763908A1 (en) Computer for pulse-width signals
RU168749U1 (en) Bridge for measuring parameters of an arbitrary passive two-terminal network
SU1032459A1 (en) Time-pulse multiplying /dividing device
SU866564A1 (en) Device for raising to the power of width-modulated signals
SU1264209A1 (en) Pulse-position multiplying dividing device
SU725043A1 (en) Active resistance-to-frequency converter
SU1231517A1 (en) Device for calculating values of function theta - k times the square root of theta sub one times theta sub three over theta sub two
SU432532A1 (en) DEVICE FOR EXTRACTING SQUARE ROOT
SU1150631A1 (en) Pulse-time square-law function generator
SU304680A1 (en)
SU131420A1 (en) Method for continuous measurement of reverse emf during electrolysis
SU840747A1 (en) Pulse converter load current sensor
SU595678A1 (en) Single-channel sum-subtractive converter of power to dc voltage (current)
SU813726A1 (en) Function cenerator
SU1003305A1 (en) Square-wave generator
SU617833A2 (en) Analogue-digital converter
JPH0645262Y2 (en) Analog voltmeter
RU2190230C1 (en) Amplitude converter of alternating voltage to direct voltage
SU744650A1 (en) Device for simulating inductive resistance
SU394829A1 (en) Vac G
JPH0629748Y2 (en) Power measuring device