SU524322A1 - Variable division pulse frequency divider - Google Patents

Variable division pulse frequency divider

Info

Publication number
SU524322A1
SU524322A1 SU2123546A SU2123546A SU524322A1 SU 524322 A1 SU524322 A1 SU 524322A1 SU 2123546 A SU2123546 A SU 2123546A SU 2123546 A SU2123546 A SU 2123546A SU 524322 A1 SU524322 A1 SU 524322A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
counters
zero
Prior art date
Application number
SU2123546A
Other languages
Russian (ru)
Inventor
Василий Степанович Погорелов
Алексей Михайлович Романкевич
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции
Priority to SU2123546A priority Critical patent/SU524322A1/en
Application granted granted Critical
Publication of SU524322A1 publication Critical patent/SU524322A1/en

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Claims (3)

(54) ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ С ПЕРЕЛ ЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ чакл- сигнал возбуждени  (происходит дешифраци  нулевого состо ни ) выход вентил  14 счетчика 1 и выход 43 вентил  28 счетчика 15. Устройство готово к работе. Счетчики включены каскадно, т.е. выход переполнени  счетчика 15 св зан со входом счетчика 1 (через инвертор). При этом максимальный коэффициент пересчета всего устройства равен произведению коэффициента пересчета обоих счетчиков, в нашем случае К К j х К. 8x8 64, где К Ко 8 - коэффициенты пересчета счетчиков . В общем случае при числе разр дов счетчиков № и п и коэффициентах пересчета соответственно 2т и 2п общий максимальный коэффициент пересчета делител  частоты К 2тх 2fi 4fnn При поступлении счетных импульсов на вход 42 счетчик 15 измен ет свои состо - ни , на его выходах поочередно по вл ютс  отрицательные перепады дешифрации состо ний , которые передаютс  на соответствую- щие входы элементов И ЗО - 38. При поступлении каждых восьмисчетных импульсов на вход 42 счетчик 15 переполн етс , т.е. возвращаетс  в нулевое состо ние. При этом потенцал дешифрации с выхода 43 передаетс  через инвертор 29 на счетчик 1, который также измен ет свои состо ни . При этом отрицательные перепады дешифрации состо ни  с его выходов подаютс  на другие входы элементов И 30 - 38. При поступлении на вход 42 шестидес ти четырех импульсов цикл работы счетчика с измененным коэффициентом пересчета заканчиваетс , и счетчики одновременно устанавливаютс  Б нуль. Чтобы получить любой целый коэффициент пересчета К i в пределах от 1 до 64, необходимо подать управл ющий сигнал на управл ющий вход I -того элемента И ЗО - 38 Если, например, надо получить коэффициент пересчета R - 49, необходимо подать отрицательный потенциал на управл ющий вход элемента И 33, а также установить в нуль счетчики. После поступлени  на вход 42 сорока дев ти счетных импульсов получают отрицательный потенциал входы элементов И 30 - 38, св занные с выходом 44 счетчика 15 и выходом 45 счетчика 1. На выходе элемента И 33 совпадают низкие потенциалы. Сигнал с этого элемента через элемент ИЛИ 39 поступает на формирователь 40, который вырабатывает короткий отрицательный импульс и устанавливает счетчики в нуль. Одновременно этот импульс поступает на выход 46. На выходе 46 делител  таким образом короткий импульс возникает периодически при поступлении на вход 42 сорока дев ти счет- «ьос импульсов, т.е. входна  частота делит сорок дев ть, Формула изобретени  Делитель частоты импульсов с переменным коэффициентом делени , содержащий два счетчика, выходы разр дов которых подключены к соответствующим входам трехвходовых элементов И, выходы которых соеди««« i со входами многовходового элемента ИЛИ, выход которого через формирователь импульсов соединен со входами установки счетчиков в нулевое состо ние, о т личающийс  тем, что, с целью повышени  быстродействи  и уменьшени  потребл емой мощности, в него введен инвертор , вютюченный между входом одного « счетчиков и соответствующим выходом другого, а третьи входы элементов соеДинены с генератором управл ющих сигнаИсточники информации, прин тые во внимание при экспертизе: 1.Патент ЧССР № 135793, кл. 21а 36/22, от 15.03.70 г. (54) PULSE FREQUENCY DIVIDER WITH POSSIBLE DIVISION COEFFICIENT Chakl excitation signal (zero state is decoding) the output of the valve 14 of the counter 1 and the output 43 of the valve 28 of the counter 15. The device is ready for operation. The counters are cascaded, i.e. the overflow output of the counter 15 is connected to the input of the counter 1 (via an inverter). The maximum conversion factor of the entire device is equal to the product of the conversion factor of both counters, in our case K K j x K. 8x8 64, where K Ko 8 are the coefficients of the conversion of counters. In the general case, when the number of bits of the counters No. and n and the conversion factors are 2t and 2p, respectively, the total maximum recalculation factor of the frequency divider K 2tx 2fi 4fnn When the counting pulses arrive at input 42, the counter 15 changes its state, at its outputs alternately Negative decoding decays of the states that are transmitted to the corresponding inputs of the elements AND AOR are 38. Upon receipt of every eight-digit pulses to the input 42, the counter 15 overflows, i.e. returns to zero state. In this case, the decoding potential from the output 43 is transmitted through the inverter 29 to the counter 1, which also changes its state. At the same time, negative decoding of the state from its outputs is applied to other inputs of the AND elements 30-38. When sixty six pulses arrive at input 42, the counter operation cycle with the changed conversion factor ends and the counters are set to B zero simultaneously. To get any integer conversion factor K i in the range from 1 to 64, you need to send a control signal to the control input of the I -th element AND AOR - 38 If, for example, you need to obtain a conversion factor R - 49, you must apply a negative potential to element input 33 and set the counters to zero. After the arrival of 42 forty-nine counting pulses, the negative potential of the AND 30-38 elements is obtained, which are connected to the output 44 of the counter 15 and the output 45 of the counter 1. At the output of the element And 33, low potentials coincide. The signal from this element through the element OR 39 goes to the driver 40, which produces a short negative pulse and sets the counters to zero. At the same time, this impulse arrives at output 46. At output 46 of the divider, a short impulse thus appears periodically when 42 forty-nine counts are received at the input, i.e. Input frequency divides forty-nine pulses are connected to the inputs of the installation of the meters in the zero state, which is due to the fact that, in order to increase speed and reduce power consumption, an inverter is inserted into it, which is connected between at the input of "counters and the corresponding output of the other, and the third input is connected with the generator element actuating signaIstochniki information received note in the examination: 1.Patent CSSR № 135793, cl. 21a 36/22, 15.03.70 2.Патент США № 3571728, кл. 328-41 от 23.03.71 г. 2. US patent number 3571728, cl. 328-41 of 03/23/71 3.Патент Франции, .9 2166633, кл. НОЗк 21/ОО, от 21.09.73 г. (прототип).3. The patent of France, .9 2166633, cl. НОЗК 21 / ОО, dated 09/21/73 (prototype). II ITIT
SU2123546A 1975-04-15 1975-04-15 Variable division pulse frequency divider SU524322A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2123546A SU524322A1 (en) 1975-04-15 1975-04-15 Variable division pulse frequency divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2123546A SU524322A1 (en) 1975-04-15 1975-04-15 Variable division pulse frequency divider

Publications (1)

Publication Number Publication Date
SU524322A1 true SU524322A1 (en) 1976-08-05

Family

ID=20615973

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2123546A SU524322A1 (en) 1975-04-15 1975-04-15 Variable division pulse frequency divider

Country Status (1)

Country Link
SU (1) SU524322A1 (en)

Similar Documents

Publication Publication Date Title
SU524322A1 (en) Variable division pulse frequency divider
SU752214A1 (en) Time interval-to-digital code converter
SU917172A1 (en) Digital meter of time intervals
SU448578A1 (en) Pulse generator with a linearly varying frequency
SU1415225A1 (en) Spectrum analyzer by walsh functions
SU1058039A1 (en) Pulse distributor
SU1758848A1 (en) Random pulse stochastic converter
SU1653145A1 (en) Delay device
SU769446A1 (en) Frequency-to-code converter
SU1429135A1 (en) Device for shaping sine signals
SU1334159A1 (en) Time-interval statistical analyzer
SU519681A1 (en) Digital time interval meter between pulse sequences
SU1205050A1 (en) Apparatus for measuring absolute frequency deviation
SU606140A1 (en) Digital frequency meter
SU546102A1 (en) Period-frequency converter
SU687590A1 (en) Interval-to-code converter
SU618839A1 (en) Pulse train shaper
SU926764A1 (en) Ac voltage-to-number converter
SU596944A1 (en) Pulse-frequency multiplier/divider
SU630628A1 (en) Multiplier
SU600513A1 (en) Digital meter of quasiharmonic signal time period
SU481858A1 (en) Device for measuring non-uniformity of group lag time
SU1277351A1 (en) Pulse repetition frequency multiplier
SU1436113A1 (en) Random process generator
SU607351A1 (en) Frequency-manipulated signal demodulator