SU523408A1 - Устройство дл логарифмировани и потенцировани двоичных чисел - Google Patents

Устройство дл логарифмировани и потенцировани двоичных чисел

Info

Publication number
SU523408A1
SU523408A1 SU2069824A SU2069824A SU523408A1 SU 523408 A1 SU523408 A1 SU 523408A1 SU 2069824 A SU2069824 A SU 2069824A SU 2069824 A SU2069824 A SU 2069824A SU 523408 A1 SU523408 A1 SU 523408A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
binary numbers
potentiation
output
logarithmic
Prior art date
Application number
SU2069824A
Other languages
English (en)
Inventor
Анатолий Николаевич Морозевич
Борис Васильевич Немытов
Александр Ефимович Леусенко
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU2069824A priority Critical patent/SU523408A1/ru
Application granted granted Critical
Publication of SU523408A1 publication Critical patent/SU523408A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к области вычислительной техники и Предназначено дл  логарифмировани  двоичных чисел и потенцировани  логарифмов по основанию два в двоичной системе исчислени .
Известны устройства дл  логарифмировани  И Потенцировани  двоичных чисел.
Первое из известных устройств осуществл ет требуемые преобразоваии  за счет применени большого колИЧества аппаратуры 1.
Второе из известных устройств, содержащее генератор, триггеры и элементы «И, также содержит большой объем оборудовани  2.
Наиболее -близким техническим решением к изо-бретению  вл етс  устройство дл  преобразовани  двоичных чисел, содержащее генератор тактовых импульсов, выход которого соединен с первым входом первого элемента «И, второй вход которого соединен с инверсным выходом триггера, элемент «ИЛИ, регистр сдвига, счетчик, выходы которого подключены ко входам второго элемента «И 3.
Недостатком известного устройства  вл етс  большой объем оборудовани .
Целью изобретени   вл етс  сокращение оборудовани  устройства.
Цель достигаетс  за счет того, что инверсный вход триггера соединен с входной шиной, а пр мой вход соединен с выходом элемента «ИЛИ, первый вход которого соединен с выходом второго элемента «И, а второй вход подключен к выходу регистра сдвига, вход которого соединен со входом счетчика и подключен к выходу первого элемента «И.
На чертеже изображена блок-схема предлагаемого устройства дл  логарифмировани  и потенцировапи  двоичных чисел.
Устройство дл  логарифмировани  и потенцировани  двоичных чисел содернсит последовательно включенные генератор тактовых ИМпульсов 1, первый элемент «И 2, счетчик 3, второй элемент «И 4, элемент «ИЛИ 5 и триггер 6, инверсный вход которого соединен с входной шиной, а инверсный выход подключен ко второму входу первого элемента «И 2, выход которого подключен ко входу регистра сдвига 7, выход которого подключен ко второму входу элемента «ИЛИ 5.
Устройство работает следующим образом.
В исходном состо нии все  чейки регистра, счетчпка и триггера установлены в пулевое положение .
Режим «Логарифмирование.
Двоичное число х, логарифм которого требуетс  вычислить, заноситс  в регистр сдвига 7. В счетчик 3 заноситс  число, равное количеству разр дов, отводимых дл  отображени  целой части числа х. По сигналу «пуск, поступающему на вход триггера 6, триггер 6 устанавливаетс  iB единичное состо ние, в резуль
SU2069824A 1974-10-08 1974-10-08 Устройство дл логарифмировани и потенцировани двоичных чисел SU523408A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2069824A SU523408A1 (ru) 1974-10-08 1974-10-08 Устройство дл логарифмировани и потенцировани двоичных чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2069824A SU523408A1 (ru) 1974-10-08 1974-10-08 Устройство дл логарифмировани и потенцировани двоичных чисел

Publications (1)

Publication Number Publication Date
SU523408A1 true SU523408A1 (ru) 1976-07-30

Family

ID=20599116

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2069824A SU523408A1 (ru) 1974-10-08 1974-10-08 Устройство дл логарифмировани и потенцировани двоичных чисел

Country Status (1)

Country Link
SU (1) SU523408A1 (ru)

Similar Documents

Publication Publication Date Title
GB1469566A (en) Charge transfer device data processing system
NL7504984A (nl) Longitudinale pariteitgenerator voor een hoofd- geheugen.
US3813529A (en) Digital high order interpolator
SU523408A1 (ru) Устройство дл логарифмировани и потенцировани двоичных чисел
SU729587A1 (ru) Устройство дл умножени
SU544962A1 (ru) Делительно-множительное устройство
SU675421A1 (ru) Цифровой квадратор
SU746507A1 (ru) Арифметическое устройство
JPS55105719A (en) Buffer device
SU962942A1 (ru) Устройство дл умножени в системе остаточных классов
SU798856A1 (ru) Устройство дл функциональногопРЕОбРАзОВАНи МАССиВА чиСЕл
SU364937A1 (ru) Электронна клавишна вычислительна машина
SU840902A1 (ru) Вычислительное устройство
SU970366A1 (ru) Микропрограммное устройство управлени
SU1001468A1 (ru) Формирователь-распределитель импульсов
SU507888A1 (ru) Прелобразователь угол-код
SU387353A1 (ru) УСТРОЙСТВО дл СТАТИСТИЧЕСКОГО КОДИРОВАНИЯ
SU572781A1 (ru) Преобразователь двоично-дес тичных чисел в двоичные
SU746514A1 (ru) Дискретный умножитель частоты следовани импульсов
SU769550A1 (ru) Стохастическое устройство дл делени двоичных чисел
SU361518A1 (ru) ЙСПСОЮЗКА?^ I b'l'i^HFBv'VFxKS-lEKAJ
SU690475A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код градусов и минут
SU491129A1 (ru) Устройство дл возведени двоичных чисел в третью степень
SU1262480A1 (ru) Устройство дл делени
SU922740A1 (ru) Частотно-импульсное множительно-делительное устройство