SU517985A1 - Детектор разности частот - Google Patents

Детектор разности частот

Info

Publication number
SU517985A1
SU517985A1 SU2035772A SU2035772A SU517985A1 SU 517985 A1 SU517985 A1 SU 517985A1 SU 2035772 A SU2035772 A SU 2035772A SU 2035772 A SU2035772 A SU 2035772A SU 517985 A1 SU517985 A1 SU 517985A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
outputs
trigger
signal
Prior art date
Application number
SU2035772A
Other languages
English (en)
Inventor
Валерий Васильевич Озеров
Юрий Федорович Москвин
Original Assignee
Предприятие П/Я Р-6510
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6510 filed Critical Предприятие П/Я Р-6510
Priority to SU2035772A priority Critical patent/SU517985A1/ru
Application granted granted Critical
Publication of SU517985A1 publication Critical patent/SU517985A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ДЕТЕКТОР РАЗНОСТИ ЧАСТОТ
1
Изобретение относитс  к радиотехнике и может использоватьс  в радиоизмерительной аппаратуре , устройствах автоматики, радиосв зи и, в частности, в цифровых синтезаторах частот .
Известен детектор разности частот, содержащий формирователи импульсов, включенные на входах устройства, и четыре элемента И, один из входов первого и второго из которых подключены к выходам соответствующих формирователей импульсов, а выходы через триггер соединепы с входами третьего и четвертого элементов И.
Однако известный детектор работает в недостаточно широком диапазоне частот.
С целью расщирени  частотного диапазона в предлагаемый селектор введен дополиительный триггер, входы которого соединены с выходами формирователей импульсов, а выходы - с вторыми входами первого и второго элементов И, при этом инверсные выходы формирователей импульсов подключены к вторым входам третьего и четвертого элементов И соответственно .
Каждый формирователь импульсов выполнен в виде триггера и элемента И, один из входов каждого из которых подключен к входу формировател  импульсов, второй вход элемента И соединен с единичным выходом триггера , а выход подключен к второму входу триггера , к одному из выходов формировател  импульсов непосредственно, а к второму выходу- через инвертор.
Изобретение по сн етс  чертежами.
На фиг. 1 приведена структурна  электрическа  схема детектора разности частот; на фиг. 2 - один из возможных вариантов выполпе и  формировател  импульсов; на фиг. 3 - времеииые диаграммы, по сн ющие принцип
рн1оты детектора разности частот.
Детектор разности частот состоит из триггеров 1, 2 элементов И 3-6, формирователей 7, 8 импульсов, которые имеют по паре выходов (пр мые и инверсные) и обеспечивают длите .ьиости выходных импульсов, соизмеримые с зздер ккой распрострапени  сигнала на один используемый элемеит И 3-6. Каждый формирователь импульсов выполнен в виде триггера 9, элемента И 10 и инвертора 11.
Детектор разности частот работает следующим образом.
При частоте сигнала, поступающего на вход формировател  7 импульсов (фиг. 3,а) меньшей частоты сигнала, поступающего на вход
формировател  8 импульсов (фиг. 3, г), формироватеи 7 и 8 формируют короткие пр мые HMiiy;iivcu (фиг. 3, б и д) и инверсные импульсы (фиг. 3,0 и е), поступающие на соответствующие цходы триггера 1. На выходе последнего
формируютс  импульсы с щиротноимпульсной
модул цией (фиг. 3, ж и з), поступающие на входы элементов И 3 и 4, на другие входы которых поступают соответственно сигналы с инверсных выходов формирователей 7 и 8. На выходе элемента И 3 по вл етс  сигнал (фиг. 3,и), аналогичный сигналу (фиг. 3,з), но с длительностью, увеличенной по заднему фронту за счет добавлени  длительности логического «О сигнала с инверсного выхода формировател  7 (фиг. 2, б), на выходе элемента И 4 по вл етс  сигнал (фиг. 3,к), аналогичный сигналу (фиг. 3,ж), но с длительностью, увеличенной по заднему фронту за счет добавлени  длительности логического «О с инверсного выхода формировател  8 (фиг. 3, е).
Так как частота сигнала на входе формировател  8 больше частоты сигнала на входе формировател  7, то на выходе элемента И 4 (фиг. 3, к) по вл ютс  «лишние импульсы с длительностью, равной длительности логического «О сигнала на пр мом выходе формировател  8 (фиг. 3, е),  вл ющиес  как бы увеличением нулевой длительности импульса сигнала на выходе триггера 1 (фиг. 3,ж) (т.е. которого практически нет) на величину длительности логического «О сигнала на его входе (фиг. 3, е).
Сигналы с выходов элементов И 3, 4 (фиг. 3, и, к) подаютс  на соответствуюшие входы триггера 2, на выходах которого по вл ютс  сигналы (фиг. 3,л, м),  вл юнхиес  аналогами сигналов на выходе триггера 1 (фиг. 3,ж и з) соответственно, но сдвинутые по фазе на врем , соответственно равное длительности импульса сигнала на пр мых выходах формирователей 7 и 8 (фиг, 3, б и ), в результате чего совпадение логических «1 происходит лишь по входам элемента И 6, при этом совпадают логические «1 сигнала с выхода триггера 2 и второго, пришедшего за промежуток времени между соседними импульсами пр мого выходного сигнала формировател  импульсов 7 (фиг. 3, б), импульса пр мого сигнала с выхода формировател  8 (фиг. 3,д).
По входам элемента И 5 совпадений логических «1 не происходит, так как в промежутке времени между соседними импульсами пр мого сигнала с выхода формировател  8
никогда не по вл етс  более одного импульса пр мого сигнала с выхода формировател  7, поэтому на его выходе посто нно имеетс  логическа  «1.
Таким образом, на выходе элемента И 6 (фиг. 3, о) периодически по вл ютс  короткие имнульсы, если частота сигнала на входе формировател  8 больше частоты сигнала на входе формировател  7, при этом на выходе элемента И 5 (фиг. 3,н) посто нно присутствует «1. Если же частота сигнала на входе формировател  8 меньше частоты сигнала на входе формировател  7, то короткие импульсы по вл ютс  на выходе элемента И 5 (фиг.
3,«), а на выходе элемента И 6 (фиг. 3, о) посто нно имеетс  «1. При равенстве входных частот на выходах обоих элементов И 5 и 6 (фиг. 3,н, о) посто нно имеетс  логическа  «1.

Claims (2)

1.Детектор разности частот, содержаш,ий формирователи импульсов, включенные на
входах устройства, и четыре элемента И, один из входов первого и второго из которых подключены к выходам соответствуюших формирователей импульсов, а выходы через триггер соединены с входами третьего и четвертого
элементов И, отличающийс  тем, что, с целью расширени  частотного диапазона в него введен дополнительный триггер, входы косорото соединены с выходами формирователей импульсов, а выходы - с вторыми входами
первого и второго элементов И, при этом инверсные выходы формирователей импульсов подключены к вторым входам третьего и четвертого элементов И соответственно.
2.Детектор разности частот по п. 1, отличающийс  тем, что каждый формирователь
импульсов выполнен в виде триггера и элемента И, один из входов каждого из которых подключен к входу формировател  импульсов, второй вход элемента И соединен с единичным выходом триггера, а выход подключен к второму входу триггера и к одному из выходов формировател  импульсов непосредственно и к второму выходу -через инвертор.
SU2035772A 1974-06-21 1974-06-21 Детектор разности частот SU517985A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2035772A SU517985A1 (ru) 1974-06-21 1974-06-21 Детектор разности частот

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2035772A SU517985A1 (ru) 1974-06-21 1974-06-21 Детектор разности частот

Publications (1)

Publication Number Publication Date
SU517985A1 true SU517985A1 (ru) 1976-06-15

Family

ID=20588325

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2035772A SU517985A1 (ru) 1974-06-21 1974-06-21 Детектор разности частот

Country Status (1)

Country Link
SU (1) SU517985A1 (ru)

Similar Documents

Publication Publication Date Title
US3187262A (en) Detector of phase differences between currents of different frequencies
SU517985A1 (ru) Детектор разности частот
US4547751A (en) System for frequency modulation
GB1518006A (en) Frequency-selective signal receiver
SU1288894A2 (ru) Устройство дл вычитани частот двух импульсных последовательностей
SU456370A1 (ru) Устройство частотной манипул ции радиосигнала
SU1190533A1 (ru) Устройство дл передачи дискретной информации
SU465716A1 (ru) Устройство задержки электрических сигналов
SU1095440A1 (ru) Фазовый манипул тор
SU1706050A1 (ru) Устройство дл формировани частотно-телеграфных сигналов
SU1363501A1 (ru) Цифровой частотный демодул тор
SU1529450A1 (ru) Управл емый делитель частоты
SU915264A1 (ru) Цифровое устройство слежения за задержкой двоичных последовательностей i
SU437242A1 (ru) Приемник тонального вызова
RU1791925C (ru) Устройство дл управлени N - фазным импульсным преобразователем напр жени
RU757U1 (ru) Цифровой управляемый фазовращатель
SU1363427A2 (ru) Устройство формировани двух последовательностей радиоимпульсов с заданным фазовым сдвигом между заполнени ми радиоимпульсов
SU1288928A1 (ru) Устройство дл передачи фазоманипулированного сигнала
SU1059659A1 (ru) Цифровой частотный детектор
SU489227A1 (ru) Счетное устройство с переменным коэффициентом делени
SU1707734A1 (ru) Умножитель частоты следовани импульсов
SU1277421A1 (ru) Частотный манипул тор
SU367562A1 (ru) УСТРОЙСТВО ДЛЯ ПРИЕМА СИГНАЛОВ С ЧАСТОТНО-ФАЗОВОЙ МАНИПУЛЯЦИЕЙЛИ- '*"^<*"i'^.'''*>& г •'^••tA:'- «i"*" V•''i - *.V.'V/!'WOr..'EHTH04E;••cm
SU1198739A1 (ru) Цифровой синтезатор частот
SU1179381A1 (ru) Устройство дл делени сигналов