Claims (1)
Поиск по любому из п состо ний в устройстве осуществл етс следующим образом: При посылке с блока 4 i-ro состо ни (из числа п состо ний, характеризующих каналы передаШ данных) навднаетс поиск кйнала, имеющего состо Fffle , аналогичное состо нию, посланному с блока 4. Поиск адреса канала по запрашиваемому состо }шю осуществл етс с первого канала, что обеспечиваетс блоком 10 начала поиска, на вход kotoporo включен выход распределител 1. Распределитель 1 сканирует с блока пам ти состо ний каналов 2 данные о каналах и поочередно вьшодйт состо ние каналов на анализатор 3. При поступлении на анализатор сигналов одноименных состо ний от блоков 2 и 4, анализатор 3 выдает шгнал разрешени на вход блока 6 разрешени записи. Одновременно при посылке с блока 4 имитации состо ни с его выхода разрешени поиска вьщаетс ссигнал поиска на блоки 5, 8, 9, 10 и инвертор 11. С N+1 шагом распределител 1 блок 10 выдает отгнал начала поиска на вход блока 6, которьш q)a6aTbmaeT с тактом Т, тактового генератора и вьщает сигнал разрешени записи на входы блоков 5, 7 и 8. В результате срабатьшает блок 7 запрета, на выходе которого по вл етс сигнал, отключающий на врем поиска адреса канала блока 9 установки в исходное состо ние. При получении сигнала разрешени записи от анализатора 3 и сигнала разрешени поиска от блока 4 в пам ть исполнительного блока 5 от раотределител 1 записьшаетс адрес канала, который имеет состо ние, аналогичное nocbiftaeiyio fryv (;.блЬка4 имитации состо ний. После запи-и в пам ли блока 5 адреса.канала и контрол правильности записи испЬлнйтельньш блок 5 выдает сигнал на вход блока 8 остановки поиска и на блок 9 установки в исходное состо ние. При наличии сигналов на входах от блоков 4, 5 блок 8 остановки поиска срабатьюает и вьщает йа блоки 6, 10 сигнал остановки поиска, где этот сигнал запоминаетс . На выходах блокой 6 и 10 прекращаютс выходные импульсы. Сигнал остановки поиска в блоке 6 запрещает прохождение сигнала от анализатора 3, в блоке 10 отключает сигаал от блока 6, чтобы при повторной посылке с блока 4 аналогичного состо ни дальнейцшй поиск адреса канала происходил от номера канала, записанного в исполнительном блоке 5. С прекращением сигнала разрешени поиска от блока 4 имитации состо ний через инвертор 11 с тактом Т, тактового генератора устанавливаетс в исходное состо ние блок 7 запрета. В результате на входе блока 9 снимаетс отгнал запрета от блока 7. При повторной посылке сигнала с блока 4 имитации состо ни , аналогичного ранее посылаемому, адрес канала, поступающий от рашределител 1 в исполнительный блок 5, сравниваетс с адресом канала ранее записанного но этому состо нию и блок 5 выдает сигнал на блок 8 остановки поиска и на блок 9 установки в исходное состо ние, которьш с тактом Тз тактового генератора вьщает сигнал установки в исходное состо ние блоков 5, 6 и 10. 5 0 ) 5 20 25 30 35 40 45 50 55 60 При этом цикле осуществл етс установка блоков 5, 6 и 10 S исходное состо ние, и дальнейший поиск адреса канала происходит от адреса, ранее записанного в блоке 5, по аналогичному состо нию. Если по данному состо нию не имеетс больше каналов, то повтор етс запись в блок 5 ранее найденного канала. При посылке с блока 4 сигнала другого состо ни устройство автоматически приводит поиск с первого канала до тех пор, пока не будет обнаружен канал по заданному состо нию. При ручном вводе адреса канала в исполнительный блок 5 от ручного управлени вьщаетс сигнал останова на блоки 7 и 10, где сигнал запоминаетс и запрещает работу устройства автог датического поиска . Но при посылке с блока 4 имитации состо ПИЯ канала, анйггогишого состо шю канала, которьш введен в блок 5 ручным вводом, устройство осуществл ет поиск от зтого канала. При посылке с блока 4 состо ни гсанала, отличного от состо ни канала, введенного в блок 5 вручную, устройство осуществл ет поиск с первого канала. Рассмотрим взаимодействие блоков устройства поиска канала передачи данных при, например, поиске канала с адресом 0)5 И ;Состо нием понижени зфовн В блоке 2 Пам ти, состо ний Каналов от канала 005 записана информаци т. е. состо ние понижение уровн в канале. Оператор посьшает с блока 4 имитации состо ний состо ние понижение уровн , и данное устройство начинает поиск каналов с данным состо нием . Распределитель 1 поочередно сканирует в блоке 2 пам ти запоминающего устройства состо -. НИН каналов, начина с первого канала. Сигнал состо ни понижение уровн от канала 005 блока 2 и аналогачный сигнал рт блока 4 поступают на входы анализатора 3, который после анализа вьщает сигнал разрешени на блок 6. С тактом Tj блок 6 срабатьтает и на его выходе по вл етс сигнал разрешени записи адреса канала от распределител 1 в итолндтельный блок 5. Одновременно с выхода блока 6 сигнал постзттает на блок 8 остановки поиска, на блок 7 запрета, которьш формирует сигнал запрета работы блока 9 на врем поиска адреса канала. Адрес 005 канала, поступающий от распределител 1, записьшаетс в исполнительном блоке 5. После записи адреса канала и контрол правильности этой записи блок 5 выдает сигнал на блоки 8 и 9. При совпадении сигналов на входах блока 8 после )ошй с тактом Т, тактового генератора вьщает сигаал остановки поиска в блоки 6 и 10. Устройсгво прекращает поиск по состо нию погшжение уровн , в исполнительном блоке 5 запоминаетс и отображаетс адрес канала 005. С прекращением сигнала разреша1ш поиска от блока 4 через инвертор 11 и тактом TJ тактового генератора блок 7 запрета устаиавливаетс в исходное состо ние, подготавлива срабатьшание блока 9 установки в исходное состо ние. С повторной посылкой с блока 4 имитации состо ни понижение уровн адрес канала 005 поступает от рашределител 1 в исполнительньш блок 5, где сравниваетс с ранее записанным этам же агфесом. Иотолниельный блок 5 выдает сигнал на блоки 8 и 9, Блок 7 не срабатьшает, так как не поступает сигнал разрешени записи от блока 6, который в зто врем не вьщает сигнал. Ш входах блока 9 происходит совпадение сигналов, поступающих от блоков 4, 5 и 7. В результате с тактом Т, тактового генератора блок 9 вьщает сигнал установки в исходное состо ние на блоки 5, 6 и 10, и со следующим тактом Tj тактового генератора продолжает дальнейший поиск от адреса 005 по данному состо нию. Если по данному состо нию не имеетс больш каналов, то повтор етс запись адреса 005 канала. Формула изобретени Устройство дл поиска канала передачи данных, содержащее растределитель, выходы которого подключены к информационным входам исполнительного блока и ко входам блока пам ти, выходы блока пам ти соединены с п-входами анализатора, инвертор, выход которого через блок запрета подключен к первому входу блока установки в исходное состо ние, второй вход которого соединен с выходом исполнительного блока, а выход - с установочным входом исполнительного блока, о тличающеес тем, что, с целью повышени надежности и быстродействи работы устройства, в него введены блок начала поиска, блок остановки поиска, блок разрешени записи и блок имитации, пвыходов которого подключены к соответствующим входам анализатора, а управл ющий выход соединен с первым входом блока начала поиска, блока остановки поиска, с третьим входом блока установки в исходное состо ние и входами инвертора и исполнительного блока; выходы блока начала поиска и анализатора через блок разрешени запиет подключены ко вторым входам блока запрета и блока остановки поиска и к разрешающему входу исполнительного блока, выход которого через блок остановки поиска соединен со вторым входом блока начала поиска и третьим входом блока разрешени записи: выход блока установки в исходное состо ние подключен к третьему входу блока начала поисзса и четвертому входу блока разрешени записи; последний выход рашределител соединен с четвертым входом блока начала поиска.A search in any of the n states in the device is carried out as follows: When sending from block 4 i-ro states (from among the n states that characterize data transfer channels), it is necessary to search for a kienal that has a Fffle state, similar to the one sent block 4. The channel address is searched for by the requested state} from the first channel, which is provided by the search start block 10, the output of the distributor 1 is turned on to the kotoporo input. The distributor 1 scans channel data from the state block 2 and alternates the output status vision to The analyzers have 3 channels. When the signals of the same state are received from the blocks 2 and 4, the analyzer 3 gives the permission signal to the input of the recording resolution block 6. Simultaneously, when sending from state simulation block 4 from its search resolution output, the search signal is signaled to blocks 5, 8, 9, 10 and inverter 11. With N + 1 distributor step 1, unit 10 sends the search start to block 6 to the input q ) a6aTbmaeT with a clock cycle T, a clock generator and a write enable signal to the inputs of blocks 5, 7 and 8. As a result, the prohibition block 7 is triggered, the output of which is a signal that turns off the initial state . When a recording resolution signal is received from analyzer 3 and the search resolution signal from block 4, the memory of the execution unit 5 from resolver 1 records the channel address, which has a state similar to nocbiftaeiyio fryv (; imitation4 state simulation. After recording and in memory whether block 5 of the address.channel and control of the correctness of the record is used unit 5 outputs a signal to the input of block 8 to stop the search and to block 9 to set to the initial state.If there are signals at the inputs from blocks 4, 5 block 8, the search stops and blocks ya 6, 10 signal the search settings where this signal is stored. The output pulses are stopped at the outputs of block 6 and 10. The search stop signal in block 6 prevents the signal from analyzer 3 from passing, in block 10 it turns off the signal from block 6 so that when it is sent again from block 4 The further search for the channel address occurred from the channel number recorded in the execution unit 5. With the termination of the search resolution signal from the state simulation block 4 through the inverter 11 with the cycle T, the clock generator is reset to the initial state ban. As a result, the ban of the block 7 is removed at the input of block 9. When the signal from block 4 simulates a state similar to the previously sent signal, is sent again from the distributor 1 to the executive block 5, it is compared with the channel address previously recorded and block 5 outputs a signal to search stop block 8 and to initial setup block 9, which with a clock cycle Tz of the clock generator, wakes up the initial setup signal of blocks 5, 6 and 10. 5 0) 5 20 25 30 35 40 45 50 55 60 This cycle is used to set up blocks 5, 6 and 10 S is the initial state, and the further search for the channel address is from the address previously recorded in block 5 in a similar state. If there are no more channels in this state, then the recording in block 5 of the previously found channel is repeated. When sending another state signal from block 4, the device automatically conducts a search from the first channel until a channel is detected according to the specified state. When manually entering the channel address into the executive unit 5, a stop signal is applied to blocks 7 and 10 from the manual control unit, where the signal is memorized and the operation of the autodynamic search device is prohibited. But when sending from the simulating unit 4 the state of the PIA channel, which is the initial state of the channel that was entered into the unit 5 by manual input, the device searches for the second channel. When sending from the unit 4 a state of a ganal different from the state of the channel entered into unit 5 manually, the device searches for the first channel. Consider the interaction of blocks of a device for searching a data transmission channel when, for example, searching for a channel with the address 0) 5 AND; Decreasing status In block 2 of Memory, Channel states from channel 005 recorded information, i.e., channel lowering status. The operator removes the state of the level decrease from the state imitation unit 4, and the device starts searching for channels with the given state. The distributor 1 alternately scans in the memory block 2 of the memory state. NIN channels, starting with the first channel. The state signal is lowered from channel 005 of block 2 and the analog signal from unit 4 is received at the inputs of analyzer 3, which, after analysis, causes the enable signal to block 6. With beat Tj, block 6 triggers and the output of the channel address address appears at its output from the distributor 1 to the electric block 5. Simultaneously from the output of block 6, the signal post goes to block 8, the search stop, block 7, which forms the signal to block the block 9 from operating during the search for the channel address. Channel address 005, coming from distributor 1, is recorded in executive unit 5. After recording the channel address and verifying the correctness of this record, unit 5 outputs a signal to blocks 8 and 9. When the signals at the inputs of block 8 match, the signal with clock T is The search stop signal blocks in blocks 6 and 10. The device stops searching by status level cancellation, in block 5 the channel address 005 is stored and displayed. With the termination of the search signal from block 4 via inverter 11 and clock TJ of clock generator b ca. 7 prohibition ustaiavlivaets to the initial state, readying srabatshanie unit 9 a reset state. With repeated sending from the state-of-imitation block 4, the channel address 005 comes from distributor 1 to the executive block 5, where it is compared with the previously recorded same pattern. The sole unit 5 outputs a signal to the blocks 8 and 9, the Block 7 does not trigger, since the recording permission signal from the block 6, which does not receive the signal, does not arrive. In the inputs of block 9, the signals coming from blocks 4, 5 and 7 coincide. As a result, the clock generator unit 9 outputs the setup signal to blocks 5, 6 and 10, and continues with the next clock pulse Tj further search from address 005 by this state. If there are no more channels in this state, then the channel address 005 is repeated. The device for searching a data transmission channel containing a distributor, the outputs of which are connected to the information inputs of the execution unit and the inputs of the memory unit, the outputs of the memory unit are connected to the p-inputs of the analyzer, the inverter whose output is connected to the first input unit through the inhibit unit installation in the initial state, the second input of which is connected to the output of the execution unit, and the output - with the installation input of the execution unit, which is characterized by the fact that, in order to increase reliability and speed device operation, a search start block, a search stop block, a recording resolution block and a simulation block, whose outputs are connected to the corresponding inputs of the analyzer, and the control output connected to the first input of the search start block, search stop block, are entered into it initialization by the inputs of the inverter and the execution unit; the outputs of the search start block and the analyzer are connected to the second inputs of the inhibit block and the search stop block and to the enable input of the execution unit, the output of which is connected to the second input of the search start block and the third input block of the search block via the search stop block in its initial state it is connected to the third input of the start of the search block and the fourth input of the recording resolution block; the last output of the distributor is connected to the fourth input of the search start block.
ЮYU
MM
UIUi
nn
n 1n 1
0 0
nn
I I