SU510802A1 - Интегрирующее устройство действи - Google Patents

Интегрирующее устройство действи

Info

Publication number
SU510802A1
SU510802A1 SU2012090A SU2012090A SU510802A1 SU 510802 A1 SU510802 A1 SU 510802A1 SU 2012090 A SU2012090 A SU 2012090A SU 2012090 A SU2012090 A SU 2012090A SU 510802 A1 SU510802 A1 SU 510802A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
switch
counter
input
inputs
Prior art date
Application number
SU2012090A
Other languages
English (en)
Inventor
Виктор Иванович Новиков
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU2012090A priority Critical patent/SU510802A1/ru
Application granted granted Critical
Publication of SU510802A1 publication Critical patent/SU510802A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

1
Изобретение относитс  к телеграфии и может быть использовано в телеграфной технике и технике передачи данных.
Известно интегрирующее устройство дискретного действи , содержащее входной коммутатор , к одному из входов которого подключен выход задающего генератора, а также два счетчика и триггер на выходе.
Однако в известном устройстве при наличии дроблений импульс на выходе счетчика по вл етс  позже на величину, соответствующую величине дроблени , т. е. дробление переноситс  на край посылки.
Цель изобретени  - уменьшение величины краевых искажений посылок информации.
Это достигаетс  тем, что в предлагаемое устройство введены два элемента «ИЛИ и выходной коммутатор, при этом кажда  пара дополнительных выходов входного коммутатора через элемент «ИЛИ подключена к входу соответствующего счетчика, а выходы счетчиков подключены к соответствующим входам выходного коммутатора, причем одна пара выходного коммутатора подключена к парафазным входам триггера, друга  пара - к соответствующим входам входного коммутатора, а треть  пара - к соответствующим входам счетчиков.
На фиг. 1 приведена структурна  электрическа  схема предлагаемого устройства; на
фиг. 2 (а - с) - временные диаграммы, по сн ющие его работу.
Интегрирующее устройство дискретного действи  содержит входной коммутатор 1, к одному из входов которого подключен выход задающего генератора 2, одна пара дополнительных выходов через элемент «ИЛИ 3 подключена к счетчику 4, а друга  пара - через элемент «ИЛИ 5 к счетчику 6, а выходы счетчиков 4 и 6 подключены к входам выходного коммутатора 7. Одна пара выходов коммутатора 7 подключена к парафазным входам триггера 8, друга  пара - к соответствующим входам входного коммутатора 1, а треть  пара- к соответствующим входам счетчиков 4 и 6. Выход триггера 8  вл етс  выходом информации .
Устройство работает следующим образом.
Информаци  (фиг. 26) с канала св зи с длительностью элементарной посылки, равпой т, поступает на входной коммутатор 1, где осуществл етс  дискретизаци  токовых и бестоковых посылок. Дискретизаци  осуществл етс  серией импульсов, поступающей с задающего генератора 2 (фиг. 2а). Импульсы, полученные от дискретизации токовой посылки или дискретизации дроблений бестоковой посылки, поступают через первый вход элемента «ИЛИ 3 на вход счетчика 4 (фиг. 2в, ж). Импульсы, полученные от дискретизации
бестоковой посылки или дискретизации дроблений токовой иосылки, поступают через первый вход элемента «ИЛИ 5 на вход счетчика 6 (фиг. 2(3, з). На выходе счетчика 4 (6) по вл етс  сигнал при поступлении на его вход импульсов дискретизации в количестве, равном коэффициенту делени  этого счетчика (фиг. 2и, к). Сигналы, поступающие с выходного коммутатора 7 на входной коммутатор 1 (фиг. 2л, м)  вл ютс  сигналами коммутации . По первому сигналу коммутации (фиг. 2л) запрещаетс  прохождение импульсов дискретизации через первые входы элементов «ИЛИ 3, 5 и разрешаетс  прохождение серии импульсов через второй вход элемента «ИЛИ 5 (фиг. 2е). Этот сигнал коммутации формируетс  коммутатором 7 при поступлении токовой посылки. Формирование его осуществл етс  импульсами, поступающими со счетчиков 4 и 6 (фиг. 2и, к). При этом первый импульс со счетчика 4 (фиг. 2и) по вл етс  при поступлении Л импульсов дискретизации токовой посылки (фиг. 2в), а со счетчика 6 (фиг. 2к) - при поступлении Л - п имцульсов серии задающего генератора (фиг. 2е); п-импульсы дискретизации дроблений токовой посылки, поступившие на вход счетчика 6 (фиг. 2д). По второму сигналу коммутации (фиг. 2м) также запрещаетс  нрохождение импульсов дискретизации через первые входы элементов «ИЛИ 3, 5 и разрещаетс  прохождение серии импульсов через второй вход элемента «ИЛИ 3 (фиг. 2г).
Второй сигнал коммутации формируетс  выходным коммутатором 7 при поступлении бестоковой посылки. Формирование его осуществл етс  импульсами, поступающим со счетчиков 6 и 4 (фиг. 2к, и). При этом импульс со счетчика 6 (фиг. 2/с) по вл етс  при поступлении на вход счетчика 6 (фиг. 2д) N имнульсов дискретизации бестоковой посылки, а со счетчика 4 (фиг. 2м) - при поступлении на его вход N - т импульсов задающего генератора (фиг. 2г); т - импульсы дискретизации дроблений бестоковой посылки, поступившие на вход счетчика 4 (фиг. 2в). После формировани  первого сигнала коммутации (фиг. 2л) счетчик 4 может оп ть выдать сигнал в выходной коммутатор 7. Повторна  выдача сигнала с выхода счетчика 4 (фиг. 2и) возможна при поступлении токовой посылки, соответствующей нескольким элементарным посылкам, и наличии дроблений. В этом случае коммутатор 7 формирует сигнал сброса дл  счетчика 6 (фиг. 2р). После формировани  второго сигнала коммутации (фиг. 2м) счетчик 6 также может выдать вновь сигнал в выходной коммутатор 7. Повторна  выдача сигнала с
выхода счетчика 6 (фиг. 2к) возможна при поступлении бестоковой посылки, соответствующей нескольким элементарным посылкам, и наличии дроблени . В этом случае коммутатор 7 формирует сигнал сброса дл  счетчика 4 (фиг. 2 ). Выходной коммутатор 7, кроме формировани  сигналов коммутации входного коммутатора 1 и сигналов сброса дл  счетчиков 4 и 6, осуществл ет коммутацию сигналов со счетчиков 4 и 6 на выходы, которые соединены с триггером 8. При поступлении из канала св зи токовой посылки в коммутатор 7 поступает сначала сигнал со счетчика 4, а потом со счетчика 6. При этом коммутатор 7
коммутирует на выход, который соединен с единичным входом триггера 8, только сигнал с выхода счетчика 6 (фиг. 2н). С поступлением из канала св зи бестоковой посылки в коммутатор 7 поступает сначала сигнал со счетчика 6, а потом со счетчика 4. В этом случае коммутатор 7 коммутирует на выход, который соединен с нулевым входом триггера 8, только сигнал с выхода счетчика 4 (фиг. 2о). Выход триггера 8  вл етс  выходом информации интегрирующего устройства (фиг. 2с).
Из изложенного видно, что при поступлении токовой (бестоковой) посылки счетчик 4 (6)  вл етс  интегрирующим элементом токовой (бестоковой) посылки, а счетчик 6 (4) интегрирующим элементом дроблений токовой (бестоковой ) посылки и элементом задержки. Причем элемент задержки  вл етс  величиной переменной и завис щей от длительности дроблений.
Таким образом в предлагаемом устройстве дроблени  уничтожаютс , а не перенос тс  на кра  посылок.

Claims (1)

  1. Формула изобретени 
    Интегрирующее устройство дискретного действи , содержащее входной коммутатор, к одному из входов которого подключен выход задающего генератора, а также два счетчика и триггер на выходе, отличающеес  тем,
    что, с целью уменьшени  величины краевых искажений посылок информации, в него введены два элемента «ИЛИ и выходной коммутатор , при этом кажда  пара дополнительных выходов входного коммутатора через элемент «ИЛИ нодключена к входу соответствующего счетчика, а выходы счетчиков подключены к соответствующим входам выходного коммутатора, причем одна пара выходов выходного коммутатора подключена к парафазным входам триггера, друга  пара - к соответствующим входам входного коммутатора , а треть  пара - к соответствующим входам счетчиков.
    Ьзн
    г
    К
    Ш11Ш1 ||1Ш111М11ш|м1ш |||
    PJ(jj ---- -1 Х iZ 7JI
    ( Bill . иш в (Ь-.Ifciiiil.,, . ,.| IIIIII /хГ «1 1
    IM I
    Ш
    -йг-Ши
    у-4
    ш
    I
    .;.и11Ц,
    U|JLU Ji Hi ni IJlLLL - Mi|
    iiiiitiiiiiii II iiii
    LLl
    I I
    4
    f
    UL
    fvs.Z
SU2012090A 1974-04-02 1974-04-02 Интегрирующее устройство действи SU510802A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2012090A SU510802A1 (ru) 1974-04-02 1974-04-02 Интегрирующее устройство действи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2012090A SU510802A1 (ru) 1974-04-02 1974-04-02 Интегрирующее устройство действи

Publications (1)

Publication Number Publication Date
SU510802A1 true SU510802A1 (ru) 1976-04-15

Family

ID=20580759

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2012090A SU510802A1 (ru) 1974-04-02 1974-04-02 Интегрирующее устройство действи

Country Status (1)

Country Link
SU (1) SU510802A1 (ru)

Similar Documents

Publication Publication Date Title
SU510802A1 (ru) Интегрирующее устройство действи
GB735117A (en) Improvements in or relating to printing telegraph apparatus
SU1674150A1 (ru) Устройство дл моделировани системы св зи
GB945816A (en) Phase correcting system for synchronous telegraphy
SU504306A1 (ru) Устройство дл генерировани тактовых сигналов
SU813808A1 (ru) Устройство дл фазировани элек-ТРОННОгО ТЕлЕгРАфНОгО пРиЕМНиКА
SU970303A2 (ru) Устройство дл измерени временного интервала
SU1085009A1 (ru) Устройство дл формировани частотно-манипулированных сигналов
SU1193672A1 (ru) Числоимпульсный квадратор
SU1737707A2 (ru) Генератор случайного потока импульсов
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU395978A1 (ru)
SU571894A1 (ru) Устройство дл выделени импульсов
SU1100748A1 (ru) Устройство дл передачи дискретной информации
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU771861A1 (ru) Устройство дл задержки импульсов
SU661749A1 (ru) Устройство задержки
SU815938A1 (ru) Устройство защиты телеграфнойАппАРАТуРы OT дРОблЕНий пРиНиМАЕМОгОСигНАлА
GB960976A (en) Improvements in or relating to frequency discriminating telegraph signal detectors
SU1652986A1 (ru) Устройство дл селекции признаков при распознавании образов
SU1045389A1 (ru) Коммутатор каналов
SU995357A2 (ru) Устройство декодировани импульсных кодовых последовательностей
SU598238A1 (ru) Устройство коммутации
RU1811003C (ru) Устройство дл разделени импульсов
SU928666A2 (ru) Устройство приема сигналов фазового пуска