SU661749A1 - Устройство задержки - Google Patents
Устройство задержкиInfo
- Publication number
- SU661749A1 SU661749A1 SU772479452A SU2479452A SU661749A1 SU 661749 A1 SU661749 A1 SU 661749A1 SU 772479452 A SU772479452 A SU 772479452A SU 2479452 A SU2479452 A SU 2479452A SU 661749 A1 SU661749 A1 SU 661749A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- amplitude
- pulse
- converter
- input
- Prior art date
Links
Landscapes
- Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)
Description
.
Изобретение относитс к области импульсной техники, предназначено дл задержки импульсных сигналов и может бьЕТЬ. использовано в устройствах, моделирующих процессы на входе приемных трактов радиотехники .
Известны устройства задержки, содержащие входной триггер, инвертор, регистр сдвига, генератор тактовых импульсов .
Известные устройства обеспечивают задержку импульсов фиксированной длительности на фиксированный интервал.
Известны также устройства задержки, содержащие триггер, элемент задержки, преобразователи «врем -амплитуда, амплитудный дискриминатор 2.
Недостаток известных, устройств состоит в том, что они не могут обеспечить задержку на случайный интервал Импульса, длительность которого заранее неизвестна (случайна ).
Целью изобретени вл етс обеспечение задержки импульса случайнойдлительности на случайный интервал.
Данна цель достигаетс тем, что в устройство , содержащее триггер, элемент задержки , выход которого соединен со входом остановки первого преобразовател «врем -амплитуда , подключенного выходом к ОД.НОМУ из входов амплитудного дискриминатора , другой вход которого соединен с выходом второго преобразовател «врем амплитуда , а выход - соединен со входами сброса упом нутых преобразователей, введен формирователь импульсов, один выход которого подключен к параллельно соединенным входам запуска элемента задержки и первого преобразовател «врем -амплитуда , а другой - к входу запуска второго преобразовател «врем -амплитуда, единичный вход триггера подключен к выходу элемента задержки, а нулевой - к выходу амплитудного дискриминатора.
На фиг. 1 представлена блок-схема уст5 ройства; на фиг. 2 показана диаграмма напр жений , по сн юща принцип работы устройства .
Устройство содержит триггер , элемент .задержки 2, выполненный в виде формиро0 вател видеоимпульсов случайной длительности (например, триггера со случайным сбросом), первый преобразователь 3 «врем -амплитуда , амплитудный дискриминатор 4, второй преобразователь 5 «врем амплитуда , формирователь 6 импульсов, входную клемму 7, выходную клемму 8.
На фиг. 2 представлены диаграммы напр жений: а) на входе формировател 6; б) на выходе элемента задержки 2; в) на выходе преобразовател 3; г) на выходе преобразовател 5; д) на выходе амплитудного дискриминатора 4; е) на выходе устройства;
Устройство работает следующим образом .
Через входную клемму 7 устройства на вход формировател 6 поступают видеоимпульсы , длительность которых измен етс случайным образом (фиг. 2а). На выходах последнего формируетс пара остроконечных импульсов, соответствующих переднему и заднему фронтам очередного входного сигнала . Импульс переднего фронта с соответствующего выхода формировател 6 поступает на входы запуска элемента задержки 2 и преобразовател 3 «врем -амплитуда. Элемент задержки 2 срабатывает (фиг. 26), формиру на выходе видеоимпульс случайной длительности.
При срабатывании преобразовател 3 на его выходе формируетс сигнал, амплитуда которого измен етс пропорционально времени . В момент окончани импульса элемента задержки 2 (по его заднему фронту) сигнал преобразовател 3 фиксируетс на достигнутому к этому моменту (фиг. 2в) уровне . Одновременно, по заднему фронту импульса элемента задержки 2 выходной триггер 1 перебрасываетс в верхнее положение, формиру передний фронт выходного импульса , задержанным относительно переднего фронта входного импульса на случайный интервал (фиг. 2е).
Сигнал преобразовател 3 поступает на один из входов амплитудного дискриминатора 4, на другой вход которого поступает сигнал с выхода преобразовател 5. Последний запускаетс импульсом фронта, поступающим на его вход с соответствующего выхода формировател 6. Поскольку преобразователи 3 и 5 выполнены .идентичными , то есть имеющими одинаковый коэффициент преобразовани «врем -амплитуда то нарастание амплитуды выходного сигна-ла преобразовател 5 до фиксированного уровн сигнала преобразовател 3 произойдет за врем , равное длительности импульса элемента задержки 2 (фиг. 2г). В момент
равенства уровней сигналов преобразователей 3 и 5 амплитудный дискриминатор 4 срабатывает и его выходной импульс поступает на нулевой вход триггера 1 и входы
сброса преобразователей 3 и 5. Триггер 1 возвращаетс в исходное положение, формиру при этом задний фронт выходного импульса , задержанный относительно заднего фронта входного сигнала также на интервал , равный длительности импульса элемента задержки 2. Таким образом, на выходной клемме 8 устройства при постудлении на входную клемму 7 видеоимпульса случайной длительности формируетс видеоимпульс такой же длительности, но задержанный относительно момента его прихода на случайный интервал.
По импульсу с дискриминатора 4 преобразователи 3 и 5 сбрасываютс на нуль, при этом устройство возвращаетс в исходное положение и подготавливаетс к следующему запуску.
Claims (2)
1.Авторское свидетельство СССР № 411615, кл. Н 03 К 5/13, 17.09.71.
2.Авторское свидетельство СССР № 442575, кл. Н 03 К 5/13, 14.11.72.
У.(-Г::-
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772479452A SU661749A1 (ru) | 1977-04-25 | 1977-04-25 | Устройство задержки |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772479452A SU661749A1 (ru) | 1977-04-25 | 1977-04-25 | Устройство задержки |
Publications (1)
Publication Number | Publication Date |
---|---|
SU661749A1 true SU661749A1 (ru) | 1979-05-05 |
Family
ID=20706346
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772479452A SU661749A1 (ru) | 1977-04-25 | 1977-04-25 | Устройство задержки |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU661749A1 (ru) |
-
1977
- 1977-04-25 SU SU772479452A patent/SU661749A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU661749A1 (ru) | Устройство задержки | |
SU1385283A1 (ru) | Селектор последовательности импульсов | |
SU1172001A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU790222A1 (ru) | Устройство задержки импульсного сигнала | |
SU550761A1 (ru) | Устройство дл формировани пачек импульсов | |
SU1157666A1 (ru) | Формирователь одиночного импульса | |
SU1160587A1 (ru) | Устройство дл логического детектировани радиоимпульсов | |
SU864527A1 (ru) | Устройство задержки импульсов | |
SU417914A1 (ru) | ||
SU744622A1 (ru) | Устройство дл определени отклонени частоты импульсной последовательности от заданной | |
SU1101850A1 (ru) | Устройство дл определени логарифма отношени двух сигналов | |
SU584244A1 (ru) | Устройство дл измерени времени распространени ультразвука | |
SU413481A1 (ru) | ||
SU572910A1 (ru) | Селекторное устройство | |
SU903871A1 (ru) | Генератор случайных чисел | |
SU438988A1 (ru) | Устройство дл формировани случайных временных интервалов | |
SU439068A1 (ru) | ||
SU1363501A1 (ru) | Цифровой частотный демодул тор | |
SU481113A1 (ru) | Способ временной задержки управл ющих импульсов | |
SU1285467A1 (ru) | Цифровой умножитель частоты | |
SU1647865A1 (ru) | Устройство формировани импульсов дл определени начала и конца серии импульсов | |
SU516030A1 (ru) | Генератор случайной последовательности импульсов | |
SU570996A2 (ru) | Селектор импульсов | |
SU395978A1 (ru) | ||
SU1555840A2 (ru) | Селектор импульсной последовательности |