SU413481A1 - - Google Patents
Info
- Publication number
- SU413481A1 SU413481A1 SU1813398A SU1813398A SU413481A1 SU 413481 A1 SU413481 A1 SU 413481A1 SU 1813398 A SU1813398 A SU 1813398A SU 1813398 A SU1813398 A SU 1813398A SU 413481 A1 SU413481 A1 SU 413481A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency
- output
- divider
- input
- selector
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Предлагаемое устройство относитс к средствам автоматики и вычислительной те.х.ники и предназначено дл обработки информации , поступающей от частотных датчиков и других объектов, выходным параметром которых служит частота электрических сигналов , в вычислительных системах автоматической обработки данных.
Известны двухканальные умножители частоты , работающие по принципу преобразовани перида входной умножаемой частоты в напр жение с последующим преобразованием напр жени в посто нное число равноотсто щих друг от друга импульсов. При этом каналы работают поочередно: в течение периода в одном канале происходит преобразование периода в напр жение, а в другом - образование выходной импульсной последовательности; в следующий период функции каналов мен ютс .
Цель изобретени - повышепие стабильности выходной частоты.
Это достигаетс тем, что в устройстве из схемы умножител исключены преобразователи частота - напр жение и нанр жение - частота и в схему введены отдельные элементы преобразователей код - частота.
На чертеже показана структурна схема умгюжител частоты.
2
В.ход 1 устройства подсоединен к схеме 2 сброса и к счетному входу управл ющего триггера 3. Схема сброса представл ет собой устройство, транслирующее все нечетные входные импульсы на один выход, а все четные импульсы входной умножаемой последовательности- на другой выход. Эти выходы схемы сброса подключены к входам сброса счетчиков 4 и 5 импульсов, входы которых через временные селекторы 6 и 7 соединены с выходом делител 8 частоты с коэффициентом делени Л . Выходы триггера 3 управлени подсоединены соответственно к управл ющим входа.м временных селекторов 6, 9 и 7,
10, а выход временного селектора 9 через делитель 11 частоты, управл емый счетчиком 5 импульсов,- к одному их входов схемы «ПЛИ 12, к другому входу которой через делитель 13 частоты, управл емый счетчиком 4
импульсов, подключен выход временного селектора 10. Импульсные входы временных селекторов 9 и 10, а также вход делител 8 частоты соединены с генератором 14 импульсов достаточно стабильной частоты. Выход схемы
«ИЛИ 12 вл етс выходом устройства.
Умножитель частоты работает следующим образом.
правл ющнй триггер 3 под воздействием сигналов умножаемом последовательности находитс Б одном }з своих положений. ДонусТИМ , это положение соответствует открытому состо нию временных селекторов 6 и 9. Через временной селектор 9 и управл емый делитель 11 частоты с некоторым коэффициентом делени УУц импульсы с генератора 14 поступают на схему «ИЛИ 12 и с нее на выход устройства. Коэффициент цеп ми управлени автоматически устанавливаетс таким образом , чтобы частота сигналов на выходе делител И была равна умноженной в Л раз частоте сигнала на входе 1.
Пока через временной селектор 9 и делитель 11 осуществл етс выработка выходного сигнала, в элементах 3, 4, 6, 8 и 13 происходит обработка очередного периода следовани входных сигналов умножител .
Триггер 3 находитс в указанном состо нии в течение периода следовани входных импульсов Гвх --За этот интервал времени
/вх
через открытый временной селектор 6 на установленный предварительно на нуль сигналом с выхода схемы 2 сброса счетчик 4 импульсов поступают сигналы с выхода делител 8 частоты. Если генератор 14 импульсов вырабатывает HMnyvTbcbi с частотой следовани FT, а делитель 8 частоты имеет коэффициент делени Л/, на вход временного селектора 6 подаютс импульсы частотой Fi/N. За врем открытого состо ни временного селектора 6 на счетчик 4 импульсов поступает
N-F
Число импульсов, насчитанное счетчиком 4, определ ет коэффициент делени делител 13 частоты. Таким образом, к концу рассматриваемого периода делитель 13 частоты приобретает коэффициент делени , равный /V4.
По окончании исследуемого периода очередным импульсом входной последовательности управл ющий триггер 3 перебрасываетс в состо ние, при котором запираетс временной селектор 9 (благодар чему прекращаетс подача импульсов на выход через делитель 11) и селектор б, ограничива коэффициент делени делител 13 числом Л4, и открываетс временной селектор 10, через который па вход делител 13 подаютс импульсы с частотой Ff.
Па выходе делител 13 частоты вырабатываютс сигналы частоты
F - - F . - .у f
вых, -г 1-1вх
Одновременно с открытием селектора 10 сигналом с того же выхода, триггер а 3 открываетс временной селектор 7, через который на счетчик 5 импульсов в течение очередного интервала времени Гвх поступают импульсы частоты ffl. Входной импульс, установивший триггер 3 в состо ние, при котором открыты селекторы 7 и 10, воздействует на цепи сброса счетчика 5 импульсов. Счетчик 5 к моменту прихода с селектора 7 первого импульса оказываетс в исходном нулевом состо нии.
Таким образом, в течение очередного (допустим , п-го) периода Гвх в цепи генератор 14, селектор 10, делитель 13, схема 12 идет
выработка выходной импульсной последовательности , а в цени генератор 14, делитель 8, селектор 7, счетчик 5, делитель 11 - подготовка коэффициента делени частоты на следующий период входной импульсной последовательности .
В течение следующего (/г+1-го) периода Гвх, в цепи генератор 14, селектор 9 делитель 11, схема 12 происходит выработка выходной импульсной последовательности, а в
цепи генератор 14, делитель 8, селектор 6, счетчик 4, делитель 13 - подготовка коэффициента делени частоты F.
Предмет изобретени
Умножитель частоты следовани импульсов, содержащий генератор импульсов, соединенный с общ-им делителем частоты, два канала
обработки сигнала, схему «ИЛП и подключенные к входу умножител управл емый триггер и схему сброса, отличающийс тем, что, с целью повышени стабильности выходной частоты, каждый канал содержит
два временных селектора, счетчик импульсов и делитель частоты, причем в каждом канале первый временной селектор частотным входом соединен с выходом генератора импульсов, а BTopoii временной селектор - с выходом общего делители частоты, управл ющие входы временных селекторов соединены с выходами управл ющего триггера, счетчик импульсов одним входо.м соединен с выходом второго временного селектора, а вторым - с выходом
схемы сброса, входы делител частоты каждого канала соединены с выходами счетчика импульсов и первого временного селектора, а выход делител частоты соединен с входом схемы «ИЛП.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1813398A SU413481A1 (ru) | 1972-07-20 | 1972-07-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1813398A SU413481A1 (ru) | 1972-07-20 | 1972-07-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU413481A1 true SU413481A1 (ru) | 1974-01-30 |
Family
ID=20522735
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1813398A SU413481A1 (ru) | 1972-07-20 | 1972-07-20 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU413481A1 (ru) |
-
1972
- 1972-07-20 SU SU1813398A patent/SU413481A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU413481A1 (ru) | ||
SU438988A1 (ru) | Устройство дл формировани случайных временных интервалов | |
SU531270A1 (ru) | Устройство дл фиксации центров сигналов случайной последовательности | |
SU443327A1 (ru) | Устройство дл измерени средней частоты пачки импульсов | |
SU661749A1 (ru) | Устройство задержки | |
SU446842A1 (ru) | Устройство дл формировани измерительного интервала дл цифровых частотомеров | |
SU456375A1 (ru) | Устройство синхронизации по посылкам | |
SU481858A1 (ru) | Устройство дл измеерни неравномерности группового времени запаздывани | |
SU781798A1 (ru) | Генератор равномерно распределенных случайных сигналов | |
SU506888A1 (ru) | Преобразователь скорости перемещени в код | |
SU1125728A1 (ru) | Устройство дл формировани широтно-модулированных сигналов управлени ключами инвертора | |
SU1129542A1 (ru) | Способ измерени частоты импульсов и устройство дл его осуществлени | |
SU822335A1 (ru) | Селектор импульсов по длительности | |
SU1569954A1 (ru) | Цифровой частотный различитель | |
SU463100A1 (ru) | Устройство дл задани программы | |
SU758058A1 (ru) | Система цифрового отображения времени | |
SU420113A1 (ru) | Преобразователь фаза-частота | |
SU421114A1 (ru) | Генератор счетных импульсов | |
SU1182667A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU417896A1 (ru) | ||
SU437976A1 (ru) | Устройство дл измерени величины относительного превышени средней частоты импульсов | |
SU1219982A1 (ru) | Цифровой усредн ющий фазометр | |
SU917172A1 (ru) | Цифровой измеритель временных интервалов | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов | |
SU481113A1 (ru) | Способ временной задержки управл ющих импульсов |