SU498733A1 - Преобразователь динамических параметров импульсных схем в код - Google Patents

Преобразователь динамических параметров импульсных схем в код

Info

Publication number
SU498733A1
SU498733A1 SU2009041A SU2009041A SU498733A1 SU 498733 A1 SU498733 A1 SU 498733A1 SU 2009041 A SU2009041 A SU 2009041A SU 2009041 A SU2009041 A SU 2009041A SU 498733 A1 SU498733 A1 SU 498733A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
dynamic parameters
converter
pulse circuits
converter dynamic
Prior art date
Application number
SU2009041A
Other languages
English (en)
Inventor
Владимир Ильич Ковальков
Юрий Константинович Филипский
Original Assignee
Одесский ордена Трудового Красного Знамени политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Одесский ордена Трудового Красного Знамени политехнический институт filed Critical Одесский ордена Трудового Красного Знамени политехнический институт
Priority to SU2009041A priority Critical patent/SU498733A1/ru
Application granted granted Critical
Publication of SU498733A1 publication Critical patent/SU498733A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

распространени  включени  ti, а на второй - только напр жение (7цап, и каскады работают в режиме переключателей токов, т. е. через транзистор 12 протекает весь ток генератора 13:гк1 1к1, а транзистор 8 полностью закрыт гк2 0. Затем на другом входе второго каскада напр жение начинает линейно нарастать, а немного позже и к другому входу первого каскада прикладываетс  выходное напр жение исследуемой схемы Ux(t). В момент, когда напр жени  LJx(t) и начинают уравновешиватьс , токи транзисторов 8, 9 и 11, 12 начинают перераспредел тьс . Затем балансный каскад полностью переключаетс  и ток 1к2 достигает максимума /к2.
Допустим переключение первого каскада происходит позднее, чем второго. Тогда в течение некоторого времени через туннельный диод будут протекать коллекторные токи транзисторов 12 и 8, а их суммарное значение 1 () iyi () -|- 1к2((} превысит пиковый ток
диода. Туннельный диод перебрасываетс  в высоковольтное состо ние. Срабатывает ключ и выдает в блок управлени  команду оставить первый разр д ЦАП включенным, т. е. записать в первом разр де «1. Во врем  второго такта на выходе ЦАП уже будет суммарное напр жение первого и второго разр да, а второй балансный каскад переключаетс  позже, чем в первом такте. Переключение первого каскада и во второй раз произойдет в прежней точке, допустим, несколько раньше, чем второго каскада. В какой-то момент токи могут перекрыватьс , но, так как суммарный ток i(t) в течение такта был меньше /пик, туннельный диод останетс  в низковольтном состо нии и ключ не срабатывает. При этом второй разр д ЦАП сбрасываетс  блоком управлени  в «нуль.
В следующие такты устройство работает аналогично. В итоге дл  рассматриваемого случа  получаем выходной двоичный код: 1 1011 .... Число измерительных тактов, как и в обычном аналого-цифровом преобразователе напр жени  с поразр дным уравновешиванием , равно разр дности преобразовател . Чтобы прокодировать измер емый интервал с точностью до 0,001 необходимо 10 тактов , т. е. пропустить через исследуемую схему (объект) 10 импульсов. Заметим, что при стробоскопическом методе по той же точности в пределе необходимо 1000 импульсов, и веро тность того, что их временные параметры не нарушаютс  в каком-то импульсе или не измен тс  за врем  измерени , гораздо ниже, чем дл  10 импульсов. Следовательно, в предложенном устройстве ослабл етс  вли ние помех и кратковременных нестабильностей, а точность кодировани  может быть повышена. Врем  задержки выключени  /а либо длительность заднего фронта импульса кодируютс  аналогично ь В этом случае переключатель 6 переводитс  во второе положение, объедин   и подключа  через туннельный диод 15 коллекторы транзисторов 8 и 11. Формирователь 4 запускаетс  теперь инвертированными тактовыми импульсами, т. е. начало трапецеидальных импульсов совпадает с задним фронтом эталонных.
Предмет изобретени 
Преобразователь динамических параметров импульсных схем в код, содержаш.ий генератор тактовых импульсов, подключенный к блоку управлени  и св занный с формировател ми трапецеидальных и эталонных пр моугольных импульсов, к выходу которого подключен вход исследуемой схемы, распределитель с цифро-аналоговым преобразователем и источник опорных напр жений, св занные с блоком управлени , а также инвертор, переключатель и два балансных каскада с генераторами тока в обп,их эмиттерных цеп х их сравниваюншх транзисторов, о т л и ч а ю п; и йс  тем, что, с целью повышени  разрешающей способпости, быстродействи  и упрощени  устройства за счет исключени  формировател  строб-импульсов, он снабжен туннельным диодом и транзисторным ключом, вход которого подключен параллельно туннельному диоду, а выход - к блоку управлени ; при этом коллекторы транзисторов балансных каскадов, соединенных соответственно с выходами исследуемой схемы и формировател  трапецеидальных импульсов, объединены с помощью переключател  и подключены к шине питани  через туннельный диод.
SU2009041A 1974-04-01 1974-04-01 Преобразователь динамических параметров импульсных схем в код SU498733A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2009041A SU498733A1 (ru) 1974-04-01 1974-04-01 Преобразователь динамических параметров импульсных схем в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2009041A SU498733A1 (ru) 1974-04-01 1974-04-01 Преобразователь динамических параметров импульсных схем в код

Publications (1)

Publication Number Publication Date
SU498733A1 true SU498733A1 (ru) 1976-01-05

Family

ID=20579799

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2009041A SU498733A1 (ru) 1974-04-01 1974-04-01 Преобразователь динамических параметров импульсных схем в код

Country Status (1)

Country Link
SU (1) SU498733A1 (ru)

Similar Documents

Publication Publication Date Title
SU498733A1 (ru) Преобразователь динамических параметров импульсных схем в код
SU372675A1 (ru) Генератор импульсов
SU843218A1 (ru) Преобразователь цифровой код-временнойиНТЕРВАл
SU491974A1 (ru) Способ циклического преобразовани угла поворота вала в код
SU541290A1 (ru) Управл емый триггер
SU454574A1 (ru) Способ преобразовани угла в код
SU744971A1 (ru) Аналого-цифровой преобразователь
SU369702A1 (ru) Аналого-цифровой преобразователь
SU379978A1 (ru) Преобразователь двоичного кода в частоту
SU1748082A1 (ru) Преобразователь отклонени частоты от номинального значени в аналоговый сигнал
SU454544A1 (ru) Цифровой функциональный преобразователь
SU526833A1 (ru) Автоматический измеритель пороговых напр жений логических схем
SU1200200A1 (ru) Преобразователь отношени сопротивлений в частоту
RU1797160C (ru) Фазовращатель
SU1073710A1 (ru) Преобразователь код-фаза
SU1594692A1 (ru) Способ аналого-цифрового преобразовани и устройство дл его осуществлени
SU1275486A1 (ru) Генератор периодических колебаний дл управлени электродинамическим стендом
SU372690A1 (ru) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВЭСЕСс;;;-х:':...о, "'1 [ЙЙШ'ШО^Я;;;:';;;-',:,!
SU1057976A1 (ru) Преобразователь угла поворота вала в код
SU377843A1 (ru) БИБЛИОТЕКА !За витель Горьковский исследовательский физико-технический институт при Горьковском государственном университете им. Н. И. Лобачевского
SU607212A2 (ru) Устройство дл получени сигнала рассогласовани двух импульсных последовательностей
SU1478338A1 (ru) Устройство дл контрол преобразователей
SU1117809A1 (ru) Цифровой электропривод посто нного тока
SU602953A1 (ru) Преобразователь врем -веро тность
SU721797A1 (ru) Сравнивающее устройство