SU489210A1 - Устройство дл преобразовани напр жени в последовательности импульсов - Google Patents
Устройство дл преобразовани напр жени в последовательности импульсовInfo
- Publication number
- SU489210A1 SU489210A1 SU1904305A SU1904305A SU489210A1 SU 489210 A1 SU489210 A1 SU 489210A1 SU 1904305 A SU1904305 A SU 1904305A SU 1904305 A SU1904305 A SU 1904305A SU 489210 A1 SU489210 A1 SU 489210A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- coincidence circuit
- circuit
- coincidence
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Analogue/Digital Conversion (AREA)
Description
I
Изобретение относитс к радиотехнике и может быть использовано в цифровых интеграторах.
Известно устройство дл преобразовани напр жени -в последовательность ил пульсов , содержащее преобразователь напр жени в частоту, вход которого через суммирующее устройство подключен к датчикам опорного и управл ющего напр жений , а выход подсоединен к входу первой схемы совпадени непосредственно, а к входу второй схемы совпадени - через первую линию задержки, и генератор Eiv пульсов, выход которого подключен к второму входу первой схемы совп.ени . - через вторую ,инию задержки.
Однако известное устройство обладает низкой стабильностью работы при малых величинах управл ющего напр жени .
Цель изобретени - повысить стабильность работы устройства при малых величинах управл ющего напр жени ,
Дл этого в него введены формирователь длительности импульсов, вход которо го подключен к выходу первой схемы сов1паденй , а выход через дополнительный инвертор соединен со вторыми входами втоipou и третьей схем совпадени , и триггер, один вход которого соединен с выходом третьей схемы совладени , другой вход через дополнительную третью линию запержки соединен с выходом второй схемы совпадени , а выход подключен к входу четвертой, дополнительно введенной схемы совпадени , другой вход которой соединен с выходом второй схемы совпадени ,
На чертеже приведена блок-схема уст ройства.
Устройство дл преобразовани напр же-
НИЯ в последовательность нмпзльсов содер:жит преобразователь 1 напр жени в час- :тоту, вход которого через суммирующее устройство 2 подключен к датчикам опорного 3 и управл ющего 4 напр жений, а выход подсоединен к вхо.ду схемы 5 совпадений непосредственно и к входу схемы 6 совпадени через ликию 7 задер.жки.
Выход генератора 8 импульсов подключен к второму входу схемы совпадени 5
непосредственно, а к входу схеми 9 совпадени - через линию задержки 10.
Вход (рмировател 11 импульсов подключен X выходу схемы 5 совпадени , а выход через инвертор 12 соединен со вторыми входами схем б и 9 совпадени .
Один вход триггера 13 соединен с выходом схемы У совпадени , другой вход юпез линию задержки 14 соединен с выходом схемы 6 совпадени , а выход подключен к входу схемы 13 совпадени , другой вход которой соединен с выходом схемы 6 совпадени .
Устройство дл преобразовани напр жени в последовательность импульсов работает следующим образом,
На зход преобразовател 1 с выхода сумкшрующего устройства 2 поступают сумма управл ющего и опорного напр жений , поступающих, с детчиков 4 и 3. На выходе преобразовател образуетс импульсный сигнал с частотой, пропорциональ ной BxonHo.vfy суммир5 емому напр жению, который поступает на ах од схемы 5 совпадени . На другой вход схемы 5- совпаде ни поступг1ет импульс с генератора 8, причем частота генератор 1 8 равна частоте, вырабатываемой преобразователем 1 при подаче на него напр жени , равного onoj HONiy . При совпадении импульсов на входах схемы 5 совпадени с ее выхода им пульс поступает на вход формировател 11 который формирует запрещающий импульс длительности, равный, сумме времени задержки импульсов в лини х задержки 7, 10 и длительности импульсов, образующихс на выходах этих линий задержки. При этом врем задержки импульс;а в лини х задерж/жк 7 к 10 больше длительности импульсов на их входах, и BbrxonHi.ie импульсы короче входнь х. Запрещающий импульс с выхода Формировател 11 поступает чьрез инвер™ тор 12 на входы схем 6 и 9; совпадени .
На вь ходах схем б и 9 совпадени , задержанные в лини х задержки 7 и 10, им пу.чьсы преобразовател 1 к генератора 8 по вл :отск лишь тогда, когда они не совпадают во времени. Совпадающие или близко расположенные во времени имтЕульсы преобразовател i и генератора 8 взаимно уничтожаютс .
С выхода схемы б совпадени преобразо ванные импульсы поступают на вход схемы 15 совпадени и линию задержки 14, ос шествл юшую задержку а1тих импульсов на величину, больш ю их длительности. С выхода линии задержки 14 эти кмпульсь; поступают на вход трщ -ера 13с раздельными входами, на другой вход которого со схе-мы 9 совпадени поступают преобразованные импульсы генератора Б. При этом импульс, поступающий на вход, к котоому подключена схема 9 совпадени , устаавливает триггер 13 так, что выходной сигал ,, поступающий с триггера 13 насхем 15 -овпадени , запрещает прохождение через cxsNfy 15 совпадени икшульсов, поступающих со схемы 6 совпадени . Импульс, поступающий с линии задержки 14 на со- отве1-х;твующий вход триггера 13, устанавливает его так, что сигнал с выхода триггера 13 разрещает прохождение через схему 15 совпадени импульсов, поступающих со схемы 6 совпадени .
Таким образом, импульс со схемы 6
совпадени {то есть импульс преобразовател 1) не проходит через схему 15 совпадени , если в промежутке времени меж-
ду поступлением этого и предыдущего импульсов на выходе схемы 9 совпадени по вл етс импульс с генератора 8. В противном случае импульс с выхода схемы 6 совпадени проходит на выход схемы 15
совпадени .
Число импульсов на выходе схемы 15 совпадени за единицу времени пропорционально напр жению датчика 4 управл ющего напр жени .
Claims (1)
- Формула изобретениУстройство дл преобразовани напр жени в последовательность импульсов, содержашее преобразователь напр жени в часто1у, вход KOTOpoiX) через суммирующее устройство подключен к датчикам опорного и у...равл ющего напр жений, а выходподсоединен к входу первой схемы совпадени непосредственно jt к входу второй схемы совпадени через первую линию задерлскк , и генератор импульсов, выход которого подключен к второму входу первойсхемы совпадени непосредственно, а квходу третьей схемы совпадени через вторую линию задержки, отли чающеес тем, что, с целью повышени стабильност работы устройства при малыхвеличинах управл ющего напр жени , в него введены формирователь длите.шности импульсов, вход которого подключен к выхо .оу первой совпадени , а выход через дополнительный инвертор соединен совторыми входами второй и третьей схем совпадени , и триггер, один зход которого соединен с выходом третьей схемь) совпадени , другой вход через дсаолнительь-ую третью линию задержки соединен с пы.хо-дом второй схемы совпадени , а выходподключен к входу четвертой, дополнительно введенной схемы совпадени , другойвход которой соединен с выходом второй схемы совпадени .Г
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1904305A SU489210A1 (ru) | 1973-04-03 | 1973-04-03 | Устройство дл преобразовани напр жени в последовательности импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1904305A SU489210A1 (ru) | 1973-04-03 | 1973-04-03 | Устройство дл преобразовани напр жени в последовательности импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU489210A1 true SU489210A1 (ru) | 1975-10-25 |
Family
ID=20548542
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1904305A SU489210A1 (ru) | 1973-04-03 | 1973-04-03 | Устройство дл преобразовани напр жени в последовательности импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU489210A1 (ru) |
-
1973
- 1973-04-03 SU SU1904305A patent/SU489210A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU489210A1 (ru) | Устройство дл преобразовани напр жени в последовательности импульсов | |
SU425174A1 (ru) | Блок определения интервала | |
SU370536A1 (ru) | Цифровой способ измерения частоты следования | |
SU402827A1 (ru) | Устройство для измерения разности фаз | |
SU430372A1 (ru) | Устройство формирования временной последовательности импульсов | |
SU943635A1 (ru) | Измеритель временных интервалов | |
SU440646A1 (ru) | Измеритель времени запаздывани видеоимпульсов | |
SU473115A1 (ru) | Устройство дл измерени отклонени частоты от нормального значени | |
SU744951A1 (ru) | Пересчетное устройство | |
SU409149A1 (ru) | Цифровой частотомер | |
SU892335A1 (ru) | Цифровой след щий частотомер | |
SU434331A1 (ru) | Двухканальный фазометр | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов | |
SU760109A1 (ru) | Цифровой функциональный преобразователь | |
SU884115A2 (ru) | Селектор импульсов по длительности | |
SU508917A1 (ru) | Врем -амплитудный преобразователь | |
SU505992A1 (ru) | Преобразователь временного сдвига в код | |
SU422097A1 (ru) | Устройство для измерения временных интервалов | |
SU1200388A1 (ru) | Устройство доя формирования импульсных последовательностей | |
SU446842A1 (ru) | Устройство дл формировани измерительного интервала дл цифровых частотомеров | |
SU1084982A1 (ru) | Преобразователь кода в частоту повторени импульсов (его варианты) | |
SU453722A1 (ru) | УСТРОЙСТВО ДЛЯ ПОДСЧЕТА ИМПУЛЬСОВФ|R П т г:L—•' I \ 3 ;-^Ш €;-5Л--^г«!s3^4 C-^-.'^.J- | |
SU409145A1 (ru) | Индикатор отклонения частоты | |
SU1191839A1 (ru) | Устройство дл сравнени частот | |
SU370716A1 (ru) | УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИМПУЛЬСОВ ПЕРЕМЕННОЙ ЧАСТОТЫ |