SU481996A1 - Формирователь одиночных импульсов - Google Patents

Формирователь одиночных импульсов

Info

Publication number
SU481996A1
SU481996A1 SU1916861A SU1916861A SU481996A1 SU 481996 A1 SU481996 A1 SU 481996A1 SU 1916861 A SU1916861 A SU 1916861A SU 1916861 A SU1916861 A SU 1916861A SU 481996 A1 SU481996 A1 SU 481996A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
valve
additional
Prior art date
Application number
SU1916861A
Other languages
English (en)
Inventor
Аркадий Лазаревич Гуртовцев
Original Assignee
Институт Электроники И Вычислительной Техники Ан Латвийской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электроники И Вычислительной Техники Ан Латвийской Сср filed Critical Институт Электроники И Вычислительной Техники Ан Латвийской Сср
Priority to SU1916861A priority Critical patent/SU481996A1/ru
Application granted granted Critical
Publication of SU481996A1 publication Critical patent/SU481996A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

1
Изобрегешш относитс  к радиотехнике и может быть использовано в импульсных устройствах.
Известен формирователь одиночных и   yльcoв, длительность которых равна
периоду следовани  синхронизирующих импульсов, содержащий входной вентиль, выходной PS триггер, асинхронный триггер в цопи обратной св зи.
Целью изобретени   вл е1-с  новыше
пие надежности работы формировател  и упрощение его схемы.
Дл  этого выходной выполнен асинхронным, а между его входом и входным вентилем введены допол- ни тельный асинхронный Ь 8 триггер и дополни телы1Ый вентиль, едигн$чный вход донолнительного триггера соединен с выходим входного вентил , еди1шчный выход дополнительного триггера соединен с единичнЬ1М входом выходного триггера и с одним из входов дoнaгпiитeльнoг вентил , выход которого соединен с нулевым входом выходного 1 5 триггера, причем нулевой вход дополнительног-о
тригтера и другой вход дополнительного вентил  подсоединены к синхронизирующих и шyльcoв.
На фиг. 1 приведена принципиальна  схема формировател ; На фиг. 2 - временные диаграммы ..
Формирователь содерлшт входной вентиль 1, выход которого соединен с единичным входом триггера 3i нулевой вход триггера 2 объединен со входом вентил  3 и подсоединен к шине синхронизации 4. Второй вход вентил  3 соединен с единичным выходом триггера 2 и с единичным входом выходного триггера 5. Выход вентил  3 соединен с нулевым входом триггера 5. Выходной импульс снимаетс  с единичного и нулевого выходов триггера 5, Единич 1ый выход триггера 5 соед1П1ен с единичным .входом триггера 6 в цепи обратной св зи. Еднничньн выход триггера 6 соединен со входом вентил  1 и через размыкаюшлй контакт 7 входного переключател  8 - с землей. Второй вхоц вентил  1 соединен с замыка.ю-щим контактом 9 входног-о нере1шючатсп  8 и через резистор Ю - с источником Ш1тани , подключаемым к клемме 11, На шину 4 додаютс  импульсы синхрош13ации (см, фиг. 2, а).,
Работа формировател  одиночных импульсов заключаетс  в следующем.
В исходном состо шш триггеры 2, 5 и 6 наход тс  в нулевом состо нии. При этом на их пр мых выходах присутствует низкий потенциал (см. фиг, 2, г, д, ж). Так как на вход вентил  1 через резистор 10 подаетс  высокий лотенциал, то на выходе вентил  1 присутствует низкий потенциал (см, фиг, ei, в). При нажатии переключател  8 происходит раз- мыкание контакта 7 и замыкание контакта 9 на землю,
При этом на вход вентил  1 поступает дрёбезговый сигнал, представл ющий собой.длительное и периодическое нзменение потенциала с высокого уровн  на низкий и наоборот. Этот сигнал проходит на выход вентил  1, так как низкий по тенциал второго входа вентил  1 не преп тствует этому. На фиг, 2, б, в, дребез на входе и выходе вентил  1 не показан. Условно показано только однократное из менение выходного потенциала вентил  1. Если изменение потенциала на выходе вентил  1 с низкого уровн  на высокий
произошло в момент отсутстви  синхроимпульса , на шине син}фО1шзадии 4, то триггер 2 сохранит низкий потенциал на своем пр мом выходе вплоть до прихода очередного синхроимпульса, который разрешит переброс триггера 2 в единичное состо ние .на его S входе (см. фиг, l,i г). Изменение потенциала пр мого выхода триггера 2 с низкого уровн  на высокий вызывает блокировку синхроимпульса на вентиле 3. и переброс в единичное состо ние триггера 5 (см. фиг, 2, д, е), ко торый, в свою очередь, устанавливает в
единичное состо ние триггер 6 (см. фиг,
V
2, ж). Высокий потенциап пр мого выхода триггера 6 блокирует про.ходщение сигнала, дребезга на выход вентил  1, устанавлива  на его выходе низкий потенциал (см. фиг. 2, в). С окончанием синхроимпульса изменение потенциала на шине синхронизации 4 с низкого на высокий возвращает в исходное, нулевое состо  нне триггер 2 (см. фиг, 2, г).
Следующий синхроимпульс через вентиль 3 устанавливает в исходное состо ние триггер 5 (см. фиг. 2, Д; е), В таком состо нии схема находитс  до тех пор, пока переключатель 8 не будет возвращен в исходное положение.
Предмет изобретени 
Формирователь одиночных нмпульсов, длительность которых равна периоду следовани  син-тфонизирующих импульсов, содержапшй входной вентиль, выходной RS триггер, асинхронный триггер в цепи обратной св зи, отличающийс  тем, что, с целью повышени  надежности в работе и упрощеJiHH схемы формировател , выходной триггер выполнен асинхронным, а между его входом и входным вентилем введены дополнительный асинхронный RS трштер и дополнительный вентиль, единичный вход дополнительного триггера соединен с выходом входног вентйл , единичный выход дополнительного триггера соединен с единичным вхо ,дом выходного триггера и с одним из вхдов дополнительного , выход которого соединен с нулевым йходом выходного ftS тригтера, причем нулевой вход дополнительного триггера и другой вход дополнительного вентап  подсоединены к источнику синхронизирующих ИА-тульсов.
I 1
F™ i
&Hfn-o4ei4ue
IJ
a
Вынпю еи-ие
и
и
SU1916861A 1973-05-03 1973-05-03 Формирователь одиночных импульсов SU481996A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1916861A SU481996A1 (ru) 1973-05-03 1973-05-03 Формирователь одиночных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1916861A SU481996A1 (ru) 1973-05-03 1973-05-03 Формирователь одиночных импульсов

Publications (1)

Publication Number Publication Date
SU481996A1 true SU481996A1 (ru) 1975-08-25

Family

ID=20552168

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1916861A SU481996A1 (ru) 1973-05-03 1973-05-03 Формирователь одиночных импульсов

Country Status (1)

Country Link
SU (1) SU481996A1 (ru)

Similar Documents

Publication Publication Date Title
GB1514964A (en) Logic level difference shifting circuit
GB1362210A (en) Electronic interference suppression device and method of operation thereof
GB957203A (en) Transistor signal storage and transfer circuits
SU481996A1 (ru) Формирователь одиночных импульсов
GB1139628A (en) Clocked delay type flip flop
SU434581A1 (ru) Устройство синхронизации импульсов
ES357614A1 (es) Perfeccionamientos en la construccion de diferenciadores digitales.
SU439943A1 (ru) Устройство дл выделени одиночного импульса
SU756659A1 (ru) Генератор матричных сигналов 1
SU864529A2 (ru) Формирователь одиночных импульсов,синхронизированных тактовой частотой
SU783956A1 (ru) Устройство дл получени пачек импульсов
SU544114A1 (ru) Устройство дл синхронизации импульсов
SU373864A1 (ru) 8СЕСОЮЗМАЯ i
SU479236A1 (ru) Синхронизатор импульсов
SU758073A1 (ru) УСТРОЙСТВО для МЕХАНИЗМАМИ ПРОГРАММНОГО УПРАВЛЕНИЯ С САМОУДЕРЖАНИЕМ 1
SU509984A1 (ru) Асинхронный р -триггер
ES415110A1 (es) Sistema secuencial para transmision de datos.
SU455494A1 (ru) Счетчик с коэффициентом счета 2+1
SU448585A1 (ru) Устройство дл синхронихации импульсов
SU472470A1 (ru) Устройство дл генеррировани тактовых импульсов
SU1347162A1 (ru) Генератор импульсной последовательности
SU600716A1 (ru) Преобразователь частоты следовани импульсов в напр жение
SU423252A1 (ru) Логическое устройство
SU504298A1 (ru) Формирователь импульсов
SU411628A1 (ru)