SU475615A1 - Генератор циклов - Google Patents
Генератор цикловInfo
- Publication number
- SU475615A1 SU475615A1 SU1913691A SU1913691A SU475615A1 SU 475615 A1 SU475615 A1 SU 475615A1 SU 1913691 A SU1913691 A SU 1913691A SU 1913691 A SU1913691 A SU 1913691A SU 475615 A1 SU475615 A1 SU 475615A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- circuit
- output
- input
- trigger
- cycle generator
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Description
Схема генератора циклов составлена из иересчетного устройства, выполненного на базе динамического регистра, соединенного со схемой коррекции. Блок синхронизации управл ет ;:оступлением счетных импульсов, которые следуют с частотой Р / 1 / --; - - - , где /-частота эталонного генератора; п - количество разр дов; т - врем задержки динамического регистра . Сигнал на выходе генератора циклов по вл етс с частотой так как совпадение сигналоЕ5 в схеме 8 возможно только в случае но в.тени имнульсов переноса на выходе схемы коррекции в момент иерепоса в последний п-й разр д динамического регистра. Диапазон задани периода следовани выходных сигналов генератора циклов дл и КГЦ, как следует из выражени (2), составл ет 0,000256+549755,81388 сек. Так как дискретность временных интервалов, соответствующих времени заполнени каждого разр да динамического регистра, равна 2, где п 1, 2, 3, ..., 32, и не всегда отвечает заданному периоду следовани выходных сигналов генератора циклов, то дл точной обработки нредлагаетс вводить в динамический регистр начальные услови с помощью блока 12 (фиг. 2). На выходе блока 13 синхронизации, содержащего п тиразр дный счетчик 15 и дешифратор 16, имеютс все времеиные сигналы, действующие по месту каждого разр да динамического регистра. Из этих синхронизирующих сигналов с помощью блока 12 ввода начальных условий, состо щего из клавищного устройства , соединенного со схемой «ИЛИ 17, выбираетс код начальных условий. Начальные услови ввод тс через схему 9, управл емую триггером 11 в коице каждого цикла пересчета. Таким образом, обеспечиваетс начало счета при одинаковых начальных услови х . Код начальных условий определ етс при помощи таблицы. Например, требуетс иметь иа выходе генератора циклов имиульсы с периодом следовани сек. Из таблицы выбираем ближайщее больщее врем , из которого вычитаем заданное. Затем из разности вычитаем меньшее врем , за которое происходит заполнение разр да динамического регистра, из новой разности вычитаем оп ть ближайщее меньшее врем , вз тое из таблицы и т. д. После определени начальных условий они выставл ютс на клавищах в блоке начальных условий на все врем работы генератора. В данном случае, чтобы задать начальные ус17I7986I84 - 27 разр д 14400000000 2779869184 2147483648 632385536 536870912 95514624 67108864 28495760 16777216 11628544 лови , надо выставить на клавищах 5, 6, 7, 9, 13, 14, 16, 19, 22, 24, 27 и все старщие разр ды от 28 по 31 включительно, так как выходной сигнал генератора циклов тактируетс с помопи о схемы 8 последним 32-м разр дом. Следовательно, клавищное устройство позвол ет легко перестроить генератор циклов на любую частоту с точностью до 1 гц. В приведенном примере точность задани нериода следовани выходных импульсов генератора циклов составл ет 256 мксек. Триггер 11 начальных условий устанавливаетс в единичное состо ние на 256 мксек (одна итераци ). Сигнал с единичного выхода триггера разрешает прохождение кода начальных условпй через схемы 9 и 2 в динамический регистр, после чего триггер сбрасываетс в нулевое состо ние импульсом из блока синхронизации и разрешает прохождение счет )ых сигналов через схему 10 во врем действи первого разр да динамического регистра. Импульс счета, поступающий на логическую схему (триггер 7 коррекции, инвертор 5, элемент 6 задержки, схемы 4 и 2), перебрасывает триггер 7 в нулевое состо ние. Ири этом схема 3 закрываетс , а схема 4 открываетс , и код с динамического регистра 1, начина с младших разр дов, проходит через инвертор 5 и схему 4. Нервый нуль записанного в динамическом регистре 1 кода, проинвертировав , записываетс через схему 2 в динамический регистр 1 единицей, а также, пройд элемент 6 задержки, перебрасывает триггер 7 в единичное состо ние. При этом закрываетс
схема 4 совпадени н открываетс схема 3, и остальные старшие разр ды : ерезап1 сываютс в динамический регистр без изменени . Элемент задержки на полтакта необходим дл четкой работы схемы. В результате код в динамическом регистре увеличиваетс на единицу . Так продолжаетс до тех пор, пока в результате очередного суммировани не по витс сигнал переноса в 32-й разр д. В этом случае срабатывает схема 8, и на выход генератора циклов проходит сигнал, который устанавливает триггер 11 в единичное состо ние дл ввода начальных условий. Цикл иовтор етс .
В институте автоматики (г. Киев) был собран такой генератор циклов на магнитострнкционных лини х задержки (МЛЗ) в качестве динамического регистра и элементах «Мир-1. Количество разр дов динамического регистра 32, частота эталонного генератора / 125 КГЦ. Все оборудование генератора циклов , выполненного на МЛЗ и элементах «Мир-1,- 30 транзисторов. Генератор циклов настраиваетс на выработку сигналов с любым периодом следовани от 0,000256+ 549755,813888 сек с точностью 256 мкеек. Такие параметры позвол ют использовать предлагае .мый генератор циклов в устройствах автоматики и вычислительной техники.
Предмет изобретени
Генератор циклов, содержащий динамический регистр, генератор эталониой частоты, выход которого св зан с входом блока синхронизации , соединенного выходом с входом блока начальных условий, триггеры, схемы «И, «ИЛИ, инвертор, элемент задержки, о тл и ч а ю щ и и с тем, что, с целью упрощени схемы, в нe выход динамического регистра св заи с входом иервой схемы «И, другой вход которой соединен с пр мым выходом иервого триггера, и через инвертор - с входом второй схемы «И, другой вход которой подключен к инверсному выходу первого триггера , а выход через элемент задержки - к входу установки в единицу того же триггера и к одному 3 входов схемы «ИЛИ, другой вход которой соединен с выходом первой схемы «И, а выход - с входом динамического регистра и с входом третьей схемы «И, другой вход которой св зан с выходом блока синхронизации , входом установки в нуль второго триггера и с одним из входов четвертой схемы «И, выход третьей схемы «И соединен с входом установки в единицу второго триггера, инверсиый выход которого св зан с другим входом четвертой схемы «И, третий вход которой соединен с выходом генератора /lajioiuiOH ч ютоты , а выход--с входом установки ъ нуль нсрвого триггера, пр мой выход второго григгера св зан с одним ii3 входов н той схимы -П,
t/
i
другой нход которой соединен с выходом бдока начадьных усдовий, а выход - с третьи%г 1. X о д о м схемы ; 11ЛI I ,-.
1
/7
Г
/J
г
13
риг.2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1913691A SU475615A1 (ru) | 1973-04-23 | 1973-04-23 | Генератор циклов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1913691A SU475615A1 (ru) | 1973-04-23 | 1973-04-23 | Генератор циклов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU475615A1 true SU475615A1 (ru) | 1975-06-30 |
Family
ID=20551277
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1913691A SU475615A1 (ru) | 1973-04-23 | 1973-04-23 | Генератор циклов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU475615A1 (ru) |
-
1973
- 1973-04-23 SU SU1913691A patent/SU475615A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU475615A1 (ru) | Генератор циклов | |
SU291198A1 (ru) | Генератор циклов | |
SU485437A1 (ru) | Генератор циклов | |
SU481984A1 (ru) | Устройство дл автоматической настройки избирательного усилител | |
SU1670775A1 (ru) | Устройство дл формировани серии импульсов | |
SU425183A1 (ru) | Устройство для моделирования случайныхсобытий | |
SU480988A1 (ru) | Частотно-цифровое устройство с автоматической коррекцией чувствительности | |
SU395989A1 (ru) | Накапливающий двоичный счетчик | |
SU604149A1 (ru) | Преобразователь кода во временной интервал | |
SU363207A1 (ru) | ||
ES440381A1 (es) | Un circuito para la supervision sin posible fallo de impul- sos periodicos. | |
SU583436A1 (ru) | Устройство дл проверки схем сравнени | |
SU450339A1 (ru) | Временной селектор | |
SU542192A2 (ru) | Автоматический программатор временных интервалов | |
SU660290A1 (ru) | Устройство дл синхронихации импульсных последовательснотей | |
SU126631A1 (ru) | Устройство дл получени разности двух последовательностей импульсов | |
SU455457A1 (ru) | Генератор импульсов | |
SU474803A1 (ru) | Устройство дл управлени сдвигами | |
SU406176A1 (ru) | В п т б | |
SU391555A1 (ru) | Генератор натуральных чисел | |
RU1803965C (ru) | Устройство дл формировани серий импульсов | |
FR2406912A1 (fr) | Procede et agencement pour engendrer des sequences d'impulsions sans que ces sequences ne soient separees les unes des autres par un intervalle de temps | |
SU1182482A1 (ru) | Цифровой измеритель временных интервалов | |
SU1562908A1 (ru) | Умножитель частоты | |
SU394726A1 (ru) | Цифровой частотомер |