SU472312A1 - Устройство дл контрол правильности радио и электрического монтажа - Google Patents
Устройство дл контрол правильности радио и электрического монтажаInfo
- Publication number
- SU472312A1 SU472312A1 SU1850256A SU1850256A SU472312A1 SU 472312 A1 SU472312 A1 SU 472312A1 SU 1850256 A SU1850256 A SU 1850256A SU 1850256 A SU1850256 A SU 1850256A SU 472312 A1 SU472312 A1 SU 472312A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- unit
- control
- inputs
- input
- outputs
- Prior art date
Links
Landscapes
- Monitoring And Testing Of Transmission In General (AREA)
Description
1
Изобретение относитс к контрольно-измерительной технике и предназначено дл автоматического контрол правильности монтажа электрических соединений сложной радиоэлектронной аппаратуры.
Известны устройства дл автоматического контрол параметров электрических пепей, содержащие многоточечный преобразователь «параметр - унифицированный сигнал, соединенный с входами многоразр дной схемы сравнени и блока индикации, блок управлени , одним из выходов соединенный с управл ющим входом коммутатора, и блок формировани тест-сигналов.
Необходимость предварительной разработки и смены программ контрол при смене контролируемых объектов существенно усложн ет работу с известными устройствами.
Цель изобретени - обеспечение возможности самопрограммировани в процессе обучени и обнаружение отклонени от ранее изученных данных.
Это достигаетс введением в устройство запоминающего блока, блока трансл ции и блока переключени пороговых уровней. При этом вход блока управлени соединен с выходом схемы сравнени , а его выходы соединены с управл ющими входами блока переключени пороговых уровней, блока трансл ции и блока формировани тест-сигналов, выход
последнего соединен с рабочим входом коммутатора , выход блока трансл ции соединен с одним из в.ходов запоминающего блока, а входы блока трансл ции - с выходами преобразовател «параметр - унифицированный сигнал, соединенного управл ющим входом с выходом блока переключени пороговых уровней, а выходы запоминающего блока соединены с вторыми входами блока индикации
и схемы сравнени .
На чертеже приведена схема предлагаемого устройства.
Устройство содержит многоточечный преобразователь 1 «параметр-унифицированный
сигнал, контролируемый объект 2, подключенный к входам преобразовател 1 через переходное устройство (на чертеже не показано ), многоразр дную схему 3 сравнени числовых кодов, блок индикации 4, блок трансл ции 5, запоминающий блок 6, блок управлени 7, коммутатор 8, блок формулировани 9 тест-сигналов, блок переключени 10 пороговых уровней. Выходы преобразовател 1 соединены с входом блока индикации 4 и с одними из входов схемы сравнени 3 и блока трансл ции 5. Вторые входы схемы сравнени 3 соединены с выходами запоминающего блока 6 и блока индикации 4. Блок управлени своим входом
соединен с выходом схемы сравнени 3, а выходами - с входом блока переключени 10 пороговых уровней, который выходом соединен с преобразователем 1, с входами коммутатора 8, блока формировани 9 тест-сигналов и вторым входом блока трансл ции 5. Выходы коммутатора 8 соединены с входами контролируемого объекта 2, запоминающего блока бис выходом блока формировани тест-сигналов. Выход блока трансл ции 5 соединен с вторым входом запоминающего блока 6.
Устройство работает следующим образом.
В режиме обучени на вход преобразовател 1 подключаетс заведомо исправный объект 2. Коммутатор 8 находитс в исходном нулевом состо нии. По команде «Пуск с блока управлени 7 коммутатор 8 переключаетс на первую точку контролируемого объекта 2i и подключает первый регистр запоминающего блока 6. В зависимости от св зей в контролируемом объекте 2 и установленных пороговых уровней блока 10 на выходах многоточечного преобразовател устанавливаютс определенные числовые коды, которые через блок трансл ции 5 записываютс в первый регистр запоминающего блока 6. Результат записи по вл етс на втором входе схемы сравнени 3, и так как при этом коды совпадают, в блоке управлени 7 формируетс команда на переключение коммутатора 8 в следующую точку контролируемого объекта 2. Таким образом производитс цикл самопрограммировани .
В режиме проверки на вход устройства подключаетс провер емый объект, и работа происходит в том же пор дке. Блок трансл ции 5 в этом случае отключен, и коммутатором 8 подключаютс соответствующие регистры запоминающего блока 6. При несовпадении числовых кодов с выходов преобразовател 1 и запоминающего блока 6 устройство останавливаетс на данной проверке, и в блоке индикации фиксируетс результат, позвол ющий определить характер неисправности.
Предмет изобретени
Устройство дл контрол правильности радио- и электрического монтажа, содержащее многоточечный преобразователь «параметр- унифицированный сигнал, соединенный с входами многоразр дной схемы сравнени и
блока индикации, блок управлени , одним из выходов соединенный с управл ющим входом коммутатора, и блок формировани тест-сигналов , отличающеес тем, что, с целью обеспечени возможности самопрограммировани в процессе обучени и обнаружени отклонени от ранее изученных данных, в него введены запоминающий блок, блок трансл ции и блок переключени пороговых уровней, при этом вход блока управлени соединен с
выходом схемы сравнени , а его выходы соединены с управл ющими входами блока переключени пороговых уровней, блока трансл ции и блока формировани тест-сигналов, выход последнего соединен с рабочим входом
коммутатора, выход блока трансл ции соединен с одним из входов запоминающего блока, а входы блока трансл ции - с выходами преобразовател «параметр-унифицированный сигнал, соединенного управл ющим входом с
выходом блока переключени пороговых уровней , а выходы запоминающего блока соединены с вторыми входами блока индикации и схемы сравнени .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1850256A SU472312A1 (ru) | 1972-11-22 | 1972-11-22 | Устройство дл контрол правильности радио и электрического монтажа |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1850256A SU472312A1 (ru) | 1972-11-22 | 1972-11-22 | Устройство дл контрол правильности радио и электрического монтажа |
Publications (1)
Publication Number | Publication Date |
---|---|
SU472312A1 true SU472312A1 (ru) | 1975-05-30 |
Family
ID=20533138
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1850256A SU472312A1 (ru) | 1972-11-22 | 1972-11-22 | Устройство дл контрол правильности радио и электрического монтажа |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU472312A1 (ru) |
-
1972
- 1972-11-22 SU SU1850256A patent/SU472312A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1598499A (en) | Integrated circuit controller programmable with unidirectional-logic instructions representative of sequential wire nodes and circuit elements of a ladder diagram | |
SU472312A1 (ru) | Устройство дл контрол правильности радио и электрического монтажа | |
US3056108A (en) | Error check circuit | |
US3573445A (en) | Device for programmed check of digital computers | |
JPS5523551A (en) | Control unit diagnostic equipment | |
SU841060A1 (ru) | Устройство дл контрол блоковпАМ Ти | |
SU409394A1 (ru) | Устройство проверки тракта системы связи с импульсно-кодовой модуляцией | |
SU503189A1 (ru) | Устройство дл проверки работоспособности электрического монтажа | |
SU1023398A1 (ru) | Устройство дл контрол блоков пам ти | |
SU406187A1 (ru) | Устройство для контроля чувствительности реле | |
SU1336037A1 (ru) | Устройство дл контрол электрического монтажа | |
SU666546A1 (ru) | Устройство дл допускового контрол параметров | |
SU723590A1 (ru) | Устройство дл проверки электрического монтажа | |
SU834830A1 (ru) | Генератор пр моугольных импульсов | |
GB1525505A (en) | Monitoring apparatus for checking the operation of logic systems | |
SU526832A1 (ru) | Адаптивное устройство дл проверки диодных схем | |
SU538311A2 (ru) | Устройство дл многоточечного контрол радиэлектронной аппаратуры | |
SU448591A1 (ru) | Устройство контрол преобразователей электронных систем | |
SU526834A1 (ru) | Устройство дл поиска неисправностей бесповоротных комбинационных схем | |
SU446856A1 (ru) | Устройство дл испытани элементов радиоэлектронной аппаратуры | |
SU1177833A1 (ru) | Устройство для контроля времени работы оборудования | |
SU546893A1 (ru) | Устройство дл автоматической диагностики технических объектов | |
SU955093A1 (ru) | Устройство дл обработки информации датчиков | |
RU8136U1 (ru) | Имитатор ир-60-500 для отладки корабельных цифровых управляющих систем | |
SU769493A1 (ru) | Устройство дл диагностики неисправностей дискретных объектов |