SU465737A1 - Межоритарный триггер - Google Patents
Межоритарный триггерInfo
- Publication number
- SU465737A1 SU465737A1 SU1975287A SU1975287A SU465737A1 SU 465737 A1 SU465737 A1 SU 465737A1 SU 1975287 A SU1975287 A SU 1975287A SU 1975287 A SU1975287 A SU 1975287A SU 465737 A1 SU465737 A1 SU 465737A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- elements
- triggers
- input
- inputs
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Description
Изобретение относитс к области автоматики и вычислительной техники и может быть 1;рименено в резервироваииых цифровых устройствах .
Известен мажоритарный триггер, состо щий из мажоритарного элемента инвертора и п идентичных каналов, каждый из которых содержит резервный триггер со схемой «ИЛИ на счетном входе и схемой «И иа каждом из выходов, причем ко вторым входам схем «И подключен выход источника сдвинутых тактовых импульсов, а выходы схем «И соединены со входами схемы ИЛИ, к одному из входов которой подключен также выход источника входных импульсов.
Цель изобретени - повышение иадежиости работы устройства и. расширени функциональных возможностей.
Дл этого в него дополнительно введены п -4 мажоритарных элементов и инверторов, при этом каждый вход любого мажоритарного элемента соединен с аналогичными входами других мажоритарных элементов и подключен к неинверсиому выходу резервного триггера соответствующего канала, а выход мажоритарного элемента непосредственно и через инвертор соединен со входами схем «И соответствующего канала.
На чертеже представлена блок-схема мажоритарного триггера, содержащего резервпые триггеры I-3, элементы «ИЛИ 4-6, на счетных входах триггеров, элементы «И 7- 9 дл обнаружени отказа типа «ложный О, элементы «И 10-12 дл обнаружени отказа типа «ложна 1, мажоритарные элементы 13-15, инверторы 16-18, источники входных сигналов 19-21, . цепи 22-24 индикации «ложного О и цепи 25-27 индикации «ложной 1 на входах резервных триггеров 1-3 соответственно, источники 28-30 вторых (сдвинутых) тактовых импульсов, выходы 31-33 мажоритарного триггера.
При согласованном состо нин всех резервных триггеров 1-3 элементы «И 7-12 закрыты дл прохождени сдвинутых тактовых импульсов от источников 28-30, так как на входы элементов «PI с триггеров и мажоритарных элементов поступают сигналы в противофазе .
Поэтому в этом случае схема устойчиво сохран ет свое состо ние. При сбое одного из резервных триггеров, например триггера 1 (в зависимости от фазы сбо : при переключении из состо ни «1 в состо ние «О или наоборот) на входах соответствующих элементов 7 или 10 окажутс синфазные сигналы , благодар чему импульс источника 28 поступает через элемент «ПЛИ на вход сбившегос триггера 1 и переводит его в согласованпое состо ние. При этом в соответствующей цепи индикации 22 или 25 по витс одиночный сигнал индикации сбо . При отсутствии и наличии сооев в резервированном триггере на выходах 31-33 каждого канала синхронно по вл ютс сигналы о согласованном но мажоритарному принципу состо нии резервных триггеров.
Б случае отказа одного из малсоритарны.к элементов 13-15 сигнал на соответствую1цем выходе 31-33 может либо отсутствовать, ли00 быть искажеаным. Однако благодар наличию неискаженных сигналов на двух других выходах в следующем разр де счетной схемы, построенной на аналогичных мажоритарных триггерах, все резервные триггеры примут согласованное состо ние.
В случае отказа любого другого элемента: резервных триггеров 1-3, элементов «ИЛИ 4-6, элементов «И 7-12, инверторов 16-18, источников имнульсов 19-21, 28-30 - на всех выходах 31-33 мажоритарного триггера сигналы будут неискаженными, так как этот отказ локализуетс в своем канале мажоритарного триггера.
Кроме того, при отказе инверторов тина отказа в инверсии (вход и выход инвертора имеют одинаковые сигналв) но цен м индикации можно установить этот отказ -в любом канале. Пусть, например, отказал инвертор 16, тогда при сигнале «1 на выходах 31-33 мажоритарного триггера открываетс элемент «И 10. По сигналу от источника 28 происходит переключение триггера 1 и открывание элемента «И 7, что в свою очередь вызывает повторное иереключение триггера 1 и открыванне элемента «И 10. Такой режим переключени триггера 1 происходит при каждом очередном поступлении сдвинутых импульсов до поступлени входного импульса, который снимает разрешающий сигнал на выходе мажорнтарного элемента. При этом оба элемента «И 7 и 10 остаютс закрытыми независимо от состо ни триггера 1. На этом этане прохождение сигналов в цени индикации занрещено.
Таким образом, поочередное по вление в цеп х индикации 22 и 25, 23 и 26, 24 и 27 сигналов «ложного О и «ложной 1 в такт работы источников сдвинутых импульсов, имеющих период следовани выще периода еледовани входных импульсов и сдвиг с ними по фазе, говорит о неисправности инверторов 16-18 соответственно. Указанна сигнализаци происходит в одном из устойчивых состо ний триггеров, соответствующем по влению разрешающего сигнала открывани элементов «И 7-9 выходными сигналами мажоритарных элементов.
Если период следовани сдвинутых тактовых импульсов равен лериоду входных импульсов , то при рассматриваемом отказе инвертора 16 произойдет лишь одно переключение триггера 1, перевед его в рассогласованное состо ние с триггерами 2 и 3. При этом в цепи 25 по витс сигнал «ложной 1. Второй входной импульс переключит все три триггера, сохран рассогласованное состо ние триггера 1 с триггерами 2 и 3. В цеп х индикации сигналы отсутствуют.
Третий входной и.мпульс вернет триггеры в первоначальное состо ние. Через открытый элемент «И 7 импульс от источника 28 пройдет в цепь 22 индикации ложного «О и пере ключит триггер 1 в согласованное состо ние.
Четвертый импульс нереключит все триггеры в согласованное состо ние, сигналы в цеп х индикации отсутствуют.
Таким образом, в случае равенства периодов входных и сдвинутых тактовых импульсов при отказе инвертора тина «отказ в инверсии соответствующий триггер переключаетс 6 раз с нериодом в 4 входных импульса, име 2 дополнительных нереключени под воздействием сдвинутых тактовых импульсов. Причем, одно дополнительное переключение производитс при согласованном состо нии триггеров , второе - через один входной импульс при рассогласованном состо нии. Оба дополнительных переключени сопровождаютс поочередным по влением сигналов в цеп х индикации , соответствующих состо нию триггера, из которого происходит переключение.
Отказ одного из эле.ментов «ИЛИ 4-6, при котором входные импульсы не поступают на соответствующие триггеры, индицируетс поочередным по вление сигналов в цеп х индикации ложного «О и ложной «1 с нериодом входных импульсов.
Итак, мажоритарный триггер локализует одиночные отказы элементов в своем канале., а некоторые типы отказов р да элементов индицируютс по виду сигналов в цеп х индикации неисправностей. Поканальные выходы мажоритарного триггера облегчает согласование триггеров соседних разр дов в счетных схемах , обеспечива восстановление функционировани отказавшего канала в следующем (старщем) разр де.
Предмет изобретени
Мажоритарный триггер, состо щий из мажоритарного элемента, инвертора и п идентичных каналов, каждый из которых содержит резервный триггер со схемой «ИЛИ на счетном входе и схемой «И на каждом из выходов, причем ко вторым входам схем «И подключен выход источника сдвинутых тактовых импульсов, а выходы схем «И соединены со входами схемы «ИЛИ, к одному из входов которой подключен также выход источника входных импульсов, отличающийс тем, что, с целью повышени надежности работы устройства и расширени функциональных возможностей, в него дополнительно введены п-1 мажоритарных элементов и инверторов, при этом каждый вход любого мажоритарного элемента соединен с аналогичными входами других мажоритарных элементов и подключен к неинверсному выходу резервного триггера соответствующего канала,
а выход мажоритарного элемента непосредственно и через инвертор соединен со входами схем «И соответствующего канала.
22
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1975287A SU465737A1 (ru) | 1973-12-11 | 1973-12-11 | Межоритарный триггер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1975287A SU465737A1 (ru) | 1973-12-11 | 1973-12-11 | Межоритарный триггер |
Publications (1)
Publication Number | Publication Date |
---|---|
SU465737A1 true SU465737A1 (ru) | 1975-03-30 |
Family
ID=20569175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1975287A SU465737A1 (ru) | 1973-12-11 | 1973-12-11 | Межоритарный триггер |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU465737A1 (ru) |
-
1973
- 1973-12-11 SU SU1975287A patent/SU465737A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4156200A (en) | High reliability active-standby clock arrangement | |
SU465737A1 (ru) | Межоритарный триггер | |
GB1122472A (en) | Systems for testing components of logic circuits | |
US3764987A (en) | Method of and apparatus for code detection | |
SU1764202A1 (ru) | Трехканальное мажоритарно-резервированное устройство | |
SU319082A1 (ru) | ||
SU379054A1 (ru) | КОМЛгУТИРУЮЩЕЕ УСТРОЙСТВОtJViU»I _^7»».^«^-- | |
SU1188922A1 (ru) | Устройство для управле- . ния'переключением резервных блоков | |
SU1095341A2 (ru) | Одноканальное устройство дл управлени @ -фазным преобразователем | |
SU1091341A1 (ru) | Резервируемый генератор последовательности импульсов | |
SU1003359A1 (ru) | Однотактный кольцевой счетчик единичного кода | |
RU2058667C1 (ru) | Самокорректирующийся делитель частоты | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU413632A1 (ru) | ||
SU849497A2 (ru) | Резервированный делитель частоты | |
SU483814A1 (ru) | Резервированный триггер | |
SU1163473A1 (ru) | Резервированный делитель частоты | |
SU1660232A1 (ru) | Резервированный генератор импульсов | |
SU1531213A1 (ru) | Кольцевой счетчик | |
RU1802407C (ru) | Мажоритарное устройство | |
SU238249A1 (ru) | Реверсивная пересчетная декада | |
SU711575A2 (ru) | Устройство выдачи текущего кода временного интервала | |
SU661758A1 (ru) | Импульсный преобразователь | |
SU841099A1 (ru) | Устройство дл синхронизации импульсов | |
SU1094151A1 (ru) | Мажоритарное устройство |