SU465731A1 - Frequency Code Encoder - Google Patents

Frequency Code Encoder

Info

Publication number
SU465731A1
SU465731A1 SU1630637A SU1630637A SU465731A1 SU 465731 A1 SU465731 A1 SU 465731A1 SU 1630637 A SU1630637 A SU 1630637A SU 1630637 A SU1630637 A SU 1630637A SU 465731 A1 SU465731 A1 SU 465731A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
counter
divider
frequency code
code encoder
Prior art date
Application number
SU1630637A
Other languages
Russian (ru)
Inventor
Аркадий Алексеевич Мельников
Евгений Федорович Трифонов
Original Assignee
Предприятие П/Я А-1891
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1891 filed Critical Предприятие П/Я А-1891
Priority to SU1630637A priority Critical patent/SU465731A1/en
Application granted granted Critical
Publication of SU465731A1 publication Critical patent/SU465731A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Устройство oj-иоситс  к области измерительной те. и может быть использовано дл  измерени  частоты следоваии  импульсов . Известно кодируюнюе устройство частота- код, содержащее генератор опорной частоты, через делитель соедииенный с двоичиым умножителем , счетчик результата, схему занрета и устройство управлени . С целью иовышеии  быстродействи  в предлагаемое устройство введен двоичный делнтель , выход которого соедипеи с входом счетчика результата через схему запрета, а унравл юи1 ,ий вход схемы занрета подключен к выходу устройства управлени . На чертеже нредставлеиа схема предлагаемого устройства. Устройство содерл ит генератор 1 опорной частоты, делитель 2, двоичный умножитель 3, состо н нй из счетчиков 4 и 5, схем запрета 6 и схемы «ИЛИ 7, двоичный делитель 8, состо иип из счетчиков 9 и 10 и схем запрета 11, схему запрета 12, счетчик результата 13 и устройство управлени  14. На вход 15 подаетс  измер емый сигнал. Работает устройство следующим образом. Сигнал иеизвестиой частоты F,. ступает на вход 15, производит сиисываиие предыдущего результата со счетчика 13 и устаиавливает схему в исходное состо ние. Им нульсы с генератора 1 с частотой FO поступают на делитель 2 с коэффнциеито.м делени  равиым 2 (iH - число разр дов делител  2), и в счетчики 5 и 9В счетчике 4 формируетс  код. онредел е 1л ,. jO .,) тмыи выражением N4 ) di TTiT х Частота следовани  импульсов на выходе двоичного умножител  оиредел етс  выраже ,, , пнем .1, 1Де н - число разр дов счетч1п-:ов 5 и 4. Код в счетчике И) определ етс  выражением N|,r FI dt Fi-Т,;. Частота следоваии  нм () нульсов на выходе двоичиого делител  оиредел етс  в 1ражеиием F2 :; . Код в счетчнке 13 определ етс  выражением Njs Fgdt F2-T,,. Код в счетчике 13  вл етс  результатом измереии  Ni3 Nx; N С приходом следующего импульса измерение повтор етс . Таким образом, за врем  Т,; в счетчике 13 формируетс  код, пропорциональный измер емой частоте сигнала.The device oj-iosits to the field of measuring those. and can be used to measure the pulse frequency. It is known to encode a frequency-code device containing a reference frequency generator, through a divider connected with a binary multiplier, a result counter, a circuit closed and a control device. In order to improve performance, a binary delntel is introduced into the proposed device, the output of which is connected to the input of the result counter via the inhibitor circuit, and the control unit 1, and the input of the circuit is connected to the output of the control unit. The drawing is a diagram of the proposed device. The device contains a reference frequency generator 1, a divider 2, a binary multiplier 3, consisting of counters 4 and 5, prohibition circuits 6 and the scheme OR 7, a binary divider 8, consisting of counters 9 and 10 and prohibition circuits 11, the circuit a prohibition 12, a result counter 13, and a control device 14. A measured signal is supplied to input 15. The device works as follows. Signal frequency of F ,. It goes to input 15, produces a previous result from counter 13 and sets the circuit to its initial state. By it, the nulls from the oscillator 1 with the frequency FO are fed to the divider 2 with the division coefficient of Rabbi 2 (iH is the number of bits of the divider 2), and a code is generated in counters 5 and 9B of the counter 4. onlim e 1l,. jO.,) with the expression N4) di TTiT x The pulse frequency at the output of the binary multiplier is determined by the expression,, we get .1, 1De is the number of bits of the counters: 5 and 4. N |, r FI dt Fi-T,;. The frequency of the following nm () zeros at the output of the binary divider is determined in Chapter F2:; . The code in counter 13 is defined by the expression Njs Fgdt F2-T ,,. The code in counter 13 is the result of measuring Ni3 Nx; N With the arrival of the next pulse, the measurement is repeated. Thus, during T ,; in counter 13, a code is generated that is proportional to the measured frequency of the signal.

Предмет п з о б р е т е и и  Subject matter

Кодирующее устройство частота - код, содержащее генератор онорной частоты, через делитель соедииенный с двоичным умножителем , счетчик результата, схему запрета и устройство унравлеии , отплпчающсес  тем, что, с целью увеличеин  быстродействи , в него введен двончный делитель, выход которого соединен с входом счетчика результата через схему запрета, а управл ющий вход схемы запрета подключен к выходу устройства управлени .Frequency encoder - a code containing the on-frequency frequency generator, through a divider coupled to a binary multiplier, a result counter, a prohibition scheme and a device that is sent so that, in order to increase the speed, a double-ended divider is inserted into it, the output of which is connected to the input of the result counter through the inhibit circuit, and the control input of the inhibit circuit is connected to the output of the control device.

SU1630637A 1971-03-05 1971-03-05 Frequency Code Encoder SU465731A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1630637A SU465731A1 (en) 1971-03-05 1971-03-05 Frequency Code Encoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1630637A SU465731A1 (en) 1971-03-05 1971-03-05 Frequency Code Encoder

Publications (1)

Publication Number Publication Date
SU465731A1 true SU465731A1 (en) 1975-03-30

Family

ID=20468056

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1630637A SU465731A1 (en) 1971-03-05 1971-03-05 Frequency Code Encoder

Country Status (1)

Country Link
SU (1) SU465731A1 (en)

Similar Documents

Publication Publication Date Title
GB1482158A (en) Method and an arrangement for measuring the pulse sequence frequency of a pulse sequence
SU465731A1 (en) Frequency Code Encoder
SU490044A1 (en) Measuring the average magnitude of the absolute value of the derivative of the narrowband random process phase
SU363096A1 (en)
SU536463A1 (en) Device for changing pulse frequency
SU479256A1 (en) Multi-input pulse counter
SU412564A1 (en) DIGITAL FREQUENCY
SU362466A1 (en) AGREEMENT DEVICE OF THE TYPE OF FREQUENCY-CODc5; ... L-.uu. * Uc-fiAH I
SU512580A1 (en) Pulse counter
SU373546A1 (en) DEVICE FOR AUTOMATIC MEASUREMENT OF AVERAGE TEMPERATURE OF MEDIUM
SU930143A1 (en) Digital frequency meter
SU464848A1 (en) Filling Frequency Meter
SU1070549A1 (en) Device for dividing frequencies of two pulse sequences
SU445161A1 (en) Pulse Divider
SU555342A1 (en) Device for measuring rotational speed
SU690405A2 (en) Digital percent frequency meter
RU1778716C (en) Digital ratemeter
SU560185A1 (en) Digital frequency meter
SU425315A1 (en) MULTIPLIENCY FREQUENCY FOLLOWING PERIODIC PULSES
SU430372A1 (en) DEVICE FORMATION OF TEMPORAL SEQUENCE OF PULSES
SU408347A1 (en) W / SHOCK
SU376728A1 (en) DIGITAL MEASURING BARRIER RECTANGULAR
SU1661992A1 (en) Recalculation device
SU461442A1 (en) Recorder of phonogram numbers
SU515131A1 (en) Device for measuring frequency and shaft speed