SU458102A1 - Device for receiving binary signals in parallel channels - Google Patents
Device for receiving binary signals in parallel channelsInfo
- Publication number
- SU458102A1 SU458102A1 SU1903234A SU1903234A SU458102A1 SU 458102 A1 SU458102 A1 SU 458102A1 SU 1903234 A SU1903234 A SU 1903234A SU 1903234 A SU1903234 A SU 1903234A SU 458102 A1 SU458102 A1 SU 458102A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- parallel channels
- binary signals
- receiving binary
- output
- channels
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
Description
,1,one
Изобретение- относитс к телеграфной св зи.The invention relates to telegraph communication.
Известно устройство дл приема двоичных сигаалов по параллельным каналам, содержащее IB каждом из каналов последовательно включенные блок разделени каналов, демодул тор , измеритель верности, а также -включенные последовательно декодирующий блок и выходной блок.A device for receiving binary sigals over parallel channels is known, comprising the IB of each of the channels of a series-connected channel separation unit, a demodulator, a fidelity meter, and a sequentially-decoding block and an output block included.
Целью изобретени вл етс повышение помехоустойчивости .The aim of the invention is to improve noise immunity.
Дл этого ;в каждый .из каналов введен перемножитель , например коммутируемый делитель напр жени , один из входов которого подключен к 1выходу демодул тора непосредственно , а второй - через измеритель :верности , причем выход перемножител подключен к одному из входов блока декодировани , соответствующий выход которого подключен к второму входу измерител верности.To do this, a multiplier is introduced into each channel of channels, for example, a switched voltage divider, one of the inputs of which is connected to the first output of the demodulator directly, and the second through a meter: accuracy, the output of the multiplier is connected to one of the decoding unit, the corresponding output of which connected to the second input of the meter fidelity.
На чертеже приведена блок-схема устройства .The drawing shows a block diagram of the device.
Устройство дл приема сигналов по параллельным каналам содержнт р д параллельных цепей предварительной обработки сигналов. Количество цепей равно числу параллельных каналов, по которым ведетс передача.A device for receiving signals over parallel channels contains a number of parallel chains of preprocessing of signals. The number of circuits is equal to the number of parallel channels through which the transmission is conducted.
Кажда цепь содержит последовательно включенные блок 1 разделени каналов, демодул тор 2 и перемиожитель 3, а также «зимеритель верности 4. Окончательна обработка сигналов происходит в декодирующем блоке 5 и ВЫХОДНОМ блоке 6.Each circuit contains a series-connected channel separation unit 1, a demodulator 2, and a transceiver 3, as well as a "fidelity reducer 4." The final signal processing takes place in the decoding unit 5 and the OUTPUT unit 6.
Устройство работает следующим образом.The device works as follows.
Входной сигнал поступает на блоки разделени каналов 1, в которых имеетс автоматическа регулировка усилени . Пол рность выходного сигнала демодул тора 2 определ ет , какой СИМВОЛ прин т по соответствующему каналу, а модуль этого напр жени характеризует надежность решени о прин том символе с учетом лишь мгновенных значений аддитивной помех,и и быстро измен ющихс параметров аддитивной и мультипликативной помех.The input signal is fed to channel separation units 1, in which there is an automatic gain control. The polarity of the output signal of demodulator 2 determines which SYMBOL is received via the corresponding channel, and the modulus of this voltage characterizes the reliability of the decision on the received symbol, taking into account only instantaneous values of additive interference, and rapidly changing parameters of additive and multiplicative interference.
Далее выходные сигналы демодул торов 2 поступают на перемножители 3, на вторые входы которых поданы напр жени , пропорЦиональ:ные достоверност м, с измерителей верности 4. Next, the output signals of demodulators 2 are sent to the multipliers 3, to the second inputs of which voltage is applied, proportional to the confidence, from the fidelity meters 4.
Сигналы, сфор|Мированные перемножител ми 3, поступают на входы декодирующего блока 5, где происходит исправление ошибок в прин той информации.The signals formed by the multipliers 3 are fed to the inputs of the decoding unit 5, where the errors in the received information are corrected.
Декодирующий блок 5 может реализовать различные алгоритмы обработки сигналов, но смысл их всех состоит в том, что определ етс та из. допустимых кодовых комбинаций, котора наиболее близка к комбинации входных сигналов этого блока, при этом могут учитыThe decoding unit 5 can implement various signal processing algorithms, but the meaning of all of them is that which is determined by. allowable code combinations that are closest to the input signal combination of this block, while taking into account
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1903234A SU458102A1 (en) | 1973-04-02 | 1973-04-02 | Device for receiving binary signals in parallel channels |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1903234A SU458102A1 (en) | 1973-04-02 | 1973-04-02 | Device for receiving binary signals in parallel channels |
Publications (1)
Publication Number | Publication Date |
---|---|
SU458102A1 true SU458102A1 (en) | 1975-01-25 |
Family
ID=20548234
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1903234A SU458102A1 (en) | 1973-04-02 | 1973-04-02 | Device for receiving binary signals in parallel channels |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU458102A1 (en) |
-
1973
- 1973-04-02 SU SU1903234A patent/SU458102A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU458102A1 (en) | Device for receiving binary signals in parallel channels | |
GB1243152A (en) | Improvements in or relating to interference detectors for data transmission systems | |
SU625311A1 (en) | Binary information transmitter-receiver | |
SU445172A1 (en) | Data reception and transmission | |
SU518019A1 (en) | Device for transmitting and receiving information by frequency codes | |
SU849510A1 (en) | Device for discrete-weight adding of spaced signals | |
SU1327305A1 (en) | Device for separating group signal | |
SU720745A1 (en) | Two-channel device for retranslation of discrete signals | |
SU613509A1 (en) | Discrete information receiver | |
SU1062874A1 (en) | Receiver of majority multiplexed signals | |
SU694883A1 (en) | Apparatus for receiving telemetric data | |
SU461692A1 (en) | Dual channel radiometer | |
SU512591A1 (en) | Recurrent clock error correcting device | |
SU1053318A1 (en) | Device for receiving frequency-modulated signals | |
SU1587655A1 (en) | Correlation system for transmission and reception of optical signals | |
SU782171A2 (en) | Bipulse signal receiving device | |
SU686139A1 (en) | Digital frequency detector | |
SU475741A1 (en) | Device of discrete-weight addition of separated signals | |
SU1100743A1 (en) | Device for correlation processing of composite signal | |
RU1786669C (en) | Device for transmission and receiving discrete messages | |
SU560360A1 (en) | Device for demodulating frequency-shifted signals | |
SU557503A1 (en) | Device for monitoring discrete communication channels | |
SU970717A1 (en) | Clock synchronization device | |
SU1124364A2 (en) | System for transmitting digital information | |
SU743216A1 (en) | Device for monitoring group channels of multichannel system of information transmitting and receiving system with time-division of channels |