SU453712A1 - Генератор функций уолша - Google Patents
Генератор функций уолшаInfo
- Publication number
- SU453712A1 SU453712A1 SU1965558A SU1965558A SU453712A1 SU 453712 A1 SU453712 A1 SU 453712A1 SU 1965558 A SU1965558 A SU 1965558A SU 1965558 A SU1965558 A SU 1965558A SU 453712 A1 SU453712 A1 SU 453712A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- generator
- transistors
- buses
- horizontal
- output
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
- Logic Circuits (AREA)
Description
1
Изобретение относитс к вычислительной технике и может быть использовано в системах ввода-вывода изображени в вычислительную машину, Б цифровых фильтрах, системах уплотнени сигналов, в анализаторах и синтезаторах сигналов и т. п.
Известен генератор функций Уолша, содержащш источник посто нного напр жени , регистр сдвига и логический блок.
Така схема позвол ет реализовать только одну функцию Уолша и обладает нерегул рностью структуры. Данные обсто тельства ограничивают применение подобных генераторов в аппаратуре, функционирование которой основано на использовании функций Уолша.
В предложенном генераторе функций Уолша , с целью расширени класса воспроизводимых функций, логический блок выполнен в виде матрицы из МДП-транзисторов, вертикальные шины которой подключены к выходам регистра сдвига, а горизонтальные шины соединены с выходами генератора и с затворами и истоками соответствуюш,их нагрузочных МДП-транзисторов, стоки которых подключены к источнику посто нного напр жени ; к вертикальным шина.м матрицы подключены затворы соответствующих логических МДП-транзисторов, стоки которых соединены с горизонтальными шинами матрицы, а истоки - с шиной нулевого потенциала, с которой
2
соединены истоки Л1ДП-транзнсторов обратной св зи, стоки которых соединены с соответствующими горизонтальны.ми шинами, а затворы - с соседни.ми, инверсными горизонтальными шипами.
На чертеже представлена схема предлагаемого генератора.
Генератор содержит регистр сдвига 1 и логический блок 2, выполненный в виде матрицы , содержащей нагрузочные МДП-транзисторы 3, логические МДП-трапзисторы 4, МДП-транзисторы обратной св зи 5. Питание генератора осуществл етс от источика посто нного напр жени б. С каждой пары горизонтальпых шин снимаетс пр мой и инверсный сигналы и соответственно этому цифрами -7п обозначены «пр мые шины, а цифрами 8i-8„ - «инверсные.
Генерато рработает следующим образом.
Тактовый и.мпульс на первом выходе регистра сдвига 1 открывает логические транзисторы 4, св запные с первой вертикальпо шппой, при этом па горпзоптальпых шинах 7
и 8, которые св заны со стоками указанных транзисторов 4, устанавливаетс потенциал «О, а на ocTavibHbix, св занных с этими шинами через транзисторы 5 обратной св зи инверсных выходных шинах устанавливаетс
потенциал «1.
Тактовый импульс на втором выходе регистра 1 открывает логические транзисторы 4, св занные с этим выходом. При этом аналогично рассмотренному на горизонтальных шинах , св занных -с указанными транзисторами 4, устанавливает1с код «1, а состо ние остальных выходных шин сохран етс за счет соот,ветствуюш,их транзисторов 5 обратной св зи. Затем тактовые импульсы на остальных выходах регистра 1 производ т соответствующие переключени , формиру на выходных шинах полную систему функций Уолша.
После тактового импульса на последнем выходе регистра 1 процесс повтор етс .
Таким о,б,разом, на нечетных 7i-7„ выходных шинах реализуютс функции Уолша, расположенные в пор дке уменьшени частоты следовани , а на четных шинах 8i-8п-инверсные значени этих функций.
Нагрузочные транзисторы 3 ограничивают токи в открытых логических транзисторах 4.
Описанный генератор реализует полную систему функций Уолша с их инверсными значени ми , имеет регул рную матричную структуру , что очень важно дл интегральных схем, содержит меньшее количество оборудовани в расчете на одну функцию Уолша и
обладает более высокой надежностью по сравнению с известным генератором.
Предмет изобретени
Генератор функций Уолша, содержащий источник посто нного напр жени , логический блок и регистр сдвига, отличающийс тем, что, с целью расширени класса воспроизводимых функций, логический блок выполнен в виде матрицы на МДП-транзисторах, вертикальные шины которой подключены к выходам регистра сдвига, а горизонтальные шины соединены с выходами генератора и с
затворами и истоками соответствующих нагрузочных МДП-транзисторов, стоки которых подключены к источнику посто нного напр жени ; к вертикальным шинам матрицы подключены затворы соответствующих логических МДП-транзисторов, стоки которых соединены с горизонтальными шинами матрицы , а истоки - с шиной нулевого потенциала, с которой соединены истоки МДП-транзисторов обратной св зи, стоки которых соединены
с соответствующими горизонтальными шинами , а затворы - с соседними, инверсными горизонтальными шинами.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1965558A SU453712A1 (ru) | 1973-10-02 | 1973-10-02 | Генератор функций уолша |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1965558A SU453712A1 (ru) | 1973-10-02 | 1973-10-02 | Генератор функций уолша |
Publications (1)
Publication Number | Publication Date |
---|---|
SU453712A1 true SU453712A1 (ru) | 1974-12-15 |
Family
ID=20566326
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1965558A SU453712A1 (ru) | 1973-10-02 | 1973-10-02 | Генератор функций уолша |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU453712A1 (ru) |
-
1973
- 1973-10-02 SU SU1965558A patent/SU453712A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5135341B1 (ru) | ||
US4542301A (en) | Clock pulse generating circuit | |
ES366284A1 (es) | Una disposicion de circuitos para transferir carga desde unprimer condensador o capacidad a un segundo condensador o capacidad. | |
SU453712A1 (ru) | Генератор функций уолша | |
US3987313A (en) | Arrangement for the generating of pulse trains for charge-coupled circuits | |
GB1210439A (en) | Improvements in or relating to d.c. voltage supply circuit arrangements | |
SU374724A1 (ru) | Распределитель импульсов | |
SU560325A1 (ru) | Генератор импульсов | |
SU680177A1 (ru) | Функциональный счетчик | |
SU451190A1 (ru) | Преобразователь напр жени в код | |
SU402014A1 (ru) | Генератор сигналов | |
SU430366A1 (ru) | Датчик случайных чисел | |
SU416694A1 (ru) | ||
SU777825A1 (ru) | Счетчик импульсов | |
SU430489A1 (ru) | Формирователь импульсов | |
SU1473072A1 (ru) | Формирователь импульсов на МДП-транзисторах | |
SU604152A1 (ru) | Устройство дл анализа комбинаций двоичного кода | |
SU610178A1 (ru) | Сдвигающий регистр | |
SU411653A1 (ru) | ||
SU362478A1 (ru) | Кольцевой распределитель импульсов | |
SU611298A1 (ru) | Сдвиговый регистр | |
SU405165A1 (ru) | Многоканальный релаксационный генератор | |
SU951712A1 (ru) | Делитель частоты следовани импульсов с нечетным коэффициентом делени | |
SU494749A1 (ru) | Импульсный инвертор аналогового сигнала | |
SU403073A1 (ru) | Двухтактный двоичный счетчик |