SU448596A1 - Устройство дл преобразовани фазы в цифровой код - Google Patents

Устройство дл преобразовани фазы в цифровой код

Info

Publication number
SU448596A1
SU448596A1 SU1882003A SU1882003A SU448596A1 SU 448596 A1 SU448596 A1 SU 448596A1 SU 1882003 A SU1882003 A SU 1882003A SU 1882003 A SU1882003 A SU 1882003A SU 448596 A1 SU448596 A1 SU 448596A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
circuit
counting
trigger
Prior art date
Application number
SU1882003A
Other languages
English (en)
Inventor
Юрий Дмитриевич Лоншаков
Николай Андреевич Марцинковский
Владимир Васильевич Табашников
Павел Моисеевич Тепленький
Original Assignee
Предприятие П/Я Г-4421
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4421 filed Critical Предприятие П/Я Г-4421
Priority to SU1882003A priority Critical patent/SU448596A1/ru
Application granted granted Critical
Publication of SU448596A1 publication Critical patent/SU448596A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относитс  к области вычислительной техники, в частности к аналого-цифровым функциональным преобразовател м. Известно устройство, содержащее формирователи сигнала и опорного напр жени , подключенные через логическую схему к блоку управлени  и схеме совпадени , управл ющей генератором счетных импульсов, а также счетчик. Однако в св зи с тем, что реальные формирователи имеют нестабильность нулевого уровн , в известных устройствах преобразование происходит с ошибкой Аф, равной Д(р Дер, + Atp2 - arcsin - + arcsin - , где ДФ1ИДФ2 - ошибки преобразовани  соответственно в канале опорного напр жени  и в канале сигнала; Ll и f/2 - амплитуды соответственно опорного напр жени  и сигнала; 01 и С/02 - Дрейф нул  в формировател х опорного напр жени  и сигнала . Предложенное устройство отличаетс  от известного тем, что с целью повышени  точности преобразовани  выход формировател  опорного напр жени  подключен к первой дополнительной схеме совпадени , второй вход которой соединен с выходом генератора счетных импульсов, а выход через триггер с раздельными входами, на второй вход которого подключен импульсный выход триггера со счетным входом, соединен со второй дополнительной схемой совпадени , другой вход которой подключен через дифференцирующую цепь к выходу блока управлени , а выход через триггер со счетным входом соединен с третьей дополнительной схемой совпадени , второй вход которой подключен к выходу схемы совпадени , третий вход св зан с выходом формировател  сигнала, а выход - со вторым входом генератора счетных импульсов. При этом между выходом генератора счетных импульсов и входом счетчика включен делитель на «два. На фиг. 1 дана функциональна  схема предлагаемого устройства; на фиг. 2 - эпюры напр жений в точках а-н фиг. 1. Устройство состоит из формирователей 1, 2 соответственно опорного напр жени  и сигнала , логической схемы 3, блока управлени  4, схемы совпадени  5, генератора счетных импульсов 6, делител  на «два 7, счетчика 8, дифференцирующей цепи 9, схем совпадени  10-12, триггера 13 с раздельным входом и триггера 14 со счетным входом. Устройство работает следующим образом. Опорное напр жение и напр жение сигнала ( фиг. 2, а и б) подаютс  на формирователи 1
и 2, на выходе которых формируютс  импульсные напр жени  пр моугольной формы (фиг. 2, в, г), и подаютс  на логическую схему 3. На выходе логической схемы 3 формируетс  напр жение (фиг. 2, д), подаваемое на схему совпадени  5, и напр жение (фиг. 2, е), которое подаетс  на блок управлени  4. С выхода блока управлени  4 напр жение (фиг. 2, ж) подаетс  на схему совпадени  5, выход которой подключен к генератору счетных импульсов 6. При этом на выходе генератора счетных импульсов 6 формируетс  код (фиг. 2, з).
В предлагаемом устройстве дополнительно к коду (фиг. 2,з), пропорциональному ф+Аф, формируетс  . Коды суммируютс  и дел тс  на «два.
Напр жение (фиг. 2, в) с выхода формировател  1 подаетс  на схему совпадени  10, на второй вход которой подключен выход генератора счетных импульсов 6. При по влении на выходе этого генератора 6 кода (фиг. 2, з) триггер 13, подключенный к выходу схемы совпадени  10, опрокинетс  и откроет схему совпадени  11. На второй вход схемы совпадени  11 подаетс  продифференцированное напр жение (фиг. 2, и) дифференцирующей цепью 9, а ее выход подключен на триггер со счетным входом 14. При этом на выходе этого триггера 14 формируетс  напр жение (фиг. 2,а), которое подаетс  на схему совпадени  12. На другие два входа схемы совпадени  12 подключен вход схемы совпадени  5 и выход формировател  2. При совпадении напр жений (фиг. 2, г, д и к) на выходе схемы совпадени  12 формируетс  импуЛьс (фиг. 2,л), длительность которого пропЬрцйоЙалЬйа фазовому сдвигу.
Полученный импульс подаетс  на генератор 6. Код с генератора 6 поступает на триггерный делитель 7, на выходе которого формируетс  код, пропорциональный фазовому сдвигу.
Предмет изобретени 
Устройство дл  преобразовани  фазы в цифровой код, содержащее формирователи сигнала и опорного напр жени , подключенные через логическую схему к блоку управлеки  и схеме совпадени , управл ющей генератором счетных импульсов, а также счетчик, отличающеес  тем, что, с целью повыщени  точности преобразовани , выход формировател  опорного напр жени  подключен
к первой дополнительной схеме совпадени , второй вход которой соединен с выходом генератора счетных импульсов, а выход через триггер с раздельными входами, на второй вход которого подключен импульсный выход
триггера со счетным входом, соединен со второй дополнительной схемой совпадени , другой вход которой подключен через дифференцирующую цепь к выходу блока управлени , а выход - через триггер со счетным входом
соединен с третьей дополнительной схемой совпадени , второй вход которой подключен к выходу схемы совпадени , третий вход соединен с выходом формировател  сигнала, а выход - со вторым входом генератора счетных
импульсов, при этом между выходом генератора счетных импульсов и входом счетчика включен делитель на «два.
г д р ж
3 и к л м
н
SU1882003A 1973-01-29 1973-01-29 Устройство дл преобразовани фазы в цифровой код SU448596A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1882003A SU448596A1 (ru) 1973-01-29 1973-01-29 Устройство дл преобразовани фазы в цифровой код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1882003A SU448596A1 (ru) 1973-01-29 1973-01-29 Устройство дл преобразовани фазы в цифровой код

Publications (1)

Publication Number Publication Date
SU448596A1 true SU448596A1 (ru) 1974-10-30

Family

ID=20542187

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1882003A SU448596A1 (ru) 1973-01-29 1973-01-29 Устройство дл преобразовани фазы в цифровой код

Country Status (1)

Country Link
SU (1) SU448596A1 (ru)

Similar Documents

Publication Publication Date Title
SU448596A1 (ru) Устройство дл преобразовани фазы в цифровой код
SU408353A1 (ru) Двухотсчетный преобразователь код - угол
GB1189756A (en) Digital-to-Analog Converter
SU698030A1 (ru) Преобразователь кода в угловое положение вала
SU1706019A1 (ru) Генератор ступенчато-пилообразного напр жени
SU750434A1 (ru) Цифро-аналогова след ща система
SU693410A1 (ru) Преобразователь угловых перемещений в код
SU432545A1 (ru) Устройство управления
SU1487185A1 (ru) Преобразователь перемещении в код
SU1456972A1 (ru) Множительное устройство
SU1068950A1 (ru) Логарифмический преобразователь
SU1105905A1 (ru) Устройство дл синусно-косинусного преобразовани
SU712955A1 (ru) Устройство дл преобразовани цифрового кода во временной интервал
SU330795A1 (ru) Гибридна вычислительна машина
SU1156257A1 (ru) Преобразователь угла поворота вала в код
SU410433A1 (ru)
SU923003A1 (ru) Двухканальный генератор гармонических колебаний
SU790243A1 (ru) Гиперболический врем -импульсный преобразователь
SU1080175A1 (ru) Преобразователь угла поворота вала в код
SU750384A1 (ru) Устройство дл преобразовани сдвига фазы в цифровой код
SU1099386A1 (ru) Стохастический многофункциональный преобразователь аналог-код
SU930643A1 (ru) Широтно-импульсный модул тор
SU587402A1 (ru) Цифровой измеритель логарифма отношени
SU503212A1 (ru) Устройство дл позиционировани
SU383073A1 (ru) Устройство для управления двухфазным асинхронным двигателем цифровым кодом