SU445157A1 - Импликатор на оптроне - Google Patents
Импликатор на оптронеInfo
- Publication number
- SU445157A1 SU445157A1 SU1798129A SU1798129A SU445157A1 SU 445157 A1 SU445157 A1 SU 445157A1 SU 1798129 A SU1798129 A SU 1798129A SU 1798129 A SU1798129 A SU 1798129A SU 445157 A1 SU445157 A1 SU 445157A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- optocoupler
- input
- output
- diode
- implikator
- Prior art date
Links
Landscapes
- Control Of Electric Motors In General (AREA)
Description
1
Изобретение относитс к области импульсной и цифровой вычислительной техники.
Известен импликатор на оптроне, содержащий ограничительный и нагрузочный резисторы , которые подключены между отрицательным полюсом источника питани и одними концами соответственно входной и выходной цепей оптрона, и две входные шины, одна из которых через первый диод подключена к ограничительному резистору..
Цель изобретени - упрощение устройства и повышение быстродействи .
Дл этого в предлагаелюм импликаторе другие концы входной и выходной цепей оптрона подключены к положительному полюсу источника питани , выходна шина через второй диод соединена с нагрузочным резистором , а друга входна шина через третий диод подключена к выходной шине.
На чертеже представлена схема предлагаемого двухвходового импликатора на оптроне.
Входна и выходна цепи оптрона 1 подключены к полюсам источника питани , при этом в цепи оптрона со стороны отрицательного полюса источника питани включены соответственно ограничительный 2 и наг;)узочный 3 резисторы. Вход 1 через разв зываюш ,ий диод 4 подключен к точке между ограничительным резистором 2 и выходом из оптрона 1 его входной цепи. Выход через разв зывающий диод 5 подключен к нагрузочному резистору 3 в выходной цепи оптрона, а цепь входа 2 элемента через разв зывающий диод 6 подключена к точке на выходе разв зывающего диода 5 выходной цепи.
При последовательной подаче сигналов положительной пол рности в виде комбинаций из «нулевых и «единичных значений на входы 1 и 2 на нагрузочном резисторе 3 формируютс соответственно «нулевые или «единичные сигналы, реализующие логическую функцию импликации.
Предмет изобретени
Импликатор на оптроне, содержащий ограничительный и нагрузочный резисторы, которые подключены между отрицательным полюсом источника питани и одними концами соответственно входной и выходной цепей оптрона , и две входные шины, одна из которых через первый диод подключена к ограничительному резистору, отличающийс тем, что, с целью упрощени и повышени быстродействи , другие концы входной и выходной цепей оптрона подключены к положительному полюсу источипка питани , выходна шина через второй диод соединена с нагрузочным резистором , а друга входна шина через третий диод подключена к выходной шипе.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1798129A SU445157A1 (ru) | 1972-06-19 | 1972-06-19 | Импликатор на оптроне |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1798129A SU445157A1 (ru) | 1972-06-19 | 1972-06-19 | Импликатор на оптроне |
Publications (1)
Publication Number | Publication Date |
---|---|
SU445157A1 true SU445157A1 (ru) | 1974-09-30 |
Family
ID=20518275
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1798129A SU445157A1 (ru) | 1972-06-19 | 1972-06-19 | Импликатор на оптроне |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU445157A1 (ru) |
-
1972
- 1972-06-19 SU SU1798129A patent/SU445157A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SE322424B (ru) | ||
SU445157A1 (ru) | Импликатор на оптроне | |
UST955006I4 (en) | Delay circuits using negative resistance CMOS circuits | |
GB1219353A (en) | Improvements in electrical control systems | |
GB1291184A (en) | Logic interconnection including a field effect transistor | |
JPS5261945A (en) | Transistor circuit | |
US3728553A (en) | Speed detecting system utilizing digital logic circuitry | |
SU420126A1 (ru) | ||
SU529553A1 (ru) | Устройство дл задержки сигналов на логических элементах | |
SU441669A1 (ru) | Цифровой элемент сравнени | |
JPS52140241A (en) | Binary #-digit addition circuit | |
SU637936A1 (ru) | Устройство дл управлени скоростью двигател посто нного тока | |
SU459857A1 (ru) | Триггер =типа | |
SU472358A1 (ru) | Сигнальное устройство дл определени направлени вращени | |
SU809527A1 (ru) | Формирователь бипол рных сигналов | |
SU766020A1 (ru) | Двоичный счетчик | |
SU599340A1 (ru) | Селектор импульсов по длительности | |
SU423252A1 (ru) | Логическое устройство | |
SU729584A1 (ru) | Устройство дл ввода информации | |
SU420124A1 (ru) | СОСТАВНОЙ СЛОЖНЫЙ ИНВЕРТОРВ П 1 Ьр-'ШЦ •If'^'OErpTnnk^vulk сЛу^*1,г sua | |
SU513497A2 (ru) | Оптоэлектронный переключатель | |
SU481128A1 (ru) | Селектор импульсов | |
SU496680A2 (ru) | Импульсно-потенциальный диодно-трансформаторный вентиль | |
SU480183A1 (ru) | Формирователь импульсов | |
SU599336A1 (ru) | Преобразователь временных интервалов |