SU424148A1 - Устройство для обслуживания заявок коллектива пользователей - Google Patents

Устройство для обслуживания заявок коллектива пользователей

Info

Publication number
SU424148A1
SU424148A1 SU1716767A SU1716767A SU424148A1 SU 424148 A1 SU424148 A1 SU 424148A1 SU 1716767 A SU1716767 A SU 1716767A SU 1716767 A SU1716767 A SU 1716767A SU 424148 A1 SU424148 A1 SU 424148A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
output
input
signal
priority
Prior art date
Application number
SU1716767A
Other languages
English (en)
Original Assignee
А. Трейнис, В. М. Радунский, А. А. Попов , А. Ф. Григорович
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by А. Трейнис, В. М. Радунский, А. А. Попов , А. Ф. Григорович filed Critical А. Трейнис, В. М. Радунский, А. А. Попов , А. Ф. Григорович
Priority to SU1716767A priority Critical patent/SU424148A1/ru
Application granted granted Critical
Publication of SU424148A1 publication Critical patent/SU424148A1/ru

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)

Description

Изобретение относитс  к области дискретной автоматики и вычислительной техники и может быть использовано в системах коллективного обслуживани  и, в частности, дл  построени  систем межмодульной коммутации в многомашинных вычислительных комплексах , а также при разработке коммутационных сетей св зи других типов.
Задача обслуживани  нескольких запросов одним устройством заключаетс  в том, чтобы выделить н обслужить в первую очередь требовани , имеющие высший приоритет, и свести врем  ожидани  обслуживани  дл  абонентов с меньшим приоритетом до минимума. Приоритетное обслуживание может потребоватьс , например, в том случае, если необходима трансл ци  требований через узел с ограниченной пропускной способностью.
Известны устройства дл  обслуживани  нескольких за вок, в основу которых заложен принцип жесткого приоритета.
Основным недостатком устройств с жестким приоритетом  вл етс  возможность блокировки запросов от одного или нескольких источников требований с малым приоритетом из-за интенсивного удовлетворени  запросов источников с большим приоритетом. Така  ситуаци   вл етс  возможной при независимой и асинхронной работе отдельных абонентов,
работаюш,их с устройством коллективного пользовани .
Цель предлагаемого изобретени  состоит в разработке такого устройства дл  обслуживани  за вок коллектива пользователей, при котором дл  повышени  эффективности использовани  последнего и дл  устранени  возможности блокировани  одних за вок за счет других и уменьшени  времени ожидани 
врем  работы устройства затрачиваетс  только на пользователей, выдавших за вки, и предоставл етс  оно в обозримое врем  даже при наличии за вок с большим приоритетом. Поставленна  цель достигаетс  тем, что
устройство дополнительно содержит блок формировани  сигнала записи запросов и блок формировани  сигнала блокировки схемы приоритета, первый, второй и третий выходы которого соединены соответственно со входами блока формировани  сигнала записи запросов , а остальные входы соединены с выходами схемы приоритета. Выход блока формировани  сигнала блокировки схемы приоритета соединен со входом схемы приоритета.
Перва  группа входов блока формировани  сигнала записи запросов соединена с шинами запросов, втора  группа - с нулевыми выходами регистра очереди, треть  группа - с едипичными выходами регнстра очереди.
Первый выход блока формировани  сигнала записи запросов соединен с одним из входов регистра очереди.
Кроме того, блок формировани  сигнала записи занросов содержит схемы «И, «Р1ЛИ, инвертор и линии задерл ки. Один вход нервой схемы «ИЛР1 соединен с выходом первой схемы «И, один вход которой соединен с выходом второй схемы «ИЛИ, а второй - с выходом нервой линии задержки, вход которой соединен с выходом второй схемы «И. Второй вход первой схемы «ИЛИ соединен с выходом третьей схемы «И, один вход которой соединен с выходом инвертора, а второй - с выходом второй линии задержки. Входы нервого инвертора и второй линии задержки соединены с выходо.м третьей схемы «ИЛИ.
Кроме того, предлагаемое устройство отличаетс  тем, что блок формировани  сигнала блокировки работы схемы приоритета содержит схемы «РЬ -«ИЛИ, инверторы, линии задержки и триггер блокировки, нулевой вход которого соединен с выходом первой схемы «ИЛИ, один вход которой соединен со входом первой линии задерл ки. Второй вход первой схемв «ИЛИ соединен с выходом первой схемы «И, один вход которой соединен с выходом первого инвертора, второй - с выходом второго инвертора, а третий - с выходом второй линии задержки. Вход второго инвертора и вход второй линии задержки соединены со второй схемой «ИЛИ. Единичный вход триггера блокировки соединен с выходом третьей схемы «ИЛИ, один вход которой соединен с выходом третьей линии задерлски, а другой - с выходом второй схемы «И, первый вход которой соедииен с выходом первой линии задержки .
На фиг. 1 показана функциональна  схема устройства; на фиг. 2 - 4 - временные диаграммы работы этого устройства.
В примере выполпени  предлагаемое устройство рассчитано на обслуживание п ти абонентов. Оно состоит из блока I формировани  сигнала записи запросов, блока И формировани  сигнала блокировки работы схемы приоритета, блока III регистра очереди и блока IV схемы приоритета.
Блок I формировани  сигнала записи запросов предиазначен дл  формировани  сигнала записи /г на регистр очереди запросов абонентов, требующих обслул ивани . Схема
1«ИЛИ своими входами соединена с источниками запросов а, Ь, с, d, е (выход ее заведен на один из входов схемы 2 «И, на другой вход которой подключен выход линии 3 задержки). Вход этой линии задержки соединен с выходом схемы 4 «И. Выход схемы
2«И соединен с одним из входов схемы 5 «ИЛРЬ, другой ее вход св заи с выходом схемы 6 «И, один вход которой св зан с выходом схемы 7 «ИЕ, другой - с выходом линии 8 задержки. Входы схемы 7 «НЕ и ли НИИ 8 задержки объединены и подключены к выходу схемы 9 «ИЛИ.
Блок II формироваии  сигнала блокировки работы схемы приоритета предназначен дл  5 формироваии  сигнала h блокировки работы схемы приоритета на врем  действи  сигнала записи /е и на врем  успокоени  в ней переходных процессов т.
Дл  формировани  сигнала /г служит триг10 гер 10. Нулевой вход этого триггера подключен к выходу схемы 1 «ИЛИ, входы которой соединены; один - с выходом схемы 12 «И, другой - с выходом схемы 5 «ИЛИ блока I. Выход схемы 12 «И подклю15 чен также на вход линии 13 задерл ки. Входы схемы 12 «И соедииены: один - с выходом схемы 14 «НЕ, другой - с выходом линии 15 задержки, третий - с выходом схемы 16 «НЕ. Входы схемы 14 «НЕ и линии 15 за0 держки объединены и подключены к выходу схемы 17 «ИЛИ, входы которой соединены с выходами схемы приоритета а, Ь, с, d, е, вход схемы 16 «НЕ соединен с выходом схемы 6 «И блока I. Единичный вход триггера 5 10 подключен к выходу схемы 18 «ИЛИ, входы которой соединены: один - с выходом линии 13 задержки, другой с выходо.м схемы 19 «И. Входы схемы 19 «И соединены: один - с выходом линии 20 задержки, дру0 гой - с выходом схемы 1 «ИЛИ блока I, вход линии 20 задержки соединен с выходом схемы 5 «ИЛИ блока I.
Блок III - регистр очереди - предназначен дл  запоминани  запросов ( а, Ь, с, d, е), 5 поступивших на вход устройства.
Триггеры 21-25 регистра очереди имеют на единичном входе схемы 26 «И, на нулевом входе - схемы 27 «НЕ, входы последних соединены с соответствующими источни0 ками запросов. Один вход каждой схемы 26 «И соединен с одним определенным источником запросов а, Ь, с, d, е, другие входы этих схем запараллелепы и соединены с выходами схемы 5 «ИЛИ блока I. Выходы триггеров 5 21-25 заведеиы на схему приоритета. Триггеры 21-25 обладают различиыми приоритетами (триггер 21 имеет самый высокий приоритет, а триггер 25 - самый низкий приоритет). 0
Блок IV - схема приоритета - предназначен дл  обслуживани  запросов, запомненных в регистре очереди, в указанной выше последовательности . Он состоит из схем 28 «И - 5 32 «И. Один вход каждой из схем 28 «И - 32 «И соединен с выходом триггера 10. Второй вход схемы 28 «И соединен с единичным выходом триггера 21, второй вход схемы 29 «И - с единичным выходом триггера 22 и 0 т. д. Нулевой выход триггера 21 соединен с одним из входов схем 29 «И - 32 «И, нулевой выход триггера 22 - с одним из входов схем 30 «И - 32 «И и т. д. Выходы схемы приоритета а, 6, с, , е  вл ютс  стробирующими сигналами дл  обслуживани 
соответствующих абонентов. Кроме того, они заведены на вход схемы 17 «ИЛИ блока II.
Работает устройство следующим образом.
Запросы абонента в виде, например, отрицательного потенциала поступают на вход схемы 1 «ИЛИ блока I и на единичные входы триггеров 21-25 блока III через схемы 26 «И. Ири наличии хот  бы одного запроса на входе схемы 1 «ИЛИ на входе схемы 2 «И будет соответствующий потенциал. На другом входе схемы 2 «И будет также потенциал , если регистр очереди свободен, так как на входы схемы 4 «И поступает сигнал с выходом триггеров 21-25 регистра очереди .
Таким образом, на выходе схемы 2 «И будет отрицательный потенциал, который, пройд  схему 5 «ИЛИ, поступает на входы схемы 10 «И как сигнал записи k и разрешает запись запросов, имеющихс  на входах схем 26 «И, на регистр очереди. Ио вление в регистре очереди хот  бы одного запроса мен ет потенциал на выходе схемы 4 «И па положительный , и через врем , равное длительности линии 3 задержки, кончаетс  сигнал записи k. Следующа  запись в регистр очереди будет только по окончании обслуживани  всех вонросов, поставленных в очередь предыдущей записью. Сигнал записи k поступает также на вход схемы 11 «ИЛИ блока IL с выхода схемы 11 «ИЛИ он поступает на ну,тевой вход триггера 10, устанавливает его в «О, а через линию 20 задержки, схему 19 «И и схему 18 «ИЛИ устанавливают его в «Ь, формиру  таким образом сигнал h блокировки работы схемы приоритета. Установка в «1 триггера 10 открывает схему приоритета, и на одном из выходов последней устанавливаетс  сигнал обслуживани  одного из абонентов а, Ь, с, d, е. Разводка триггеров 21- 25 регистра очереди на схему приоритета выполнена так, что первым всегда обслуживаетс  запрос в триггере 21, а последним запрос в триггере 25, т. е. если есть запрос в триггере 21, то первым на схеме приоритета по витс  сигнал а на выходе схемы 28 «И.
Рассмотрим работу схемы при условии, что запросы есть во всех триггерах регистра очереди . После обслуживани  запроса а, запомненного в триггере 21, абонент снимает свой запрос, и через схему 27 «ИЕ триггер 21 ставитс  в «О, после чего снимаетс  строб обслуживани  на выходе схемы приоритета сигнала а. Исчезновение сигнала а приводит к формированию сигнала f конец обслуживани  на выходе схемы 12 «И при помощи схемы 17 «ИЛИ, схемы 14 «НЕ, линии 15 задержки и схемы 16 «НЕ. Длительность сигнала f равна длительности линии 15 задержки . Сигнал f ставит триггер 10 в «О через схему 11 «ИЛИ, а затем через линию 13 задержки и схему 18 «ИЛИ - в «1. Таким образом, на выходе триггера 10 формируетс  сигнал h, равный по длительности линии 13 задержки. В данном случае сигнал блокиро ки формируетс  только lia врем  переключени  схемы прпоритета (врем  успокоени  переходных процессов m на фиг. 4).
Триггер 10. наход сь в «1. открывает схему приоритета, на выходе которой формируетс  строб обслуживани  запроса, заномнсщюго в триггере 22, и т. д. до обслуживани  запроса , запомненного в триггере 25. Носле окончани  обслуживани  последнего запроса сигнал / не формируетс , так как схема 12 «И закрыта схемой 16 «НЕ, зато формируетс  сигнал записи g при схемы 9 «ИЛИ, схемы 7 «НЕ, лппип 8 задержки и схемы 6 «li. Длительность сигнала g определ етс  длительностью линии 8 задержки. Сигнал g поступает па схему 5 «ИЛИ, формиру  сигнал заппси /г, который через схемы 26 «И регистра очереди записывает в очередь запросы абонентов. при1иеди1ие на вход устройства во времени обслуживаии  предыдущей очереди и в момепт де1 1стви  cnriia,ia /г. Кроме того, сигнал k через схему 11 «ИЛИ ставит в «О триггер 10, а через линню 20 задержки, схему 19 «И и схему 18 «ИЛИ ставит его в «1. формиру  таким образом сигнал h.
Формирование осиовных рабочих сигналов приведено на фиг. 2-4, где показаны три режима работы. Фиг. 2 отражает формирование сигиалов k, h, т при условии, что регистр адреса свободен. По вление запросов а, Ъ, с. d, е на входе устройства приводит к изменению потенциала на выходе схе.ы 4 «НЕ. Это изменение потенциала через линию 3 задержки ставит в «О триггер 10 и через липию 20 задержки и схему 19 «И переводит его в «1. Положительный сигнал /г с триггера 10 блокирует работу приоритета на врем  th th + . Устаповка в «1 триггера 10 включает схелгу приоритета и затем сигнал обслужива1П1  абонента.
Фиг. 3 отражает формирование сигпалов k, h и т при условпт. что обслужен последний занрое в регистре очереди. Окончанне обслуживани  последнего запроса приводит к изменению нотенп.иала на выходе схелгы 9 «ИЛИ. Это изменение потепцпала. инвертированное схемой 7 «НЕ, через линщо 8 задержки формирует сигнал «/г на схеме 5 «ИЛИ. jДaльнeйн a  работа происходит как изображено на фиг. 2,
Фиг. 4 отражает формироваттне сигнала h в момент перехода от обслуживать одиого запроса к обслуживанию другого.
В этом случае сигна,т h меньнге по д,тнтельности , так как он закрывает схему приоритета только па врем  переходных процессов в регистре очереди и в схеме приоритета, т. е. th tm- По окопчанни обслуживапи  одного запроса сигнал а станет по,тожнтельным. При помощи схемы 14 «НЕ и ,1инии 13 задержки но изменению потенцнала формируетс  на выходе схемы 12 «ГЬ снгнал f при условии , что регистр очереди заи т. Этот сигнал ставит в «О триггер 10, а через линию
13 задержки ставит его в «1. Сигнал с выхода 6Т закрывает схему приоритета на врем  th tm. После установки в «1 триггера 10 открываетс  схема приоритета и формирует строб обслуживани  следующего абонента Ь.
Предмет изобретени 

Claims (3)

1.Устройство дл  обслул ивани  за вок коллектива пользователей, содержащее регистр очереди, выходы которого соединены с соответствующими входами схемы приоритета , отличающеес  тем, что, с целью повышени  эффективности обслуживани  запросов , оно дополнительно содержит блок формировани  сигнала записи запросов и блок формировани  сигнала блокировки схемы приоритета, первый, второй и третий выходы которого соединены соответственно со входами блока формировани  сигнала записи запросов , другие входы которого соединены с выходами схемы приоритета, выход блока формировани  сигнала блокировки схемы приоритета соединен со входом схемы приоритета , перва  группа входов блока формировани  сигнала записи запросов соединена с шинами запросов, втора  группа - с нулевыми выходами регистра очереди, треть  группа-с единичными выходами регистра очереди , первый выход блока формировани  сигнала записи запросов соединен с одним из входов регистра очереди.
2.Устройство по п. 1, отличающеес  тем, что блок формировани  сигнала записи
запросов содержит схемы «И, «ИЛИ, инвертор и линии задержки, один вход первой схемы «ИЛИ соединен с выходом первой схемы «И, один вход которой соединен с выходом второй схемы «ИЛИ, а второй - с выходом первой линии задержки, вход которой соединен с выходом второй схемы «И, второй вход первой схемы «ИЛИ соединен с выходом третьей схемы «И, один вход которой соединен с выходом инвертора, а второй - с выходом второй линии задержки, входы первого инвертора и второй линии задержки соединены с выходом третьей схемы «ИЛИ.
3. Устройство по п. 1, отличающеес  тем, что блок формировани  сигнала блокировки работы схемы приоритета содержит схемы «И, «ИЛИ, инверторы, линии задержки и триггер блокировки, нулевой вход
которого соединен с выходом первой схемы «ИЛИ, один вход которой соединен со входов первой линии задержки, второй вход первой схемы «ИЛИ соединен с выходом первой схемы «И, один вход которой соединен с
выходом первого инвертора, второй - с выходом второго инвертора, а третий - с выходом второй линии задержки, вход второго инвертора и вход второй линии задержки соединены со второй схемой «ИЛИ, единичный
вход триггера блокировки соединен с выходом третьей схемы «ИЛИ, один вход которой соединен с выходом третьей линии задержки, а другой - с выходом второй схемы «И, первый вход которой соединен с выходом первой
линии задержки.
a,l),c,d,e 1
6Г. id
SU1716767A 1971-11-22 1971-11-22 Устройство для обслуживания заявок коллектива пользователей SU424148A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1716767A SU424148A1 (ru) 1971-11-22 1971-11-22 Устройство для обслуживания заявок коллектива пользователей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1716767A SU424148A1 (ru) 1971-11-22 1971-11-22 Устройство для обслуживания заявок коллектива пользователей

Publications (1)

Publication Number Publication Date
SU424148A1 true SU424148A1 (ru) 1974-04-15

Family

ID=20493735

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1716767A SU424148A1 (ru) 1971-11-22 1971-11-22 Устройство для обслуживания заявок коллектива пользователей

Country Status (1)

Country Link
SU (1) SU424148A1 (ru)

Similar Documents

Publication Publication Date Title
KR920006858A (ko) 직접 메모리 억세스 테이타 전송중의 버스 중재 최적화 방법 및 장치
JPH0158540B2 (ru)
US3735365A (en) Data exchange system
Yang et al. Analysis of packet-switched multiple-bus multiprocessor systems
SU424148A1 (ru) Устройство для обслуживания заявок коллектива пользователей
EP0419750B1 (en) Distribution mechanism for establishing communications between user interfaces of a communication system
US4376975A (en) Arbitration controller providing for access of a common resource by a plurality of central processing units
US4551583A (en) Control signal transmission system for key telephone system
US4894769A (en) Increased bandwith for multi-processor access of a common resource
SU1249525A1 (ru) Устройство дл сопр жени процессоров в вычислительных сет х
SU1495793A1 (ru) Устройство динамического приоритета
SU940151A1 (ru) Устройство обмена информацией
JP2669020B2 (ja) データ転送装置
SU972510A1 (ru) Многоканальное приоритетное устройство
SU1116423A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
JPH064401A (ja) メモリアクセス回路
SU1481765A2 (ru) Устройство дл управлени очередностью обслуживани
SU924693A1 (ru) Мультиплексный канал
SU1126961A2 (ru) Устройство приоритета
SU1474649A1 (ru) Устройство дл обслуживани запросов
SU1571585A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1509914A1 (ru) Устройство дл ввода информации
RU2020560C1 (ru) Устройство для подключения источника информации к общей магистрали
SU1728867A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU742938A1 (ru) Устройство приоритета