SU423252A1 - LOGICAL DEVICE - Google Patents
LOGICAL DEVICEInfo
- Publication number
- SU423252A1 SU423252A1 SU1860027A SU1860027A SU423252A1 SU 423252 A1 SU423252 A1 SU 423252A1 SU 1860027 A SU1860027 A SU 1860027A SU 1860027 A SU1860027 A SU 1860027A SU 423252 A1 SU423252 A1 SU 423252A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- circuit
- logical device
- inputs
- transistor
- logical
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
1one
Изобретение относитс к автоматике и вычислительной технике.This invention relates to automation and computing.
Известны логические устройства, содержащие резистивно-транзисторную схему «И.Known logical devices containing a resistive-transistor circuit "I.
В таких устройствах при попадании одного из импульсов, действующих на входе, на выходе схемы «И по вл етс импульс.In such devices, when one of the pulses acting at the input, at the output of the circuit "And the pulse appears.
Цель изобретени - расширение функциональных возможностей в результате реализации последовательности логических функций «И, «ИЛИ - НЕ.The purpose of the invention is to expand the functionality as a result of the implementation of a sequence of logical functions "AND," OR - NOT.
В предлагаемом логическом устройстве эта цель достигаетс введением дополнительного транзистора, база которого нодключена к выходу схемы «И, коллектор через резисторы соединен со входами схемы «И, а эмиттер- с общей шиной устройства.In the proposed logical device, this goal is achieved by introducing an additional transistor, the base of which is connected to the output of the AND circuit, the collector is connected via resistors to the inputs of the AND circuit, and the emitter is connected to the common bus of the device.
Иа чертеже представлена схема устройства.Ia drawing shows a diagram of the device.
Логическое устройство, реализующее операции «И, «ИЛИ-НЕ, содержит логический элемент «И па транзисторах 1-3 и дополнительный транзистор 4.Logical device that implements the operation "AND," OR-NOT, contains the logic element "And PA transistors 1-3 and the additional transistor 4.
Ири отсутствии сигнала па одном входе илп всех входах логического устройства транзисторы 1-3 закрыты. Транзистор 4 открыт высокнм отрицательным потенцпалом с выхода логического элемента «И.If there is no signal on one input or all inputs of the logic device, transistors 1-3 are closed. Transistor 4 is open high negative potential from the output of the logic element "I.
Носле поступлени импульсов на все входы логического устройства транзисторы 1-3 открываютс , а транзистор 4 закрываетс .When pulses arrive at all inputs of the logic device, transistors 1-3 open and transistor 4 closes.
Схема находитс в таком состо нии до тех пор, пока хот бы на одном из входов логического устройства присутствует входной спгнал .The circuit is in this state as long as at least one of the inputs of the logic device has an input spgnal.
После сн ти импульсов со всех входов схема возвращаетс в исходное состо ние.After removing pulses from all inputs, the circuit returns to its original state.
15П р е д м е т и 3 о б р е т е и и 15P REDOMET AND 3 ABOUT THEM and and
Логическое устройство, содержащее резистйвно-трапзисторпую схему «И, отличающеес тем, что, с целью расширени функциональных возможностей, в него введен дополнительный транзистор, база которого нодключеиа к выходу схемы «Н, коллектор через резисторы соединен со входами схемы «И, а эмиттер - с обп1,ей шиной устро1 1ства.A logical device containing an resistive-and-resistive circuit “And”, characterized in that, in order to expand its functionality, an additional transistor is introduced in it, the base of which is connected to the output of the “H” circuit, the collector is connected via resistors to the inputs of the “I” circuit and with OBP1, her tire arrangement.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1860027A SU423252A1 (en) | 1972-12-19 | 1972-12-19 | LOGICAL DEVICE |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1860027A SU423252A1 (en) | 1972-12-19 | 1972-12-19 | LOGICAL DEVICE |
Publications (1)
Publication Number | Publication Date |
---|---|
SU423252A1 true SU423252A1 (en) | 1974-04-05 |
Family
ID=20535874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1860027A SU423252A1 (en) | 1972-12-19 | 1972-12-19 | LOGICAL DEVICE |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU423252A1 (en) |
-
1972
- 1972-12-19 SU SU1860027A patent/SU423252A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU423252A1 (en) | LOGICAL DEVICE | |
GB1374718A (en) | Field effect transistor circuit incorporating a noise clamp | |
SU529553A1 (en) | Device for delaying signals on logic elements | |
SU468363A1 (en) | Pulse amplifier | |
SU473181A1 (en) | Device for comparing binary numbers | |
SU479233A1 (en) | Delay delay line | |
SU809502A1 (en) | One-shot multivibrator | |
SU373864A1 (en) | 8SETTIMIZED i | |
SU809039A1 (en) | Threshold device | |
SU517151A1 (en) | Delay element | |
SU465727A1 (en) | Short pulse shaper | |
SU362486A1 (en) | DYNAMIC LOGIC DEVICE | |
SU442573A1 (en) | Bipolar pulse shaper | |
SU362446A1 (en) | STEAM PULSE FORMER | |
SU437203A1 (en) | Pulse shaper | |
SU409363A1 (en) | AMPLITUDE-PULSE CONVERTER | |
SU389628A1 (en) | D-TRIGGER | |
SU381095A1 (en) | SAMPLE CURRENT SHELLER | |
SU530460A1 (en) | Half count ring | |
SU481944A1 (en) | Analog storage device | |
SU369714A1 (en) | LOGICAL ELEMENT | |
SU411465A1 (en) | ||
SU367528A1 (en) | TRIGGER DEVICE | |
SU434583A1 (en) | RECTANGULAR FORMULATOR PULSE | |
SU428542A1 (en) | DELAY DEVICE |