SU419922A1 - Цифровое вычислительное устройство для обработки сигналов переходньех процессов - Google Patents

Цифровое вычислительное устройство для обработки сигналов переходньех процессов

Info

Publication number
SU419922A1
SU419922A1 SU1789333A SU1789333A SU419922A1 SU 419922 A1 SU419922 A1 SU 419922A1 SU 1789333 A SU1789333 A SU 1789333A SU 1789333 A SU1789333 A SU 1789333A SU 419922 A1 SU419922 A1 SU 419922A1
Authority
SU
USSR - Soviet Union
Prior art keywords
time
computing device
digital
input
digital computing
Prior art date
Application number
SU1789333A
Other languages
English (en)
Original Assignee
Ю. Д. Нечаев
Специальное конструкторское бюро аналитического приборостроени
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ю. Д. Нечаев, Специальное конструкторское бюро аналитического приборостроени filed Critical Ю. Д. Нечаев
Priority to SU1789333A priority Critical patent/SU419922A1/ru
Application granted granted Critical
Publication of SU419922A1 publication Critical patent/SU419922A1/ru

Links

Landscapes

  • Measurement Of Resistance Or Impedance (AREA)

Description

1
Изобретение относитс  к области радиоспектроскопии .
Известен многоканальный накопитель спектров магнитного резонанса, содержащий преобразователь напр жение-частота, временной селектор , арифметическое устройство, устройство управлени , запоминающее устройство, регистр адреса, цифроаналоговый преобразователь и блок вывода информации.
Недостатком известного устройства  вл етс  недостаточное быстродействие и невысока  точность анализа.
Целью изобретени   вл етс  устранение указанных недостатков.
Поставленна  цель достигаетс  тем, что цифровое вычислительное устройство дл  обработки сигналов переходных процессов содержит задатчик времени разр да, блок задержки , задатчик длительности эффективной развертки и стробриующий преобразователь, выход которого соединен со входом преобразовател  напр жение-частота, первый вход подключен к выходу цифро-аналогового преобразовател , второй вход через задатчик времени разр да подключен ко входу регистра адреса, а третий вход через задатчик длительности эффективной развертки соединен с выходом устройства управлени  и входом блока задержки.
На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2 - временна  диаграмма работы цифрового накопител .
Цифровое вычислительное устройство содержит преобразователь 1 напр жение-частота, временный селектор 2, арифметическое устройство (АУ) 3, устройство управлени  4, запоминающее устройство 5, регистр адреса (РА) 6, цифро-аналоговый преобразователь 7, устройство 8 вывода информации, задатчик 9
времени разр да, задатчик 10 длительности эффективной развертки, блок 11 задержки, стробоскопический преобразователь 12, в состав которого в.ход т буферный усилитель 13, клапан 14 выборки, аналоговый интегратор
15, буферный усилитель 16, формирователь 17 стробирующего импульса, клапан 18 сброса , блок 19 сравнени  напр жений и генератор 20 пилообразного напр жени . Цифровое устройство работает следующим
образом.
С приходом стартового сигнала на временной селектор 2, который предназначен дл  распределени  во времена плшу.1ьсов, поступающих с выхода устройства управлени  4,
регистр 6 адреса устанавливаетс  в нулевое положение. Генератор временного масщтаба, наход щийс  в устройстве управлени  4, начинает вырабатывать импульсы с частотой следовани  /в, поступающие через задатчик 10
длительности эффективной развертки па генератор 20 пилообразного напр жени  и через блок И задержки на радиоспектрометр дл  возбуждени  исследуемого переходного процесса . Длительность импульса на выходе задатчика 10 длительности эффективной развертки определ ет длительность пилообразного напр жени , а следовательно, длительность эффективной развертки регистрируемого сигнала . Задержка возбуждающих импульсов относительно начала измерени  обеспечивает возможность анализа передних фроптов измер емых сигналов.
Переменна  задержка строб-импульсов в процессе измерени , и, следовательно длительность развертки регистрируемого сигнала, достигаетс  сравнением нилообразного напр жени  со ступенчато-падающим напр жением состо ни  регистра адреса, снимаемого с выхода цифро-аналогового нреобразовател . В момент равенства этих напр жений на выходе формировател  17 строб-импульсов по вл етс  импульс, отнирающий кланан 14, и на конденсатор аналогового интегратора подаетс  импульс, пропорциональный среднему значению измер емого сигнала за врем  длительности строб-имнульса.
Переключение адресов пам ти накопител  производитс  канальными импульсами периодически с частотой (т - коэффициент , соответствующий числу периодов возбуждепи  переходного процесса, приход щихс  на один временный интервал), но вл ющимис  на выходе генератора временного масщтаба устройства управлени  4.
Перед началом поступлени  информации в арифметическое устройство 3 с помощью задатчика времени разр да и клапана 14 нроисходит разр д конденсатора аналогового интегратора . Напр жение (накопление за врем  ширины временного канала мк/сек) преобразуетс  с номощью преобразовател  1 напр жение-частота в цифровую форму и вводитс  АУ 3, после чего конденсатор разр жаетс . Программа регистрации повтор етс  циклически с частотой fi(. Сигнал переполнени  РА 6, задержанный на врем  обращени  к пам ти , служит сигналом дл  накоплени  очередного , развернутого во времени сигнала. Во избежание нерегрузки источника сигнала при открытом клапане 18 используетс  буферный усилитель 13, имеющий входное сопротивление не менее 100 ком, при этом посто нна  времени разр да конденсатора аналогового интегратора не нревыщает 10 мксек.
При регистрации сигналов переходных нроцессов значительно более коротких, чем щирина временного канала, в каждом канале
нроисходит наконление сигнала в одной точке измер емого нроцесса за несколько нериодов.
Предмет изобретени 
Цифровое вычислительное устройство дл 
обработки сигналов нереходных процессов, содержащее нреобразователь напр жение-частота , соединенный с временным селектором, арифметическое устройство, соединенное с устройством управлени , заполн ющим устройством и блоком вывода информации, и регистр адреса, соединенный с заноминающим устройством , блоком вывода информации и цифроаналоговым преобразователем, отличающеес  тем, что, с целью увеличени  быстродействи  и повыщени  точности апализа переходных процессов, оно дополнительно содержит задатчик времени разр да, блок задержки , задатчик длительности эффективной развертки и стробирующий нреобразователь,
выход которого соединен со входом преобразовател  напр жение-частота, первый вход подключен к выходу цифро-аналогового преобразовател , второй вход через задатчик времени разр да нодключен ко входу регистра
адреса, а третий вход через задатчик длительности эффективной развертки соединен с выходом устройства унравлени  и входом блока задержки.
У
TTU у u u u
-Ih.l}ju k j),У1,Id..
jF pr-fr ii pi ||i
ХГЛГЧГ Г Г
LT i. jj
u
u D
II
l HiTinir
J
U
иг.2
SU1789333A 1972-05-29 1972-05-29 Цифровое вычислительное устройство для обработки сигналов переходньех процессов SU419922A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1789333A SU419922A1 (ru) 1972-05-29 1972-05-29 Цифровое вычислительное устройство для обработки сигналов переходньех процессов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1789333A SU419922A1 (ru) 1972-05-29 1972-05-29 Цифровое вычислительное устройство для обработки сигналов переходньех процессов

Publications (1)

Publication Number Publication Date
SU419922A1 true SU419922A1 (ru) 1974-03-15

Family

ID=20515610

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1789333A SU419922A1 (ru) 1972-05-29 1972-05-29 Цифровое вычислительное устройство для обработки сигналов переходньех процессов

Country Status (1)

Country Link
SU (1) SU419922A1 (ru)

Similar Documents

Publication Publication Date Title
US4495586A (en) Waveform acquisition apparatus and method
CA1226688A (en) Digital acquisition system including a high-speed sampling gate
GB1349156A (en) Automatic calibration apparatus
GB1353953A (en) Range expansion method and apparatus for multichannel pulse analysis
SU419922A1 (ru) Цифровое вычислительное устройство для обработки сигналов переходньех процессов
US4426624A (en) Device and method for amplifying and sampling multiplexed signals
SU739568A1 (ru) Устройство дл аппроксимации функций
SU1069152A1 (ru) Многоканальный измеритель аналоговых сигналов
SU1675789A1 (ru) Устройство дл измерени характеристик сверхпровод щих образцов
SU968744A1 (ru) Устройство дл контрол материалов по сигналам акустической эмиссии
SU918872A1 (ru) Устройство дл контрол частоты
SU1441323A2 (ru) Цифровой вольтметр
SU805101A1 (ru) Устройство дл определени осевойНАгРузКи HA шАРиКОпОдшипНиКи
SU832602A1 (ru) Аналоговое запоминающее устройство
SU1589204A1 (ru) Многоканальное акустико-эмиссионное устройство дл контрол изделий
SU1111672A1 (ru) Устройство измерени длительности сгустка зар женных частиц циклотрона
JPS6058432B2 (ja) 時間の対数値に対応する間隔パルス発生装置
SU1187103A1 (ru) Устройство дл анализа формы непериодических импульсных и частотных сигналов
SU1370572A2 (ru) Устройство горизонтального отклонени электронно-лучевого осциллографа
SU981898A1 (ru) Устройство дл определени экстремумов аналогового сигнала
GB1139077A (en) Apparatus for controlling the entry of information into a storage arrangement
SU1168865A1 (ru) Стробоскопический осциллографический регистратор однократных электрических сигналов
SU746295A1 (ru) Стробоскопический преобразователь периодических электрических сигналов
SU1094852A1 (ru) Устройство дл измерени и регистрации информации
SU932429A1 (ru) Измеритель поверхностной плотности зар дов диэлектриков