SU1094852A1 - Устройство дл измерени и регистрации информации - Google Patents

Устройство дл измерени и регистрации информации Download PDF

Info

Publication number
SU1094852A1
SU1094852A1 SU823533612A SU3533612A SU1094852A1 SU 1094852 A1 SU1094852 A1 SU 1094852A1 SU 823533612 A SU823533612 A SU 823533612A SU 3533612 A SU3533612 A SU 3533612A SU 1094852 A1 SU1094852 A1 SU 1094852A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
outputs
elements
Prior art date
Application number
SU823533612A
Other languages
English (en)
Inventor
Федор Николаевич Авдонькин
Александр Иванович Симоненко
Original Assignee
Саратовский Ордена Трудового Красного Знамени Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Саратовский Ордена Трудового Красного Знамени Политехнический Институт filed Critical Саратовский Ордена Трудового Красного Знамени Политехнический Институт
Priority to SU823533612A priority Critical patent/SU1094852A1/ru
Application granted granted Critical
Publication of SU1094852A1 publication Critical patent/SU1094852A1/ru

Links

Landscapes

  • Recording Measured Values (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ И РЕГИСТРАЦИИ ИНФОРМАЦИИ, содержащее в каждом из К-каналов датчик, два канальных элемента И и два счетчика , счетные входы которых соединены с выходами соответствующих канальных элементов И, первые входы которых соединены с выходом датчика, вторые входы первых канальных элементов И соединены с первым выходом управл ющего триггера устройства, второй выход которого соединен с вторыми входами вторых канальных элементов И, вход эадатчика временных интервалов соединен через делитель с выходом кварцевого генератора, выход элемента ИЛИ соединен через последовательно соединенные дешифратор и усилитель с входом блока регистрации , входы блока элементов И соединены с выходами регистра, вход которого соединен с первым выходом блока запуска, первый вход которого соединен с первым выходом управл ющего счетчика, отличающИй - с   тем, что, с целью повышени  быстродействи , в него введены два элемента И, триггер запрета, датчик начала измерени , формирователь импульсов и в каждый канал - дополнительный коммутатор, блок пол рности и запоминак дий блок, причем выходы запоминающих блоков соединены с входами элемента ИЛИ, a первые входы с соответствующими выходами блока элементов И, управл ющий вход которого соединен с первым выходом триггера запрета, первый вход которого соединен с выходом датчика начала измерени , второй вход - с первым выходом управл ющего счетчика, a второй выход - с первыми входами обоих ,элементов И, вторые входы которых соединены с выходом задатчика вре8 менных интервалов, заыход первого л элемента И соединен с входом управл ющего счетчика и с вторым выходом блока запуска, второй вход которого соединен с выходом делител  частоты, второй выход управл ющего счетчика соединен с вторыми входами запоминающих блоков, третьи входы которых соединены с первым выходом формировател  импульсов и первыми входами коммутаторов, выходы которых соединены с четвертыми входами запоминающих блоков, второй и третий выходы формировател  импульсов соединены соответственно с установочными входами первого и второго счетчиков в каждом канале, вторые входы коммутаторов соединены через блок пол рности с дополнительным выходом датчика , a третий и четвертый входы коммутаторов соединены соответственно с выходами первого и второго канальных счетчиков, выход второго элемента И соединен с входом управл ющего триггера.

Description

Изобретение относитс  к измерительной технике и может быть использовано при измерении и регистрации параметров различных процессов. Известно устройство дл  измерени  и регистрации параметров, содержащее датчики, блок управлени , регистратор ClJ Недостатком данного устройства  вл етс  его низка  точность. Известно также устройство, содержащее в каждом из К-каналов датчик, два канальных элемента И и два счетчика , счетные входы которых соединены с выходами соответствующих каналь ных элементов И, первые входы которы соединены с выходом датчика, вторые входы первых канальных элементов И соединены с первым выходом управл ющего триггера устройства, второй выход которого соединен с вторыми входами вторых канальных элементов И, вход задатчика временных интервалов соединен через делитель с выходом кварцевого генератора, выход элементов ИЛИ соединен через последователь но соединенные дешифратор и усилитель с входом блока регистрации, вхо ды блока элемента И соединены с выходами регистра, вход которого соеди нен с первым выходом блока запуска, первьй вход которого соединен с первым выходом управл ющего счетчика Е2 Недостатком данного устройства  вл етс  его малое быстродействие. Целью изобретени   вл етс  повышение его быстродействи . Поставленна  цель достигаетс  тем, что в устройство, содержащее в каждом из К-каналов датчик, два канальных элемента И и два счетчика счетные входы которых соединены с выходами соответствующих канальньк элементов И, первые входы которых соединены с выходом датчика, вторые входы первых канальных элементов И соединены с первым выходом управл ющего триггера устройства. второй выход которого соединен с вто рыми входами вторых канальных элементов И, вход задатчика временных интервалов соединен через делитель с выходом кварцевого генератора выход элемента ИЛИ соединен через последовательно соединенные дешифратор и усилитель с входом блока регистрации , входы блока элементов соединены с выходами регистра, вход которого соединен с первым выходом блока запуска, первый вход которого соединен с первым выходом управл ющего счетчика, введены два элемента И, триггер запрета, датчик начала измерени , формирователь импульсов и в каждый канал - дополнительный коммутатор, блок пол рности и запомиающий блок, .причем выходы запоминающих блоков соединены с входами элемента ИЛИ, а первые входы - с соответствующими выходами блока элементов И, управл ющий вход которого соединен с первым выходом триггера запрета , первый вход которого соединен с выходом датчика начала измерени , второй вход - с первым выходом управл ющего счетчика, а второй выход - с первыми входами обоих элементов И, вторые входы которых соединены с выходом задатчика временных интервалов, выход первого элемента И соединен с входом управл ющего счетчика и с вторым вьпсодом блока запуска , второй вход которого соединен с выходом делител  частоты, второй выход управл ющего счетчика соединен с вторыми входами запоминающих блоков, третьи входы которых соединены с первым выходом формировател  импульсов и первыми входами коммутаторов, выходы которых .соединены с четвертыми входами запоминающих блоков, второй и третий выходы.формировател  импульсов соединены соответственно с установо .чными входами первого и второго счетчиков в каждом канале, вторые входы коммутаторов соединены через блок пол рности с дополнительным выходом датчика, а третий и четвертый входы коммутаторов соединены соответственно с выходами первого и второго канальных счетчиков, выход второго элемента И соединен с входом управл ющего триггера. На чертеже представлена блок-схема предлагаемого устройства дл  измерени  и регистрации информации. Устройство дл  измерени  и регистрации информации содержит в каждом из К-каналов датчик 1, канальные элементы И 2 и 3 и счетчики 4 и 5, счетные входы которых соединены с выходами соответствующих элементов И 2 и 3, первые входы которых соединены с выходом датчика 1, вторые входы элементов 2 соединены с первым выходом управл ющего триггеpa 6 устройства, второй выход которо го соединен с вторыми входами элементов 3, вход задатчика 7 временных интервалов соединен через делитель 8 частоты с выходом кварцевого генератора 9, выход элементов ИЛИ 10 соединен через последовательно соединен ные дешифратор 11 и усилитель 12 с входом блока 13 регистрации, входы блока 14 элементов И соединены с выходами регистра 15, вход которого соединен с первым выходом блока 16 запуска, первьй вход которого соединен с первым выходом управл ющего счетчика 17, выходы запоминающихбло КОВ 1 в соединены с входами элемента 10, а первые входы - с соответствующими выходами блока 14, управл ющий вход которого соединен с первым выходом триггера 19 запрета первый вход которого соединен с выходом дат чика 20 начала измерени , второй вход - с первым выходом счетчика 17, а второй выход - с первыми входами элементов И 21 и 22, вторые входы ко торых соединены с выходом задатчиков 7, выход элемента 21 соединен с входом счетчика 17 и с вторым выходом блока 16, второй вход которого соединен с выходом делител  8, второ выход счетчика 17 соединен с вторыми входами блоков 18, третьи входы кото рых соединены с первым выходом форми ровател  23 импульсов и первыми входами коммутаторов, выходы которых соединены с четвертыми входами блоков 18, второй и третий выходы формировател  23 соединены соответствен но с установочными входами счетчит ков 4 и 5, вторые входы коммутаторов 24 соединены через блок 25 пол р ности с дополнительным выходом датчи ка 1 , а третий и четвертый входы ком мутаторов соединены соответственно с выходами счетчиков 4 и 5, выход элемента 22 соединен с входом триггера 6. Датчик 1 содержит преобразователь 26 входной величины в электрический сигнал и преобразователь 27 напр жени  в частоту. Устройство работает следующим образом. После подачи питающих устройство напр жений и сигнала Сброс все элементы приход т в исходное состо ние , при этом элементы И 2 и 3 закрыты . На управл ющем входе блока 14 и на первом входе блока 18 устанавливаетс  логическа  1. Импульсы от генератора 9 через делитель 8 частоты поступают на вход блока 16, который импульсов не выдел ет. Импульсы от задатчика 7 временных интервалов поступают на входы элементов И 21 и 22, которые их пока не пропускают. Когда датчик 20 начала измерени  формирует импульс, триггер 19 запрета переходит в противоположное состо ние. В результате на управл н дем входе блока 14 устанавливаетс  логический О. Тем самым производитс  подготовка блоков 18 к работе в режиме Запись . в пам ть Одновременно открьшаютс  элементы И 21 и 22. При этом через элемент И 22 проходит первый импульс от задатчика 7.временных интервалов к счетному входу управл ющего триггера 5. Этот импульс перебрасывает управл ющий триггер 5 в противоположное состо ние, в результате чего элементы И 2 открьшаютс . Импульсы С выхода датчиков 1 проход т через элементы И 2 и в течение интервала времени, определ емого задатчиком 7 временных инте)валов, поступают на счетные входы счетчиков 4. Второй импульс с выхода задатчика 7 временных интервалов снова измен ет состо ние управл ющего триггера 6, который закрывает элементы И 2 и открывает элементы И 3, в результате чего импульсы от датчиков 1 поступают на счетные входы счетчиков 5. Одновременно этот импульс, пройд  элемент И 21, поступает на счетчик 17, который формирует на выходе адресный код и передает его на адресные входы блоков 18. Формирователь 23 импульсов после изменени  состо ни  управл ющего триг гера 6 формирует импульс разрешени  записи, который поступает на входы блоков 18 и на управл ющие входы коммутаторов 24. При этом входы блоков 25 пол рности и выходы счетчиков 4 подключаютс  к информационным входам блоков 18. Таким образом, происходит переписывание содержимого счетчиков 4, которые зафиксировали значени  измер емых величин в течение первого интервала времени с учетом знака этих величин в блок 18 по первому адресу, сформированному счетчиком 17. После переписывани  фор

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ И РЕГИСТРАЦИИ ИНФОРМАЦИИ, содержащее в каждом из К-каналов датчик, два канальных элемента И и два счетчика, счетные входы которых соединены с выходами соответствующих канальных элементов И, первые входы которых соединены с выходом датчика, вторые входы первых канальных элементов И соединены с первым выходом управляющего триггера устройства, второй выход которого соединен с вторыми входами вторых канальных элементов И, вход задатчика временных интервалов соединен через делитель с выходом кварцевого генератора, выход элемента ИЛИ соединен через последовательно соединенные дешифратор и усилитель с входом блока регистрации, входы блока элементов И соединены с выходами регистра, вход которого соединен с первым выходом блока запуска, первый вход которого соединен с первым выходом управляющего счетчика, отличающийся тем, что, с целью повышения быстродействия, в него введены два элемента И, триггер запрета, датчик начала измерения, формирователь импульсов и в каждый канал - дополнительный коммутатор, блок полярности и запоминающий блок, причем выходы запоминающих блоков соединены с входами элемента ИЛИ, а первые входы с соответствующими выходами блока элементов И, управляющий вход кото рого соединен с первым выходом триггера запрета, первый вход которого соединен с выходом датчика начала измерения, второй вход - с первым выходом управляющего счетчика, а второй выход - с первыми входами обоих .элементов И, вторые входы которых соединены с выходом задатчика временных интервалов’, выход первого элемента И соединен с входом управляющего счетчика и с вторым выходом блока запуска, второй вход которого соединен с выходом делителя частоты, второй выход управляющего счетчика соединен с вторыми входами запоминающих блоков, третьи входы которых соединены с первым выходом формирователя импульсов и первыми входами коммутаторов, выходы которых соединены с четвертыми входами запоминающих блоков, второй и третий выходы формирователя импульсов соединены соответственно с установочными входами первого и второго счетчиков в каждом канале, вторые входы коммутаторов соединены через блок полярности с дополнительным выходом датчика, а третий и четвертый входы коммутаторов соединены соответствен но с выходами первого и второго ка нальных счетчиков, выход второго элемента И соединен с входом управля ющего триггера.
SU823533612A 1982-12-03 1982-12-03 Устройство дл измерени и регистрации информации SU1094852A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823533612A SU1094852A1 (ru) 1982-12-03 1982-12-03 Устройство дл измерени и регистрации информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823533612A SU1094852A1 (ru) 1982-12-03 1982-12-03 Устройство дл измерени и регистрации информации

Publications (1)

Publication Number Publication Date
SU1094852A1 true SU1094852A1 (ru) 1984-05-30

Family

ID=21043238

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823533612A SU1094852A1 (ru) 1982-12-03 1982-12-03 Устройство дл измерени и регистрации информации

Country Status (1)

Country Link
SU (1) SU1094852A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 419796, KJi.G OIL 1/06, 22.10.75. 2. Авторское свидетельство СССР № 767518, кл.б 01 Р 5/12, 12.12.78. *

Similar Documents

Publication Publication Date Title
SU1094852A1 (ru) Устройство дл измерени и регистрации информации
SU828382A1 (ru) Устройство дл формировани сериииМпульСОВ
SU1016740A1 (ru) Устройство дл измерени частоты вращени вала
SU1193673A1 (ru) Управл емый генератор потоков случайных событий
SU1427181A1 (ru) Устройство дл измерени уровн сыпучего материала
SU1525743A1 (ru) Способ измерени скорости движени ленточного носител записи
SU1290245A2 (ru) Устройство дл измерени временных интервалов
SU930143A1 (ru) Цифровой частотомер
SU785990A1 (ru) Измеритель времени переходного процесса установлени частоты
SU877619A1 (ru) Аналоговое запоминающее устройство
SU570050A1 (ru) Устройство дл сравнени
SU1141037A1 (ru) Устройство дл считывани номера транспортного средства
SU900220A2 (ru) Измеритель переходных характеристик
SU600474A1 (ru) Устройство дл измерени сдвига фаз инфранизкочастотных сигналов
SU1238194A1 (ru) Умножитель частоты
SU1328788A2 (ru) Многоканальный измеритель временных интервалов
SU1280600A1 (ru) Устройство дл ввода информации
SU1716503A1 (ru) Устройство дл определени экстремальных значений функции
SU1649613A1 (ru) Устройство дл регистрации параметров переходного процесса при пуске магнитного носител
SU972298A2 (ru) Устройство дл измерени неравномерности скорости носител информации
SU1377908A2 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU1499104A1 (ru) Устройство дл измерени относительной деформации движущегос материала
SU1495735A1 (ru) Магнитна вариационна станци
SU495675A1 (ru) Устройство дл дифференцировани частотноимпульсных сигналов
SU489124A1 (ru) Устройство дл регистрации информации