SU410554A1 - - Google Patents

Info

Publication number
SU410554A1
SU410554A1 SU1655694A SU1655694A SU410554A1 SU 410554 A1 SU410554 A1 SU 410554A1 SU 1655694 A SU1655694 A SU 1655694A SU 1655694 A SU1655694 A SU 1655694A SU 410554 A1 SU410554 A1 SU 410554A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
input
relay
transistors
Prior art date
Application number
SU1655694A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1655694A priority Critical patent/SU410554A1/ru
Application granted granted Critical
Publication of SU410554A1 publication Critical patent/SU410554A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

1
Изобретение относитс  к области автоматики и предназначено дл  обеспечени  задержки выходного сигнала по отношению к входному , автоматически завис щей от входа реле, на который подаетс  входной сигнал, и может быть использовано в различных устройствах автоматики.
При автоматизации технологических процессов часто требуетс  создать временные задержки различной длительности дл  сигналов, поступающих с датчиков, характеризующих различные параметры процесса или стадии его протекани .
Известно реле времени, содержащее щифратор , имнульсные элементы задержки, схему «ИЛИ, счетчик на триггерах, выполненных на транзисторах, и выходную щину.
Однако в известном реле задавать входной сигнал неудобно, так как получаетс  громоздка  схема и снижаетс  надел ность работы.
Целью изобретени   вл етс  упрощение и новыщение точности выдержки времени.
Это достигаетс  тем, что выходы щифратора подключены к правым коллекторам транзисторов триггеров счетчика, к схеме «ИЛИ и к входу одного из импульсных элементов задержки , выход которого через другой импульсный элемент задержкн подключен к счетному входу первого триггера счетчика, а выход схемы «ИЛИ соединен с выходной щиной.
Па чертеже изображена функциональна  схема нредлагаемого реле времени.
Реле состоит из щнфратора 1, схемы «ИЛИ 2, импульсных элементов задержки 3 и 4,
счетчика на триггерах 5, 6 ... /.
При поступлении входного сигнала на любой из п входов реле на соответствующих выходах щифратора 1 но вл ютс  положительные импульсы, которые поступают на коллекторы транзисторов триггеров 5, 6 ... / счетчика и переключают их из нулевого состо ни . При этом в счетчике по вл етс  число, дополнение которого до нулевого состо ни  счетчика характеризует требуемую задержку данного сигнала , подключенного к данному входу реле. Сигналы положительной пол рности с выхода щифратора 1 и соответствующих коллекторов транзисторов переключивщихс  триггеров 5,6.../ счетчика поступ т через схему «ИЛИ
2 на выходную щину, а через импульсные элементы задержки 3 и 4 - на счетный вход первого триггера счетчика.
Последующее поступление импульсов положительной пол рности через импульсные элементы задержки 3 и 4 на счетный вход первого триггера счетчика обеспечиваетс  изменением сигнала отрицательной пол рности на правых коллекторах транзисторов триггеров счетчика на сигнал положительной пол рности .
После дополнени  записанного числа в счетчике до его нулевого состо ни , что при стабильности работы импульсных элементов задержки 3 и 4 будет обеспечивать заданную выдержку времени, на всех правых коллекторах транзисторов триггеров 5,6.../ счетчика по в тс  сигналы отрицательной пол рности, вследствие чего прекратитс  работа импульсных элементов задержки 3 и 4, а с выхода (реле) схемы «ИЛИ 2, соединенной с выходной шиной, исчезнет сигнал положительной пол рности.
Таким образом, реле обеспечивает задержку входного сигнала на врем , величина которого автоматически зависит от входа, на который поступает сигнал.
Предмет изобретени 
Реле времени, содержащее шифратор, импульсные элементы задержки, схему «ИЛИ,
счетчик на триггерах, выполненных на транзисторах , и выходную шину, отличаюЩеес   тем, что, с целью упрощени  и повыщени  точности выдержки времени, выходы шифратора подключены к правым коллекторам транзисторов триггеров счетчика, к схеме «ИЛИ и к входу одного из импульсных элементов задержки , выход которого через другой импульсный элемент задержки подключен к счетному входу первого триггера счетчика, а
выход схемы «ИЛИ соединен с выходной щиной .
SU1655694A 1971-04-17 1971-04-17 SU410554A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1655694A SU410554A1 (ru) 1971-04-17 1971-04-17

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1655694A SU410554A1 (ru) 1971-04-17 1971-04-17

Publications (1)

Publication Number Publication Date
SU410554A1 true SU410554A1 (ru) 1974-01-05

Family

ID=20474942

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1655694A SU410554A1 (ru) 1971-04-17 1971-04-17

Country Status (1)

Country Link
SU (1) SU410554A1 (ru)

Similar Documents

Publication Publication Date Title
SU410554A1 (ru)
SU497736A1 (ru) Устройство реверса в корректоре межсимвольных искажений
SU411451A1 (ru)
SU1322451A1 (ru) Каскадный коммутатор
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU434581A1 (ru) Устройство синхронизации импульсов
SU1649577A1 (ru) Многоканальный счетчик импульсов
SU1635251A1 (ru) Цифровой фильтр
SU514267A1 (ru) Устройство дл измерени временного рассогласовани двух сигналов
SU1173535A1 (ru) Расширитель импульсов
SU1280602A1 (ru) Устройство дл ввода информации
SU708253A1 (ru) Устройство дл измерени временных интервалов
SU486478A1 (ru) Устройство приема импульсных сигналов
SU824436A1 (ru) Процентный цифровой измеритель-Ный пРЕОбРАзОВАТЕль
SU527690A1 (ru) Электрочасы с выходом на печать
SU496570A1 (ru) Интегратор
SU509993A1 (ru) Автоматический переключатель
SU684710A1 (ru) Фазоимпульсный преобразователь
SU924839A1 (ru) Формирователь задержанных импульсов
SU525238A1 (ru) Временной дискриминатор
SU1457160A1 (ru) Управл емый делитель частоты
SU523521A1 (ru) Устройство пропуска на выход п-го импульса
SU439911A1 (ru) Устройство дл синхронизации импульсов
SU402154A1 (ru) Ан ссср
SU1169154A1 (ru) Устройство дл формировани серий импульсов