SU410401A1 - - Google Patents
Info
- Publication number
- SU410401A1 SU410401A1 SU1747973A SU1747973A SU410401A1 SU 410401 A1 SU410401 A1 SU 410401A1 SU 1747973 A SU1747973 A SU 1747973A SU 1747973 A SU1747973 A SU 1747973A SU 410401 A1 SU410401 A1 SU 410401A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- adder
- summing
- functional
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
1one
Изобретение относитс к области вычислительной техники.This invention relates to the field of computing.
Известны устройства дл суммировани переменных с одновременным умножением на посто нный коэффициент, содержащие функциональные преобразователи, сумматоры, матрицу линеек резисторов, ключи и операционные усилители.Devices for summing variables with simultaneous multiplication by a constant coefficient are known, containing functional transducers, adders, a matrix of resistor lines, switches and operational amplifiers.
Их недостатком вл етс низка точность выполнени операций, определ ема вли нием неидеальности элементов схемы.Their disadvantage is the low accuracy of operations, determined by the influence of the non-ideality of the circuit elements.
В предложенном устройстве с целью повышени точности его работы ко второму .входу каждого операционного усилител подключен первый выход последующего функционального преобразовател , а выход операционного усилител соединен с первым входом соответствующего сумматора и входом функционального преобразовател , второй выход которого подключен ко второму входу сумматора.In the proposed device, in order to increase its accuracy, the first output of the subsequent functional converter is connected to the second input of each operational amplifier, and the output of the operational amplifier is connected to the first input of the corresponding adder and the input of the functional converter, the second output of which is connected to the second input of the adder.
Структурна схема устройства дл суммировани переменных с одновременным умножением на посто нный коэффициент ноказана на чертеже.The block diagram of the device for summing variables with simultaneous multiplication by a constant coefficient is shown in the drawing.
Устройство содержит операционные усилители 1, сумматоры 2, функциональные преобразователи 3, суммирующую матрицу 4, состо щую из п линеек резисторов 5i-Бтг, с вертикальными шинами 6i-6п и горизонтальными шинами , подключенными к соответствующим операционным усилител м 1. Вертикальные шины 6i-6п суммирующей матрицы 4 подключены через ключи 8 к зажимам резисторов линеек 5i-5„ и к выходным клеммам устройства 9i-9„.The device contains operational amplifiers 1, adders 2, functional converters 3, summing matrix 4, consisting of stripes of resistors 5i-Btg, with vertical tires 6i-6p and horizontal tires connected to corresponding operational amplifiers 1. Vertical buses 6i-6n The summing matrix 4 is connected via keys 8 to the terminals of the resistors of the 5i-5 "bars and to the output terminals of the device 9i-9".
Операционные усилители 1 предназначены дл приема входных сигналов, а на сумматорах 2 происходит суммирование сигналов с операционных усилителей 1 с коэффициентом «1 и сигналов с функциональных преобразователей с коэффициентом «2.Operational amplifiers 1 are designed to receive input signals, and adders 2 sum the signals from operational amplifiers 1 with a factor of "1 and signals from functional transducers with a factor of" 2.
Каждый функциональный преобразователь 3 содержит по два операционных усилител дл суммировани сигналов с диодных чеек с коэффициентом передачи VsКлючи 8 служат дл включени соответствующих резисторов во входную цепь операционных усилителей 1.Each functional converter 3 contains two operational amplifiers for summing the signals from the diode cells with the transmission coefficient Vs. The keys 8 are used to connect the corresponding resistors in the input circuit of the operational amplifiers 1.
Операционный усилитель, функциональный преобразователь, сумматор и линейка резисторов образуют одноразр дный сумматор, в котором функциональный нреобразователь 3 выдел ет перенос, а суммирование сигналов происходит на сумматоре 2 согласно формуле:The operational amplifier, functional converter, adder and resistor line form a single-digit adder, in which the functional inverter 3 selects the transfer, and the summation of signals occurs on the adder 2 according to the formula:
Р С-2П,P C-2P,
где П - соответствует напр жению на выходе блока 3,where P corresponds to the voltage at the output of block 3,
С - соответствует напр жению на выходеC - corresponds to the output voltage
операционного усилител 1, Р - результат суммировани напр жений на выходе сумматора 2.operational amplifier 1, P - the result of the summation of the voltages at the output of the adder 2.
Предмет изобретени Subject invention
Устройство дл суммировани переменных с одновременным умножением на посто нный коэффициент, содержащее функциональные преобразователи, сумматоры и суммирующую матрицу из п линеек резисторов, вертикальные шины которой соединены со входами устройства и через ключи с первыми зажимами резисторов , вторые зажимы которых подключены к горизонтальным щинам матрицы, кажда из которых соединена с первым входом соответствующего операционного усилител , отличающеес тем, что, с целью повышени точности работы, ко второму входу каждого операционного усилител подключен первый выход последующего функционального преобразовател , а выход операционного усилител соединен с первым входом соответствующего сумматора и входом функционального преобразовател , второй выход которого подключен ко второму входу сумматора.A device for summing variables with simultaneous multiplication by a constant coefficient containing functional transducers, adders and a summing matrix of resistor stripes, the vertical buses of which are connected to the device inputs and through keys with the first terminals of the resistors, the second terminals of which are connected to the horizontal matrix matrix, each of which are connected to the first input of the corresponding operational amplifier, characterized in that, in order to increase the accuracy of operation, to the second input of each operation Ion amplifier is connected to the first output of the subsequent functional converter, and the output of the operational amplifier is connected to the first input of the corresponding adder and input of the functional converter, the second output of which is connected to the second input of the adder.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1747973A SU410401A1 (en) | 1972-02-14 | 1972-02-14 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1747973A SU410401A1 (en) | 1972-02-14 | 1972-02-14 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU410401A1 true SU410401A1 (en) | 1974-01-05 |
Family
ID=20503217
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1747973A SU410401A1 (en) | 1972-02-14 | 1972-02-14 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU410401A1 (en) |
-
1972
- 1972-02-14 SU SU1747973A patent/SU410401A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU410401A1 (en) | ||
GB941351A (en) | Improvements in or relating to circuit arrangements for the conversion of analogue values into binary numbers | |
ES413099A1 (en) | Circuit arrangement having an amplitude and frequency dependent transfer function | |
GB965749A (en) | Improvements relating to devices for dividing numbers | |
SU391568A1 (en) | ||
SU501369A1 (en) | Multichannel measuring system | |
SU138970A1 (en) | Step type passive filter | |
SU661560A1 (en) | Analogue multiplying device | |
SU382105A1 (en) | MULTICHANNEL FUNCTIONAL CONVERTER | |
SU470818A1 (en) | Device for extracting the root of the sum of squares | |
SU762164A1 (en) | D-a converter | |
SU479258A1 (en) | Binary-decimal counter | |
SU410418A1 (en) | ||
SU411627A1 (en) | ||
SU1068823A1 (en) | Voltage to current converter | |
SU416688A1 (en) | ||
SU484520A1 (en) | Device for adding numbers in the system of residual classes | |
SU428405A1 (en) | DEVICE FOR SOLVING SYSTEM DIFFERENTIAL AND ALGEBRAIC EQUATIONS | |
SU720716A1 (en) | Functional code to frequency-time signal converter | |
SU435531A1 (en) | LOGARIFMIC FUNCTIONAL TRANSFORMER | |
SU729584A1 (en) | Information input arrangement | |
SU483792A1 (en) | Pulse distributor | |
SU399879A1 (en) | DEVICE FOR SIMULATING FRIENDLY-RATIONAL TRANSFER FUNCTIONS | |
SU1058064A1 (en) | Device for transofrming input weights | |
SU374621A1 (en) | TIME-PULSE FUNCTIONAL CONVERTER |