SU416688A1 - - Google Patents

Info

Publication number
SU416688A1
SU416688A1 SU1467462A SU1467462A SU416688A1 SU 416688 A1 SU416688 A1 SU 416688A1 SU 1467462 A SU1467462 A SU 1467462A SU 1467462 A SU1467462 A SU 1467462A SU 416688 A1 SU416688 A1 SU 416688A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
case
signal
outputs
Prior art date
Application number
SU1467462A
Other languages
Russian (ru)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1467462A priority Critical patent/SU416688A1/ru
Application granted granted Critical
Publication of SU416688A1 publication Critical patent/SU416688A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1one

Изобретение - устройство дл  сравнени  двух -многоразр дных цифровых кодов А к В по принципу «больше-меньше-равно - относитс  к цифровой вычислительной технике, устройства|М и приборам автоматики и измезрительной техники.The invention — a device for comparing two-digit digital codes A to B according to the “more-less-equal” principle — refers to digital computing, device | M, and automation devices and measuring equipment.

Известные устройства дл  сравнени  двух представленных в цифровом коде величин по принципу «больше-меньше-равно содержат большое Количество элементов.The known devices for comparing two numerical code values according to the principle “more-less-equally” contain a large number of elements.

Цель изобретени  - уирощен е устройства.The purpose of the invention is the amplification of devices.

Это достигаетс  тем, что (Выход элемента «ИЛИ-НЕ и первый его вход подключены к диодпой схеме «ИЛИ, а первый п второй выходы блока и;редва,р«тельного сравнени  подключены к Первому и второ му входам элемента «ИЛИ-НЕ соответственно.This is achieved by the fact that (the output of the element "OR-NOT and its first input are connected to the diode circuit" OR, and the first and second outputs of the unit and; first, second "comparison, are connected to the first and second inputs of the element" OR-NOT, respectively .

На ф;иг. I лредставлена функциональна  схема предлагаемого устройства; на фиг. 2 и 3 - выходные сигналы устройства при различ ,ных соотношени х сравниваемых -кодов.On f; I Ledstavlen functional scheme of the device; in fig. 2 and 3 are the output signals of the device at different ratios of the compared -codes.

Блок 1 пред:ва рительного сравнени , различаюш ,ий случаи и , имеет два выхода 2 и 3, Л1ричем в случае на выходах бло;ка 1 по вл етс  код 10, в случае код 01, а приЛ В - код 00.Block 1 of the preceding: comparison, the difference between the two cases, has two exits 2 and 3, L1, in the case of the outputs of block 1, code 10 appears, in the case code 01, and in case B the code 00 appears.

Элемент «ИЛИ-НЕ 4 с .входами 5, 6, 7 подключен двум  входами к выходам блока 1. На вход 7 .подаетс  сигнал О, либо переменный сигнал, достаточный дл  перевода элемента 4 The element "OR-NOT 4 with inputs 5, 6, 7 is connected by two inputs to the outputs of block 1. Input 7 is given a signal O, or a variable signal sufficient to translate element 4

в динамический режим. Напр жение питани  элемента 4 выбираетс  более низким, чем у блока 1, дл  различимости их выходных сигналов .in dynamic mode. The power supply voltage of the element 4 is chosen to be lower than that of unit 1 in order to distinguish their output signals.

Диодна  схема «ИЛИ, содержаш,а  диоды 8 и 9, подключена к в.ходу 5 и выходу 10 элемента 4. Это дает возможность получить на обш,ем выходе 11 устройства три устойчивых состо ни , Соответствующих трем возможным результатам сравнени  кодов: , А В, .The diode OR circuit is contained, and the diodes 8 and 9 are connected to input 5 and output 10 of element 4. This makes it possible to obtain at the general output 11 of the device three steady states. Corresponding to the three possible results of comparison of codes:, А AT, .

Устройство работает следуюи1им образом.The device works as follows.

В случае на выходе 11 присутствует большой отрицательный сигнал от блока 1 (см. фиг. 2).In the case of output 11, there is a large negative signal from block 1 (see Fig. 2).

В случае на выходе 11 .присутствует нулевой сигнал (см. фиг. 2).In the case of output 11. a zero signal is present (see Fig. 2).

Выходные сигналы устройства сравнеин  имеют ви.д, представленный на фиг. 2, если на вход 7 подаетс  сигнал О, и вид, представленный на фиг. 3, если на вход 7 подаетс  переменный сигнал.The output signals of the sravnein device have the vi.d shown in FIG. 2, if signal O is applied to input 7, and the view shown in FIG. 3, if a variable signal is input to input 7.

И р е д м е г изобретен и пAnd redemeg invented and p

Устройство дл  сравнени  двух кодов, содержаш ,ее блок предварительного сравнени  и дополнительный элемент «ИЛИ-ИЕ, отличающеес  тем, что, с целью упрощени  устройства , выход элемента «ИЛИ-ИЕ и .первыйA device for comparing two codes, comprising, its precomparison unit and the additional element OR-IE, characterized in that, in order to simplify the device, the output of the element OR-IIE and the first

его вход .подключены -к схеме «ИЛ.И, а первый и второй выходы блока лрсдваритсльпогоits input is connected to the “IL.I” circuit, and the first and second outputs of the unit

Sbi А, АУВSbi A, AUV

SU1467462A 1970-08-14 1970-08-14 SU416688A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1467462A SU416688A1 (en) 1970-08-14 1970-08-14

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1467462A SU416688A1 (en) 1970-08-14 1970-08-14

Publications (1)

Publication Number Publication Date
SU416688A1 true SU416688A1 (en) 1974-02-25

Family

ID=20456219

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1467462A SU416688A1 (en) 1970-08-14 1970-08-14

Country Status (1)

Country Link
SU (1) SU416688A1 (en)

Similar Documents

Publication Publication Date Title
GB1005903A (en) Improvements in electrical integrating totalizer
US3524081A (en) S-filter
SU416688A1 (en)
GB1229349A (en)
SU483778A1 (en) Device with one steady state
SU447684A1 (en) Digital automatic adjustment system
SU764119A1 (en) Analog-digital converter
SU491108A1 (en) Pulse signal analyzer
SU379926A1 (en) DEVICE FOR DETERMINING THE SIGN OF A DERIVING VARIABLE VOLTAGE
SU401003A1 (en) CALCULATED CELL
SU484626A1 (en) Fluctuation oscillator
SU497594A1 (en) Logic circuit
SU515278A1 (en) Multichannel device to convert code to frequency
SU549871A1 (en) DC / AC converter for load operation with low input impedance
SU391579A1 (en) DEVICE FOR READING INFORMATION FROM THE PERSPHERE
SU441672A1 (en) Multi-decade scaling device with controllable conversion factor
SU1182677A1 (en) Voltage-to-frequency converter
SU466615A1 (en) Device matching optocoupler with integrated circuits with direct and inverse outputs
SU457996A1 (en) Four Quadrant Divider
CH547573A (en) CIRCUIT ARRANGEMENT FOR THE CONVERSION OF AN INPUT VOLTAGE FROM VARIABLE FREQUENCY INTO AN OUTPUT VOLTAGE OF A SPECIFIED LOWER FREQUENCY.
SU470863A1 (en) Analog storage device
SU497599A1 (en) A device for forming the function x = a in
SU429365A1 (en) CONVERTER OF ACTING OR MEANING OF VOLTAGE AC VOLTAGE DC VOLTAGE OF CURRENT CURRENT
SU479258A1 (en) Binary-decimal counter
SU430489A1 (en) PULSE FORMER