SU409404A1 - RESERVED DEVICE - Google Patents

RESERVED DEVICE

Info

Publication number
SU409404A1
SU409404A1 SU1720831A SU1720831A SU409404A1 SU 409404 A1 SU409404 A1 SU 409404A1 SU 1720831 A SU1720831 A SU 1720831A SU 1720831 A SU1720831 A SU 1720831A SU 409404 A1 SU409404 A1 SU 409404A1
Authority
SU
USSR - Soviet Union
Prior art keywords
blocks
outputs
equivalence
schemes
keys
Prior art date
Application number
SU1720831A
Other languages
Russian (ru)
Inventor
О. В. Щербаков Г. В. Никулин Е. И. Жуков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1720831A priority Critical patent/SU409404A1/en
Application granted granted Critical
Publication of SU409404A1 publication Critical patent/SU409404A1/en

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

1one

Изобретение относитс  к вычислительной технике и может быть использовано, например , в управл ющих вычислительных машинах .The invention relates to computing and can be used, for example, in control computers.

Известна схема включени  резервного оборудовани , содержаш,а  три блока, выходы которых подключены к входам мажоритарного элемента, выполненного, например, на логических элементах «ИЛИ-ИЕ.A known circuit for switching on the backup equipment consists of three blocks, the outputs of which are connected to the inputs of the majority element made, for example, on the logical elements OR-IE.

Однако в такой схеме при отказе одного из блоков веро тность безотказной работы резко уменьшаетс . В этом случае отказ в любом из двух оставшихс  блоков приводит к отказу на выходе, и интенсивность отказов возрастает вдвое но сравнению со схемой, в которой включен только один блок. В св зи с этим приходитс  при отказе одного блока отключать сразу два блока, один из которых исправен .However, in such a scheme, if one of the blocks fails, the probability of failure-free operation decreases sharply. In this case, a failure in either of the two remaining blocks results in a failure at the output, and the failure rate doubles compared to a circuit in which only one unit is included. In this connection, when one unit fails, two units should be disconnected at once, one of which is operational.

Цель изобретени  - повышение надежности резервированного устройства.The purpose of the invention is to increase the reliability of a redundant device.

Это достигаетс  тем, что устройство содержит ключи, установленные в цепи эмиттерного питани  схем «ИЛИ-НЕ, мажоритарного элемента, схемы равнозначности, входы которых соединены с выходами соответствуюш,их резервируемых блоков, и схему управлени  ключа,ми, входы которой подключены к выходам схем равнозначности, а выходы - к ключам .This is achieved by the fact that the device contains keys installed in the emitter power circuit of the "OR-NOT, majority element" circuit, equivalence circuits, whose inputs are connected to the outputs, their redundant blocks, and the key control circuit, whose inputs are connected to the outputs of the circuits equivalence, and outputs - to the keys.

2 2

На чертеже показана схема предложенного устройства.The drawing shows a diagram of the proposed device.

Устройство содержит резервируемые блокиThe device contains redundant blocks.

li, Ь и 1з схемы и 2 и 3 равнозначности, схему 4 управлени  ключами, ключи 5, б и 7,li, b and 1z schemes and 2 and 3 equivalence, key management scheme 4, keys 5, b and 7,

мажоритарный элемент, состо ш;ий из схемmajority element, s; s of schemes

«ИЛИ-НЕ 8-И, и источник 12 питани .“OR NOT 8 AND, and 12 source of power.

При исправной работе всех блоков 1 с выхода схем 2 и 3 снимаютс  сигналы «1, которые вызывают на выходе схемы 4 сигналы «О. Этими сигналами открываютс  ключи 5, 6 и 7.When all blocks 1 function correctly, the signals from the output of the circuits 2 and 3 are "1", which cause the output of the circuit 4 to signal "O." These signals open the keys 5, 6 and 7.

При отказе одного из блоков 1 с выходаIf one of the blocks 1 fails to exit

схем 2 и 3 снимаетс  комбинаци  сигналов,circuits 2 and 3, a combination of signals is taken

котора  так действует на схему 4, что иа ееwhich acts on scheme 4, so that its

выходе возникает комбинаци  сигналов, приoutput, a combination of signals occurs when

которой всегда отключаютс  отказавший блокwhich always fails the block

и один из исправных. Тем самым исключаетс and one of the serviceable. Thereby eliminating

воздействие отказавшего логического блока.the impact of the failed logical block.

По состо нию схем равнозначности можноAccording to the state of equivalence schemes

судить о наличии неисправности в одном изjudge the presence of a malfunction in one of

логических блоков.logical blocks.

Предмет изобретени Subject invention

Резервирова ное устройство, содержащее резервируемые блоки, подключенные к мажоритарному элементу, выполненному, например , иа схемах «ИЛИ-НЕ, отличающеес  тем, что, с целью повышени  иадежиостиA redundant device containing redundant blocks connected to a majority element made, for example, in an OR-NOT scheme, characterized in that, in order to increase reliability and

устройства, оно содержит ключи, установленные в ценн эмиттериого нитани  схем «ИЛИ- НЕ мажоритарного элемента, схемы равнозначности , входы которых соединены с выходами соответствующих резервируемых блоков , и схему управлени  ключами, входы которой подключены к выходам схем равнозначности , а выходы - к ключам.devices, it contains the keys installed in the emitter thread of the “OR — NOT majority element” schemes, the equivalence schemes, whose inputs are connected to the outputs of the corresponding redundant blocks, and the key management scheme, whose inputs are connected to the outputs of the equivalence schemes, and the outputs - to the keys.

SU1720831A 1971-12-06 1971-12-06 RESERVED DEVICE SU409404A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1720831A SU409404A1 (en) 1971-12-06 1971-12-06 RESERVED DEVICE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1720831A SU409404A1 (en) 1971-12-06 1971-12-06 RESERVED DEVICE

Publications (1)

Publication Number Publication Date
SU409404A1 true SU409404A1 (en) 1973-11-30

Family

ID=20494996

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1720831A SU409404A1 (en) 1971-12-06 1971-12-06 RESERVED DEVICE

Country Status (1)

Country Link
SU (1) SU409404A1 (en)

Similar Documents

Publication Publication Date Title
SU409404A1 (en) RESERVED DEVICE
SU608277A1 (en) Redundancy device
SU496560A1 (en) Adaptive Redundant Device
SU383047A1 (en) DEVICE FOR SWITCHING CHANNELS COMPUTATIONAL SYSTEM
SU411455A1 (en)
SU413484A1 (en)
SU422082A1 (en) BACKUP TRIGGER
SU415785A1 (en)
SU463972A1 (en) Three-channel redundant device
RU1795461C (en) Three-channel majority-redundant device
SU392500A1 (en) Bib ^ bk
SU957277A1 (en) Self-checking storage unit checking device
SU552737A1 (en) A device for controlling the switching of the reserve
SU618875A1 (en) Three-channel redundancy device
SU642889A1 (en) Majority signal-selecting arrangement
SU396011A1 (en) -h'SNESSY '•' '-' ^ T (^ L '<•' - "" »r -" "- **?; .-." • i ']';
KR0116545Y1 (en) Master and slave board type control signal generating circuit
SU429536A1 (en) RESERVED IMPULSE COUNTER
SU819995A1 (en) Redundancy device
SU744578A1 (en) Device for control of exchange mode of majority redundancy system
SU415660A1 (en)
SU921133A2 (en) Redundancy device
SU488209A1 (en) Redundant Clock Generator
SU600737A1 (en) Self-resetting ring counter
RU2015543C1 (en) Unit for majority selection of signals