SU408458A1 - - Google Patents

Info

Publication number
SU408458A1
SU408458A1 SU1738752A SU1738752A SU408458A1 SU 408458 A1 SU408458 A1 SU 408458A1 SU 1738752 A SU1738752 A SU 1738752A SU 1738752 A SU1738752 A SU 1738752A SU 408458 A1 SU408458 A1 SU 408458A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
circuit
output
detector
input
Prior art date
Application number
SU1738752A
Other languages
Russian (ru)
Inventor
Л. Шарыгин Б.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1738752A priority Critical patent/SU408458A1/ru
Application granted granted Critical
Publication of SU408458A1 publication Critical patent/SU408458A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

ОБНАРУЖИТЕЛЬ ПЕРИОДИЧЕСКОГО СИГНАЛА В ВИДЕ КВАЗИПЕРИОДИЧЕСКОЙ ПАЧКИ ИМПУЛЬСОВDETECTOR OF A PERIODIC SIGNAL IN THE FORM OF A QUASI-PERIODIC PULSE OF PULSES

1one

Изобретение относитс  к импульсной технике , в частности к обнаружител м периодич ;ского сигнала в «иде квазипериодической папки импульсов, и может быть использовано а радиоприемной алларатуре многоканальных систем передачи информации с врембнйььм разделением каналов, использующих сигнал тактовой синхронизации щ виде «вазипериодической -пачки импульсов.The invention relates to a pulse technique, in particular, to detectors of a periodic signal in the idea of a quasi-periodic pulse folder, and can be used in a radio reception allure of multichannel information transmission systems with time-division channel separation using a clock synchronization signal in the form of a vaziperiodic-pulse packet.

Известный обнаружитель периодического сигнала в виде квазипериодичеокой пачки импулвсов , содержащий узел Времв ной задерж , ки с к отводами, схему фиксации /с импульсов подр д .н «аокад временной самоселекции, к первому входу которого подсоединен выход источника селектирующего сигнала, а выход каскада временной самоселекции  вл етсл выходом обнаружител  .периодического сигнала , характеризуетс  дополнительными потер .ми в помехоустойчивости из-за посто нства порота фиксации, при изменении режима ри .боты обнаружител .The well-known periodic signal detector in the form of a quasi-periodic impulse bundle, containing a Time Delay node, k with taps, a fixation circuit / s of pulses of the order of a temporary self-selection stream, the first input of which is connected to the output of the source of the selective signal, and the output of the temporary self-selection stage This is the output of the detector of the periodic signal, which is characterized by additional losses in noise immunity due to the constancy of the fixation threshold, when the mode of operation of the detector changes.

Цель изобретени  - повышение помехоустойчивости с помощью автоматического переключени  порога фижсации сигнала .при .из.менении режима.The purpose of the invention is to increase the noise immunity by automatically switching the fizzho threshold of the signal when imitating the mode.

Это достигаетс  тем, что схема фиксации k импулвсов подр д содержит первую логическую схему «И, Включенную между первыми ,(й-т) выводами узла временной задерж-ки ji This is achieved by the fact that the fixation scheme k of the impulses of the subject contains the first logic circuit "AND, Connected between the first (t)) outputs of the time delay node ji

лервым входам третьей логической схемы «И-, .выход которой подсоединен ко второму входу каскада временной самоселекции, и вторую логическую схему «И, включенную между доследующими т выводами узла временной задержки, от (k-m-pl) до , и первым входом логической схемы «ИЛИ, ко второму входу которой подсоединен выход источника селектирующего сигнала, а выход логической схемы «ИЛИ подключен КО второму входу третьей логической схемы «И.The first inputs of the third logic circuit “AND-, whose output is connected to the second input of the time self-selection cascade, and the second logic circuit“ AND, connected between the next t outputs of the time delay node, from (km-pl) to, and the first input of the logic circuit “ OR, to the second input of which the output of the source of the selection signal is connected, and the output of the logic circuit "OR connected to the second input of the third logic circuit" I.

На чертеже приведена функциональна  схема предлагаемого обнаружител .The drawing shows a functional diagram of the proposed detector.

Узел / временной задержки обнаружител  имеет k отводов. ВремеБна  задержка каждого последующего отвода «а квазипериод в пач .ке больше временной задержки предыдущего отвода. Первые (k-m) отводов подключаютс  к входам первой логической схемы «И 2, а последующие т отводов - к входам второй логической схемы «И 3. Схема «И 2 выполн ет функцию схемы фиксации (k-m) им1пуль1сов подр д, а 1схема «И 3 - т импульсов подр д. Выходные сигналы схем «И 2 к 3 поступают на два входа третьей логической схе ,мы «И 4, первый непосредственно, а «торой - через логическую схему «ИЛИ 5. Выходной сигнал схемы «И 4 подаетс  на каскад 6 временной самоселекции. На вторые в.ходы схемы ,«ИЛИ 5 и каскада 6 временной самоселекцииNode / Time Delay Detector has k taps. The time delay of each subsequent tap is more than a quasi-period in a pack is longer than the time delay of the previous tap. The first (km) taps are connected to the inputs of the first logic circuit "And 2, and the subsequent t taps - to the inputs of the second logic circuit" And 3. The circuit "And 2 performs the function of the fixing circuit (km) im1pul1sov another, and 1 circuit" And 3 - t pulses are incremental. The output signals of the "AND 2 to 3 circuits are fed to two inputs of the third logic circuit, we" AND 4, the first directly, and "second" through the logic circuit "OR 5. The output signal of the circuit" AND 4 is fed to the cascade 6 temporary self-selection. For the second century, the flow of the scheme, “OR 5 and cascade 6 of temporary self-selection

.поступает селектирующий сигнал.. a selection signal is received.

Обнаружитель работает следующим образом .The detector works as follows.

В режиме поиска, когда временное -положение полезного сигнала неизвестно, Селектирующий -сигнал отсутствует. Поэтому €хем:1 фиксации работает -с порогом, равным k и  вл ющимс  оптимальным дл  режима поиска ло выбранному критерию -помехоустойчивости Хпо экстремуму средней функции риска).In the search mode, when the temporal position of the useful signal is unknown, the Selecting signal is absent. Therefore, hem: 1 fixation works with a threshold equal to k and which is optimal for the search mode for the selected criterion for interference resistance Hpo to the extremum of the average risk function).

При .поступлении на щход обнаружител  k импульсов подр д на -выходе -схемы «И 2 образуетс  последовательность -из (/n-f-1) имлульсо1в подр д, первый из которых совпадает по Времени с (k-т)-тым, а последний - с /с-тым им-пульсами на входе. На выходе схемы «И 5 также образуетс  -последовательность из (k-т-1) импульСОВ подр д, но первый из них сов-падает по времени с мпyлыcOM на входе. При воздействии этих двух импульсных последовательностей на cx.tму «И 4 (перва  непосредственно, а втора  через схему ;«ИЛИ 5) на ВЫХоде образуетс-л имтульс, совпадающий по времени с /г-тым иМПульсом на входе. Таким образом, в режим, поиока обнаружитель СрабатЫВает по k и.млульсам подр д, т. е. порог фиксации -сигнала равен k.When a detector detects k pulses of the order on the output of the circuit "AND 2, a sequence of -from (/ nf-1) is generated in the sequence, the first of which coincides in time with the (k-t) -th, and the last s / s thym-pulses at the entrance. The output of the AND circuit also forms a sequence of (k-t-1) pulses of the order, but the first of them coincides in time with the mp3 at the input. When these two pulse sequences are applied to cx.tmu I 4 (the first one directly, and the second through the scheme; “OR 5), an impulse is formed at the EXIT, which coincides in time with the / r-th pulse at the input. Thus, in the mode, poiko detector, it works on k and mulks are additional, i.e., the threshold of fixation of the -signal is equal to k.

После первичного обнаружени  полезного сигнала о.бнаружитель переходит в -режим синхронизации. В режиме синхронизации через схему -«ИЛИ 5 поступает селектир-ующий сигнал на схему («И 4. За счет этого -в пред;лах длительности селектирующего сигнала д:1Я срабатывани  схемы «И 4 достаточно выходного сигнала схемы «И 2. ПоСледний по вл етс  При поступлении (k-m) иМПульсОЗ подр д. Следо(вательно, -в режиме синхронизации устройство реализует порог фиксации сигнала (k-т) импульсов подр д.After the initial detection of the desired signal, the detector turns into the synchronization mode. In the synchronization mode, the selection signal goes to the circuit via the scheme “OR 5” (“AND 4. Due to this, the selection signal duration d: 1I the circuit“ AND 4 is sufficient for the output signal of the circuit “AND 2. Next is On arrival (km) of an impulse of additional order. Consequently (in-sync mode, the device implements a threshold of signal fixation (k-th) of additional impulses.

Груп-па импулысов помех МОжет привест,к ложному сра-баты1ванию обнаружител  только в том Случае, если в ней содержитс  не менее k импулысов подр д (в режиме синхронизации достаточно k-т имп-ульсов), а Bptменной Интервал между ними пр-им-ерно paвe.iThe group of interference impulses MAY lead a detector to a false confusion only in the event that it contains at least k impulses in addition (in the synchronization mode, the k-th impulses are sufficient), and the Bptmen Interval between them is -no pave.i

квазипериоду в сигнальной пачке. Увеличение порота фиксации с (k-т в режиме синхронизации до k импульсов подр д в режиме поиска Предназначено именно дл  уменьщени quasi-period in the signal bundle. Increasing the fixation threshold with (k-t in synchronization mode up to k pulses in search mode. It is intended to reduce

числа ложных тревог при поиске сигнала.the number of false alarms when searching for a signal.

При -изменении -режима работы обнаружител  точечна  веро тность лож-ной тревоги и веро тность пропуска сигнала практически к измен ютс  При посто нном пороге фиксации,With -change-detector operation, the point likelihood of a false alarm and the likelihood of missing a signal almost change with a constant latching threshold,

но веро тность ложной тревоги за в-рем  цикл а существенно Изм-ен етс .but the likelihood of a false alarm in a cycle, a, is significantly altered.

Дл  получени  экстремума средней функции -риска в обоих режимах работы необходимо устанавливать вполне определенные nopor iTo obtain an extremum of the average function of the risk in both modes of operation, it is necessary to install well-defined nopor i

фиксации -сигиала (k или k-т), что автоматически выполн етс  в -предлагаемом обнаружителе .-signal fixations (k or k-t), which is automatically performed in the proposed detector.

Предмет изобрете-ни The subject invention

Обнаружитель периодического сигнала в -виде Ввазипериодической па-чки импульсов, содержащий узел временной задержки с k ог-водами , схему фиксации k нмпульссв подр д и -каска-д временной самоселекции, к первомуA periodic signal detector in the form of a Vaziperiodichesky pulse train, containing a time delay node with k fires, a fixing circuit

входу которого подсоединен выход источника селекти-рующего сигнала, а выход каскада временной самоселекции  вл етс  выходом -обнаружител  Периодического сигнала, отличающийс  тем, что, с целью повыщени  пом.хоустойчивости с помощью автоматического переключе-ни  порога фиксации сигнала при изменении режима, схема фИКсации k импульСОВ -Подр д содержит первую логическую схему «И, включенную между первыми (k-ггЛthe input of which is connected to the output of the source of the selector signal, and the output of the time self-selection cascade is the output of a periodic signal detector, characterized in that, in order to increase the stability tolerance by automatically switching the latching threshold of the signal when the mode changes, the fixation circuit k PULSOV-Podpod d contains the first logical scheme “And, included between the first (k-yyy

Выводами узла временной задержки и первым входом третьей логической схемы «И, выход которой подсоединен ко второму входу каскада временной самоселекции, и вторую логичс:-скую схему «И, включенную между последующи .ми т выводами узла временной задержки , от (k-m+l) до й-го и первым входом логической схемы «ИЛИ, IKO второму входу которой Подсоединен выход источника селектирующего сигнала, а выход лотической схемыThe outputs of the time delay node and the first input of the third logical circuit "And, the output of which is connected to the second input of the time self-selection cascade, and the second logical: -" AND circuit, connected between the subsequent t and the outputs of the time delay node, from (k-m + l) before the 10th and the first input of the logic circuit "OR, IKO to the second input of which the output of the source of the selection signal is connected, and the output of the lotus circuit

«ИЛИ подключен -ко второму входу третьей логической схемы «И.“OR is connected to the second input of the third logic circuit“ I.

Ъхо9B9

CejTSffmupyfouAju сигналCejTSffmupyfouAju signal

SU1738752A 1972-01-17 1972-01-17 SU408458A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1738752A SU408458A1 (en) 1972-01-17 1972-01-17

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1738752A SU408458A1 (en) 1972-01-17 1972-01-17

Publications (1)

Publication Number Publication Date
SU408458A1 true SU408458A1 (en) 1973-12-10

Family

ID=20500413

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1738752A SU408458A1 (en) 1972-01-17 1972-01-17

Country Status (1)

Country Link
SU (1) SU408458A1 (en)

Similar Documents

Publication Publication Date Title
SU408458A1 (en)
US4361896A (en) Binary detecting and threshold circuit
JPS6281850A (en) Detecting method for minimum bit in reception data
SU651484A1 (en) Analogue message receiver
SU1226638A1 (en) Pulse discriminator
SU1352662A1 (en) Device for retrieval by delay of combination pseudorandom sequences
SU801266A1 (en) Correlation receiver
SU1713097A1 (en) Synchronous commutator of service signals
SU801267A1 (en) Correlation receiver
SU1003327A1 (en) Pulse duration discriminator
SU720762A1 (en) Device for synchronizing recurrent signals
RU1837347C (en) Device for data receiving
SU580656A1 (en) Device for interlocking telegraphic receiver output in the presence of noise in communication channel
SU907817A1 (en) Device for evaluating signal
RU1807426C (en) Method of determination of distance to point of fault in power line and device for its implementation
SU1275747A2 (en) Device for selecting clock pulses
SU1133681A1 (en) Device for linking equipment of subsrciber with unidirectional ring bus
SU403093A1 (en) DEVICE CYCLIC SYNCHRONIZATION
SU516197A1 (en) Device for transmitting control commands for synchronous radio communication systems
SU491220A1 (en) Device for separating recurrent sync signal
SU1626431A1 (en) Frame synchronization device
SU792603A1 (en) Video regenerator for communication system with pulse-code modulation
SU1003128A1 (en) Information receiving device
SU725255A1 (en) Information transmitting-receiving apparatus
SU964997A1 (en) Device for selection of channels in movable communication