SU407304A1 - Ячейка каскадной коммутирующей среды - Google Patents
Ячейка каскадной коммутирующей средыInfo
- Publication number
- SU407304A1 SU407304A1 SU1771352A SU1771352A SU407304A1 SU 407304 A1 SU407304 A1 SU 407304A1 SU 1771352 A SU1771352 A SU 1771352A SU 1771352 A SU1771352 A SU 1771352A SU 407304 A1 SU407304 A1 SU 407304A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- potential
- circuits
- output
- cell
- input
- Prior art date
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
Description
1
Изобретен1пе относитс к области вычислительной техники и предназначено дл использовани 1В качестве базового элемента коммутирующих сред однородных цифровых иитегрирующих структур.
Известна чейка коммутирующей среды, в которой каждый из блоков ввода-вывода выиолнен иа т ти схемах «И-НЕ.
Предложенное устройство отличаетс тбм, что входы вторых схем «И-НЕ всех блоков ввода-вывода соединены с выходом общей схе .ы «Pi-HE, соединенным через инвертор со в.ходаМН всех управл ющих схем «И-НЕ ; выход каждой из управл ющих схем, «И-НЕ соединен со входом первой схемы «И-НЕ соот;ветст вуюи1 ,его блока вводачвывода, выходы входных схем «И-НЕ всех блоков ввода-вывода соединены со входами выходной схемы «И-НЕ, выходы вторых схем «И-НЕ блоков вводачвьшода соединены со входами общих схем «И-НЕ чеек 11редыдуи1его каскада коммутирующей среды.
Это позвол ет упростить чейку.
Схема чейки изображена на чертеже.
Ячейка содержит управл ющие схемы «И-НЕ 1 с командными 2 дл ввода сИГналов раз.рещ€Н8-1Я на прием чейкой потенциала тюиска; выходную схему «И-НЕ 5 с выходными нпша:ми 4; общую схему «И-НЕ 5 дл сборки потендиалав выделени , поступаюHUIX в чейку но шинам 6 из чеек последующего каскада среды; инвертор 7; блоки ввадавывода , каждый из которых содержит входную схему «И-НЕ 8 со входной щиной 9, схемы «И-НЕ 10 и 11, причем выходы последних соединены через шЕны 12 вывода потенциалов выделени со входами общих схем «И-НЕ 5 чеек предыдущего каскада среды.
Схемы «И-ИЕ 10 управл ют входными схемами «И-НЕ 5. Схемы «И-НЕ // предназначены дл фopiмиpoвaни потенциалов выделени чеек предыдущего каскада среды. Кроме того, схемы «И-НЕ 10 и // выполн ют после установлени канала св зи функции элементов пам ти состо ний входов чеек. Схема «И-НЕ 5 через инвертор 7 осуществл ет блокировку чейки в случае принадлежиости ее каналу св зи.
Ячейки среды разделены на каскады.
Одноименные шины 2 (число которых равно ) чеек каскадно соединены с выходами триггеров , образующих счетчик по модулю т, вход н1ий в устройство управлени средой.
В исходнОМ состо нии на щинах 2 ы 9 удерЖ111ваютс нулевые, а на шинах 6 - единичные гютеициалы. Ири этом нулевым потенциалом, снимаемым с выхода схемы «И-НЕ 5, на выходах схем «И-НЕ 11 удержи1ваютс единичные иотенциалы, поступающие на схемы «И-НЕ 5 смежных узлов. На выходах схем
«И-НЕ 10 удерживаютс иулевые лотенадиалы , запреща схемам «И-НЕ 8 -прием пютенЦиала Поиска. На -входах схем «И-НЕ 1 удерживаетс единичный потенциал, разрешающий прохожде1Н;ие комаид «а прием потенциала поиска.
Набира «од /в счетчике устройства уцравлени , задают комбинацию открытых входов чеек среды. При подаче потенциала поиска на вход чейки - источйика инфор мации, среда «испытываетс на проводимость. При по влении потенциала поиска на выходе чейкиприемника , одна из его шин 6 подключ аетс к источнику потенциала выделени с нулевым аоте.нщиало1М. В результате по каналу св зи формируетс комаеда на включение схем «И-НЕ 10 и // в режим иам ти состо ний входов и запрещени ;иЗМенеии состо ний этих элементов. В дальнейшем состо ние счетчика управлени «е вли ет на состо ние чеек, ВКлюченных в канал св зи.
ПОИск кавдала св зи между любыми крайними чейками среды осущест-вл етс ие более чем за тактов, где k - число каскадов среды.
Пусть потенциал поиска достиг данной чейки но одной из шин 9. При наборе tia шинах 2 соответствующего кода да выходе схемы «И-НЕ 1, соединенной с блоком вiвoдa-выlвoда , иринргмающим потенциал поиска, устанавли ваетс нулевой потенциал. Инвортвру сь далее на схеме «И-НЕ 10, команда в виде единичноло потенциала, разрешает схеме «И-НЕ 10 пропускание потенциала поиска. Входные схемы «И-НЕ 8 остальных блоков ввода-вывода заблокированы нулевыми потенциала-ми с выходов схем «И-НЕ 10 этих блоков .
Пройд через схему «И-НЕ 8 и инвертиру сь на схеме «И-НЕ 3, потенциал поиска в виде единичного потенциала поступает на входы чеек следующего каскада. Во врем поиска канала св зи на выходах схем «И-НЕ 10 и // удерживаютс единичиые цотенциалы.
При подаче кодов по щпнам 2 на последующие каскады -потенциал поиска достигает Я1чейки-п риемии1ка то единствещьюму пути. По получении потенциала поиска ус11ройст1во управлени подает в среду по одной из щин 6 чейки-прне .м.ника потенциал 1выделен,и в виде нулевого потенциала. Дойд до рассматрив аемой чейки, потенциал выделени воздействует по одной из щин 6 на вход схе:мы «И-НЕ 5. Единичный потенциал с выхода этой схе.мы поступает на входы схем «И-НЕ 11, разреша по1след«им работать сов-местно со схе-ма.ми «И-НЕ 10 ъ триггерном режиме. В результате на вых-оде выбранной ранее схемы «И-НЁ 10 остаетс единичный потенциал, а на выходе соответствующей схемы «И-НЕ 11 - нулевой потеециал, который поступает по Щ|ине 12 на смежные чейки как потенциал выделени . Состо ни схем «И-НЕ 10 и 11 остальных блоков ввода-вывода обратны описанным.
Нулевой потенциал с выхода инвертора 7 блокирует схемы «И-НЕ /.
Та-ким образом, обеспечива прием потенциала поиска только по одному входу из т, чейка автоматически блокируетс от устройства управлени в случае принадлежности ее капал у св зи.
Дл разрущени ненужного канала св зи достаточно сн ть потенциал выделени с чейки-приемника , т. е. подать на ее щину 6 единичный потенциал. При этом на выходах схем «И-НЕ 5 тех чеек, которые вход т в канал св зи, устанавливаютс нулевые, а на выходах иеверторов 7 и схем «И-НЕ 11-е-дпничные потенциалы.
В дальнейшем чейки могут участвовать в образо ва-нии новых каналов св зи.
Предмет изобретени
Ячейка каскадной коммутирующей среды, содержаща управл ющие схемы «И-НЕ, входы которых соединены с соответствующими командньгми Шинаши, инвертор, выходную схему «И-НЕ, общую схему «И-НЕ п блоки ввода-вывода , IB каждом из которых вход первой схемы «И-НЕ соединен с выходом второй схемы «И-НЕ, выход первой схемы «И-НЕ соединен со входам1И второй и входной схем «И-НЕ, отличающа с тем, что, с /целью упрощени чейки, 1ВХОДЫ вторых схем «И-НЕ есех блоков ввода-вывода соединены с выходом общей схемы «И-НЕ, соединенным через инвертор со входа-ми всех управл ющих схем «И-НЕ, выход каждой из управл ю-ших схем «И-НЕ соединен со входом первой схемы «И-НЕ соответствующего бло1ка В(во да-вывода , выходы входных схем «И-НЕ всех блоков ввода-вывода соединены со входами выходной схемы «И-НЕ, выходы вторых схем «И-НЕ блоков двода-вывода соедине-ны со входами общих схем «И-НЕ чеек предыдущего каскада коммутирующей среды.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1771352A SU407304A1 (ru) | 1972-04-10 | 1972-04-10 | Ячейка каскадной коммутирующей среды |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1771352A SU407304A1 (ru) | 1972-04-10 | 1972-04-10 | Ячейка каскадной коммутирующей среды |
Publications (1)
Publication Number | Publication Date |
---|---|
SU407304A1 true SU407304A1 (ru) | 1973-11-21 |
Family
ID=20510194
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1771352A SU407304A1 (ru) | 1972-04-10 | 1972-04-10 | Ячейка каскадной коммутирующей среды |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU407304A1 (ru) |
-
1972
- 1972-04-10 SU SU1771352A patent/SU407304A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4433372A (en) | Integrated logic MOS counter circuit | |
US3820028A (en) | Digital tone signal generator | |
GB1259061A (ru) | ||
SU407304A1 (ru) | Ячейка каскадной коммутирующей среды | |
JPH0682146B2 (ja) | スキヤンパス方式の論理集積回路 | |
US4297591A (en) | Electronic counter for electrical digital pulses | |
US5742224A (en) | Basic cell for comparing a first and a second digital signal and a corresponding digital comparator | |
US3402392A (en) | Time division multiplex matrix data transfer system having transistor cross points | |
US3289159A (en) | Digital comparator | |
US2859284A (en) | Communication switching system | |
US3056045A (en) | Electronic switching unit for the construction of information storage devices, counters and the like | |
SU738112A1 (ru) | Многоустойчивый триггер | |
SU884136A1 (ru) | Распределитель импульсов | |
JP2904233B2 (ja) | 光fifoメモリ | |
SU575697A1 (ru) | Ячейка пам ти матричного коммутатора | |
SU788378A1 (ru) | Устройство контрол кода "1 из | |
SU884150A1 (ru) | Разр д реверсивного счетчика импульсов | |
SU1562898A1 (ru) | Многоканальное устройство дл ввода-вывода информации | |
SU478454A1 (ru) | Устройство дл преобразовани кода адреса сообщени в позиционный номер канала св зи | |
SU1233214A1 (ru) | Ячейка пам ти | |
SU1247885A1 (ru) | Блок управлени дл чейки волновой коммутационной системы | |
SU379054A1 (ru) | КОМЛгУТИРУЮЩЕЕ УСТРОЙСТВОtJViU»I _^7»».^«^-- | |
SU437200A1 (ru) | Многофазный триггер | |
SU1309294A1 (ru) | Матричный коммутатор | |
SU762201A1 (ru) | Пересчетное устройство 1 |