SU406311A1 - SYNTHESIZER OF LINEAR SWITCHED PERIODS OF ELECTRICAL SIGNALS - Google Patents
SYNTHESIZER OF LINEAR SWITCHED PERIODS OF ELECTRICAL SIGNALSInfo
- Publication number
- SU406311A1 SU406311A1 SU1664276A SU1664276A SU406311A1 SU 406311 A1 SU406311 A1 SU 406311A1 SU 1664276 A SU1664276 A SU 1664276A SU 1664276 A SU1664276 A SU 1664276A SU 406311 A1 SU406311 A1 SU 406311A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- periods
- electrical signals
- synthesizer
- linear switched
- circuit
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Description
1one
Изобретение от 1оситс к области радиолокации и может использоватьс при создании средств автоматического слежени за объектами наблюдени .The invention ranges from radar to the field of radiolocation and can be used to create means of automatically tracking the objects of observation.
Известные синтезаторы линейно нереключаемых периодов электрических сигналов, содержащие триггер управлени с двум входами и два одинаковых канала, каждый из которых состоит из последовательно соединенных схемы «И и счетчика, нричем выходы счетчиков через триггер управлени соеднненыс первыми входами соответствуюни-ix схем «И каждого канала, вторые входы указанных схем «И объединены и подключены к клемме «исходные импульсы, не обеснечивают линейного безыперниоппого изменени периода , нронорционалыюго числу внешних управл емых имнульсов.Known synthesizers of linearly non-switchable periods of electrical signals containing a control trigger with two inputs and two identical channels, each of which consists of an AND-and-a-counter connected series, and the counter outputs through a control trigger connect the first And corresponding to the ix of each channel, the second inputs of these circuits "And are combined and connected to the terminal" initial pulses, do not exclude a linear periodless change of the period, which is the number of external controlled unnulses.
Цель изобретени - устранить данный недостаток.The purpose of the invention is to eliminate this disadvantage.
Указанна цель достигаетс тем, что в сиптезатор донолннтельно введены схемы «ИЛИ, две управл емые схемы ввода и делитель частоты, причем выходы упом нутых схем «И через схему «ИЛИ и соответствующие схемы ввода подключены к счетчикам. Ыа управл ющие входы схем ввода ноданы импульсы управлени , а между вторым входом одной нз упом нутых схем «И и клеммой «входные импульсы включен доирлнительно введенный делитель частоты.This goal is achieved by having the OR circuit, two controllable input circuits and a frequency divider, complete with the output of the AND circuit through the OR circuit and the corresponding input circuits connected to the counters. The control inputs of the input circuits are controlled by control pulses, and between the second input of one of the mentioned AND schemes and the input pulses terminal, the frequency divider is inserted.
На чертеже нредставлена функцноиальна схема синтезатора линейно переключаемых нериодов электрических сигналов.In the drawing, a functional circuit diagram of a synthesizer of linearly switched non-periods of electrical signals is presented.
На логические схемы «И / и 2 нодаютс две когерентные импульсные последовательности- исходна с нериодом А/ и дополнительна с периодом , формируема из исходной с помощью делител частоты Зсо схемой «И 4. Управление «И / и 2 производитс напр жени ми, сиимаемыми с разных нлеч 5 и 5 триггера управлени 7. С выходов схем «Н и 2 импульсы через схему «ИЛИ 8 подаютс на вход управл емых схем ввода 9, 10 с нормально открытыми схемами «И 11, 12, соединеииыми и одинаковыми «-разр дными счетчнкамн 13, 14. Импульсы с выходов счетчиков 13, 14 подаютс на раздельные входы 15, 16 триггера управлени 7.The “I / 2” logic circuitry contains two coherent pulse sequences — initial with a non-period A / and an additional period — formed from the initial one by means of the frequency divider PSO by the “AND 4” circuit. The control “AND / 2” is produced by voltages applied to different zeroes 5 and 5 of the control trigger 7. From the outputs of the circuits "H and 2 pulses through the circuit" OR 8 are fed to the input of controlled input circuits 9, 10 with normally open circuits "And 11, 12, connected and the same" -discharge counters 13, 14. The pulses from the outputs of the counters 13, 14 are fed to separate inputs 15, 16 control trigger 7.
Исходное состо ние задаетс вненпи1м импульсом начальной установкн периода, с помощью которого в счетчик 13 через клавищные переключатели 17, П ...17п заноситс число М, а в счетчик 14 - нуль. Триггер управлени 7 устаиавливаетс в исходное состо ние, нри котором открываетс схема «И / и закрываетс схема «И 2. После отсчета () имнульсов с нериодом А па выходе счетчика 13 по вл етс The initial state is set by the external pulse of the initial period setting, with which the number M is entered into the counter 13 via the key switches 17, P ... 17p, and the number 14 is entered into the counter 14. The control trigger 7 is set to its initial state, in which the “And / and the“ And 2 ”circuit closes. After counting () pulses with a non-period A, the output of the counter 13 appears
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1664276A SU406311A1 (en) | 1971-06-04 | 1971-06-04 | SYNTHESIZER OF LINEAR SWITCHED PERIODS OF ELECTRICAL SIGNALS |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1664276A SU406311A1 (en) | 1971-06-04 | 1971-06-04 | SYNTHESIZER OF LINEAR SWITCHED PERIODS OF ELECTRICAL SIGNALS |
Publications (1)
Publication Number | Publication Date |
---|---|
SU406311A1 true SU406311A1 (en) | 1973-11-05 |
Family
ID=20477536
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1664276A SU406311A1 (en) | 1971-06-04 | 1971-06-04 | SYNTHESIZER OF LINEAR SWITCHED PERIODS OF ELECTRICAL SIGNALS |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU406311A1 (en) |
-
1971
- 1971-06-04 SU SU1664276A patent/SU406311A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3096483A (en) | Frequency divider system with preset means to select countdown cycle | |
US3548342A (en) | Digitally controlled amplitude modulation circuit | |
US3464018A (en) | Digitally controlled frequency synthesizer | |
US2567944A (en) | Pulse group selector | |
US3287648A (en) | Variable frequency divider employing plural banks of coincidence circuits and multiposition switches to effect desired division | |
GB1081753A (en) | Improvements in or relating to electronic circuitry for producing and remembering an output voltage that represents the level of a signal on the input | |
SU406311A1 (en) | SYNTHESIZER OF LINEAR SWITCHED PERIODS OF ELECTRICAL SIGNALS | |
GB1056550A (en) | Electronics pulse generating systems | |
US3371282A (en) | Plural, modified ring counters wherein each succeeding counter advances one stage upon completion of one cycle of preceding counter | |
US3596187A (en) | Pulse code generator | |
US3184612A (en) | Pulse-generating counter with successive stages comprising blocking oscillator and "and" gate forming closed and open loops | |
GB1296487A (en) | ||
SE327222B (en) | ||
US3716725A (en) | Ring counter | |
GB1385788A (en) | Digital to analogue converter | |
GB1238582A (en) | ||
SU617843A1 (en) | Distributor | |
SU483792A1 (en) | Pulse distributor | |
SU712938A1 (en) | Generator of functions non-coincidental in time | |
SU481997A1 (en) | Pulse selector | |
SU748878A1 (en) | Pulse distributor | |
SU387386A1 (en) | FUNCTIONAL TRANSFORMER | |
SU1170608A1 (en) | Pulse repetition frequency divider with variable countdown | |
SU641658A1 (en) | Multiprogramme frequency divider | |
SU474803A1 (en) | Shift control device |