SU404086A1 - - Google Patents
Info
- Publication number
- SU404086A1 SU404086A1 SU1721496A SU1721496A SU404086A1 SU 404086 A1 SU404086 A1 SU 404086A1 SU 1721496 A SU1721496 A SU 1721496A SU 1721496 A SU1721496 A SU 1721496A SU 404086 A1 SU404086 A1 SU 404086A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- divider
- trigger
- pulses
- counter
- output
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
ЧИСЛО-ИМПУЛЬСНОЕ МНОЖИТЕЛЬНОЕ УСТРОЙСТВОNUMBER-PULSE MULTI-PURPOSE DEVICE
1one
Изобретение относитс к автоматике и вычислительной технике.This invention relates to automation and computing.
Известно множительное устройство, содержащее счетчик преобразуемого числа импульсов , соединенный с управл емым делителем, который через управл емый вентиль подключен к триггеру с раздельными входами.A multiplying device is known, which contains a counter of the converted number of pulses, connected to a controlled divider, which through a controlled valve is connected to a trigger with separate inputs.
Однако момент поступлени команды «Пуск и начало преобразовани одного из сомножителей во временной интервал сдвинуты во времени, причем временной сдвиг зависит от численного значени этого сомножител , что снижает быстродействие устройства.However, the moment the Start command starts and the conversion of one of the factors into the time interval is shifted in time, and the time shift depends on the numerical value of this factor, which reduces the speed of the device.
Предлагаемое число-импульсное множительное устройство отличаетс от известного тем, что в него дополнительно введен двоичный умножитель, причем параллельные выходы счетчика преобразуемого числа импульсов соединены со входами двоичного умножител , счетный вход которого через вентиль подключен к шине опорной частоты, а выход соединен со входом управл емого делител , выход которого подключен к одному из входов триггера.The proposed number-pulse multiplying device differs from the known one in that it additionally introduces a binary multiplier, with the parallel outputs of the counter of the converted number of pulses connected to the inputs of the binary multiplier, the counting input of which is connected to the reference frequency bus through the gate, and the output connected to the input of the controlled divider, the output of which is connected to one of the trigger inputs.
Это позвол ет повысить быстродействие устройства.This makes it possible to increase the speed of the device.
Функциональна схема устройства по сн етс чертежом.The functional diagram of the device is illustrated in the drawing.
Устройство содержит управл емый делитель 1, двоичный умножитель 2, счетчик 3The device contains a controllable divider 1, a binary multiplier 2, a counter 3
преобразуемого числа импульсов, управл емый вентиль 4, триггер 5 с раздельными входами управлени , N-разр дный делитель 6 и потенциально-импульсные вентили 7. Устройство работает следующим образом. Коэффициент делени управл емого делител 1 устанавливаетс равным К. В счетчик 3 записываетс преобразуемое число Л импульсов . При поступлении команды «Пускa convertible number of pulses, a controlled valve 4, a trigger 5 with separate control inputs, an N-bit divider 6 and potential-pulse valves 7. The device operates as follows. The division factor of the controlled divider 1 is set to K. Counter 3 records the converted number L of pulses. When you receive the command "Start
триггер 5 устанавливаетс в единичное состо ние , вследствие чего открываетс вентиль 4, и на вход делител 6 двоичного умножител 2 начинает поступать опорна частота .F. После поступлени 2 К импульсов на входtrigger 5 is set to one state, whereupon valve 4 is opened, and the reference frequency F is fed to the input of divider 6 of binary multiplier 2. After 2 K input pulses
делител 6 с выхода управл емого делител 1 выдаетс импульс, который устанавливает триггер 5 в нулевое состо ние. Вследствие того , что коэффициент умножени двоичного умножител 2 равен 2 .V, то на выход устройства за врем 2 К - пройдет KN импульсов .the divider 6 from the output of the controlled divider 1 is given a pulse, which sets the trigger 5 to the zero state. Due to the fact that the multiplication factor of binary multiplier 2 is 2 .V, then KN pulses will pass to the output of the device in 2 K.
предмет изобретени subject matter
Число-импульсное множительное устройство , содержащее счетчик импульсов, соединенный с управл емым делителем, который через вентиль подключен к триггеру, отличающеес тем, что, с целью повышени быстродействи устройства, в него введен двоичный умножиталь , счетный вход которого через вентиль подключен к шине онорной частоты, другие входы соединены с нараллельными выходамиA number-pulse multiplying device containing a pulse counter connected to a controllable divider that is connected to a trigger through a valve, characterized in that, in order to increase the speed of the device, a binary multiplier is introduced into it, the counting input of which is connected to the on-board frequency through the valve , other inputs are connected to parallel exits
J H--fEHp Pi&J H - fEHp Pi &
лl
счетчика имнульсов, а выход соединен со входом управл емого делител , выход которого подключен к одному из входов триггера.counter impuls, and the output is connected to the input of a controlled divider, the output of which is connected to one of the trigger inputs.
ВылодVylod
--0--0
г-Втg-w
ii
ПускStart
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1721496A SU404086A1 (en) | 1971-12-06 | 1971-12-06 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1721496A SU404086A1 (en) | 1971-12-06 | 1971-12-06 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU404086A1 true SU404086A1 (en) | 1973-10-26 |
Family
ID=20495201
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1721496A SU404086A1 (en) | 1971-12-06 | 1971-12-06 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU404086A1 (en) |
-
1971
- 1971-12-06 SU SU1721496A patent/SU404086A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES424341A1 (en) | Signal duration sensing circuit | |
SU404086A1 (en) | ||
GB1257066A (en) | ||
FR2242807B3 (en) | ||
GB1353715A (en) | Algebraic summing digital-to-analogue converter | |
GB1349210A (en) | Digital/analog converters | |
SU372684A1 (en) | FREQUENCY CONVERTER - CODE | |
GB1271541A (en) | Improvements in or relating to binary pulse rate multipliers | |
FR2265216A1 (en) | Demodulator for F.M. auxiliary colour carrier - with signal to be demodulated applied to two inputs of a multiplier | |
SU392495A1 (en) | DEVICE FOR MULTIPLICATION-FISSION | |
SU396822A1 (en) | ||
SU437108A1 (en) | Device for linearizing the characteristics of frequency sensors | |
SU409250A1 (en) | METHOD OF MULTIPLICATION OF ANALOG MAGNITION - ON DIGITAL | |
SU363207A1 (en) | ||
SU410403A1 (en) | ||
SU399866A1 (en) | DIGITAL AUTOMATIC CORRELATOR | |
SU598126A1 (en) | Storage | |
SU525033A1 (en) | Digital periodometer | |
SU782154A2 (en) | Frequency-to-code converter | |
SU423126A1 (en) | POSSIBLE-PERFORMANCE DEVICE | |
SU467347A1 (en) | Arithmetic unit | |
SU435524A1 (en) | POSSIBLE-PERFORMANCE DEVICE | |
SU441653A1 (en) | Pulse extremum converter | |
SU407321A1 (en) | DEVICE FOR PROBABLE DETERMINATION OF TEMPORARY SHIFT | |
SU590760A1 (en) | Multiplier-divider |